北京邮电大学 计算机学院 数字逻辑实验_第1页
北京邮电大学 计算机学院 数字逻辑实验_第2页
北京邮电大学 计算机学院 数字逻辑实验_第3页
北京邮电大学 计算机学院 数字逻辑实验_第4页
北京邮电大学 计算机学院 数字逻辑实验_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验五计数器采用JK触发器74LS73及简单门电路,设计BCD同步十进制计数器。逻辑电路图;触发器的驱动方程;实验验证设计;测试记录一个完整计数周期波形。1TEC-8实验五计数器实验目的:掌握计数器74LS162的功能。掌握计数器的级连方法。熟悉任意模计数器的构成方法。熟悉数码管的使用。2TEC-8实验五计数器实验器件和设备:同步4位BCD计数器:74LS162;四2输入与非门:74LS00;七段译码器:74LS47;

TEC-5数字电路实验系统;

UT60A数字万用表、逻辑笔;

TDS1001数字存储示波器。3TEC-8同步4位BCD计数器74LS162:4同步预置

数据输出进位输出同步清零时钟并行输入使能使能电源地TEC-8实验五计数器实验内容:用一片74LS162和一片74LS00采用复位法构成一个模7计数器。用单脉冲做计数脉冲时,观察计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD,QC,QB,QA的波形。5TEC-8实验五计数器用一片74LS162和一片74LS00采用置位法构成一个模7计数器。用单脉冲做计数脉冲时,观察计数状态,并记录。用连续脉冲做计数时钟,观测并记录QD,QC,QB,QA的波形。6TEC-8实验五计数器用2片74LS162和1片74LS00构成一个模60计数器。1片74LS162的QD,QC,QB,QA接数码管LDG2的D,C,B,A;另1片74LS162的QD,QC,QB,QA接LED的L3-L0。用单脉冲做计数时钟时,观察数码管、LED数字的变化,检验设计和接线是否正确。7TEC-8实验五计数器实验提示:74LS162为十进制BCD同步计数器。CLOCK是时钟输入端,上升沿触发计数触发器翻转。允许端P和T都为高电平时允许计数,允许端T为低电平时禁止CARRY产生。同步预置端LOAD加低电平时,在下一个时钟的上升沿将计数器置为预置数据端的值。8TEC-8实验五计数器清除端CLEAR为同步清除,低电平有效,在下一个时钟的上升沿将计数器复位为0。74LS162的进位位CARRY在计数值等于9时为高,脉宽是一个时钟周期,可用于级联。9TEC-8实验五计数器复位法构成一个模7计数器实验电路:10TEC-8实验五计数器复位法构成一个模7计数器输出波形:11TEC-8实验五计数器置位法构成一个模7计数器实验电路:12TEC-8实验五计数器置位法构成一个模7计数器实验电路:13TEC-8实验五计数器模60计数器实验电路:14TEC-8实验五计数器实验报告要求:分别画出复位法、置位法构成的模7计数器的电路图;画出用单脉冲做计数脉冲时,QD,Q

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论