版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
会计学1触发器寄存器解析第4章时序逻辑电路4.1触发器4.1.1R-S触发器&&RDSDQQRD—RESET直接复位端SD—SET直接置位端Q,Q输出端1.基本的R-S触发器组成:用2个与非门(或或非门)构成第1页/共43页R-S触发器真值表RDSDQQ0101(复位)1010(置位)11保持原状
00不确定&&RDSDQQ011100RD=0同时SD=1时,Q=0。故RD称为复位端,或称为清0端第2页/共43页R-S触发器真值表&&RDSDQQ011100RDSDQQ0101(复位)1010(置位)11保持原状
00不确定SD=0同时RD=1时,Q=1。故SD称为置位端,或称为置1端第3页/共43页&&RDSDQQR-S触发器真值表RDSDQQ0101(复位)1010(置位)11保持原状
00不确定指R、S从01或10变成11时,输出端状态不变111100第4页/共43页&&RDSDQQR-S触发器真值表RDSDQQ0101(复位)1010(置位)11保持原状
00不确定指RD、SD同时从00变成11时,
输出端状态不定001111第5页/共43页R-S触发器真值表RDSDQQ0101(复位)1010(置位)11保持原状
00不确定指RD、SD同时从00变成11时,输出端状态不定&&RDSDQQ00111111&&RDSDQQ001111110000即Q、Q也可能是01,也可能是10设计电路时此种情况应避免第6页/共43页R-S触发器特点:(1)具有两个稳态(Q=0,Q=1或Q=1,Q=0),称为双稳态触发器.(2)可触发使之翻转(使RD、SD之一为0时可翻转).(3)具有记忆功能(RD、SD都为1时,保持原来状态).第7页/共43页R-S触发器应用举例:单脉冲发生器&&RDSDQQ+5V+5V4.7k4.7kK第8页/共43页R-S触发器应用举例:单脉冲发生器&&RDSDQQ+5V+5V4.7k4.7kK第9页/共43页R-S触发器应用举例:单脉冲发生器&&RDSDQQ+5V+5V4.7k4.7kKQQt正脉冲负脉冲第10页/共43页2.时钟控制电平触发的R-S触发器触发器功能表&&RDSDQQ&&RSCPCP:时钟脉冲(ClockPulse)
R、S控制端CPRSQn+1说明
100Qn
保持1011置11100清0111不定避免0
Qn保持第11页/共43页时钟控制电平触发的R-S触发器(续)时钟控制
—只有CP=1时,输出端状态才能改变电平触发—在CP=1时,控制端R、S的电平(1或0)发生变化时,输出端状态才改变CPRSQn+1说明
100Qn
保持1011置11100清0111不定避免0Qn保持用途:D触发器和J-K触发器的内部电路第12页/共43页4.1.2D触发器1.时钟控制电平触发的D触发器CPRSQn+1说明
100Qn
保持1011置11100清0111不定避免0Qn保持1D&&RDSDQQ&&RSCP其他两种情况不会出现第13页/共43页
时钟控制电平触发的D触发器
功能表
CPDQn+1
1001110QnCP=1时,Qn+1=DCP=0时,保持原状1DCP&&RDSDQQ&&D触发器具有数据记忆功能第14页/共43页
时钟控制电平触发的D触发器1DCP&&RDSDQQ&&RDSD符号RDSDDCPQQ第15页/共43页2.维持阻塞型D触发器&&RDSDQQ&&&&DCP符号RDSDDCPQQ第16页/共43页维持阻塞型D触发器的引脚功能符号RD
直接清0端(复位端)R=0,S=1时,Q=0SD
直接置1端(置位端)R=1,S=0时,Q=1
小圈表示低电平有效D数据输入端CP时钟脉冲Q、Q输出端,Q的小圈
表示是反相输出端,
即Q总是与Q相反RDSDDCPQQ第17页/共43页维持阻塞型D触发器的引脚功能(续)功能表CPQn+1D触发方式:边沿触发(时钟上升沿触发)功能表说明:在CP上升沿时,Q等于D;在CP高电平、低电平和下降沿时,Q保持不变RDSDDCPQQ第18页/共43页时钟下降沿触发的维持阻塞型D触发器RDSDDCPQQ功能表CPQn+1D功能表说明:在CP下降沿时,Q等于D;在CP高电平、低电平和上升沿时,Q保持不变第19页/共43页3.集成D触发器介绍(1)集成双D触发器74LS74RDSDDCPQQRDSDDCPQQVcc(+5V)GND(地)第20页/共43页D触发器应用举例:用D触发器将一个时钟进行2分频.DCPQQCPCPQQ01RD、SD不用时,甩空或通过4.7k的电阻吊高电平频率FQ
=FCP/2D触发器功能CP时,Q=D第21页/共43页用2个2分频器级联组成一个4分频器DCPQQDCPQQCP1Q2QF2Q=F1Q/2=FCP/4第22页/共43页(2)集成4D触发器74LS175特点:一个集成电路中有4个D触发器,
时钟CP公共,清0端RD公共RDQQRDQQRDQQRDQQCP1D2D3D4DRD2Q1Q3Q4Q1Q2Q3Q4QVcc(+5V)GND第23页/共43页集成4D触发器74LS175的应用举例—抢答电路1Q1Q2Q2Q3Q3Q4Q4QVccGND1D2D3D4DCPR5004+5V111&&1+5V4.7k风鸣器CP1kHz主持人清0甲乙丙丁74LS175参赛人抢答按键1第24页/共43页(3)集成8D触发器内部有8个D触发器
Q输出R公共CP公共QDRQDR内部有8个D触发器CP1D8DRDGNDVcc1Q2D3D4D5D6D7D2Q3Q4Q5Q6Q7Q8Q第25页/共43页课堂练习题目:时钟CP及输入信号D的波形如图所示,试画出各触发器输出端Q的波形,设各输出端Q的初始状态=0.DQDCPQ1Q2DQDCP第26页/共43页DQDCPQ1课堂练习(续)CPDQ1第27页/共43页课堂练习(续)Q2DQDCPCPDQ1第28页/共43页4.2寄存器4.2.1数码寄存器(并行寄存器)DCP一个D触发器组成1位的数码寄存器CP上升沿,Q=DCP高电平、低电平、下降沿,Q不变由D触发器组成,用于存放数码RDSDDCPQQ第29页/共43页由4D集成电路74LS175组成4位二进制数寄存器RDQQRDQQRDQQRDQQCP1D2D3D4DR2Q1Q3Q4Q1Q2Q3Q4QVcc(+5V)GND〔吊高电平〕D3D2D1D0CPQ3Q2Q1Q0RGNDVcc+5V+5V74LS175(电源〕CP1D2D3D4D1Q2Q3Q4Q4D锁存器数码寄存器(续)4位二进制数第30页/共43页数码寄存器(续)由8D集成电路74LS273组成8位二进制数寄存器D3D2D1D0CPQ3Q2Q1Q0R+5V74LS2731D8D1Q8Q8D锁存器Q4Q5Q6Q7D4D5D6D7CP8位二进制数D7~D0第31页/共43页数码寄存器用于计算机并行输入/输出接口外部设备(打印机)8D锁存器1D~8D1Q~8QCPD7~D0计算机CPU控制信号计算机CPU数据总线输出接口计算机总线画法:一条粗线代表8条线第32页/共43页4.2.2串行移位寄存器1.用D触发器组成的移位寄存器QSRDQSRDQSRDQSRDDiCQ1Q2Q3Q4CP串行输入第33页/共43页13.6寄存器13.6.2串行移位寄存器1.用D触发器组成的移位寄存器经4个CP脉冲,Di出现在Q4上Q1Q2Q3Q4CPDiDiDiDiCPDiDiDi0CPDiDi00CPDi000C0000由D触发器组成的串行移位寄存器功能表QSRDQSRDQSRDQSRDDiCQ1Q2Q3Q4CP串行输入第34页/共43页循环移位寄存器CQSRDQSRDQSRDQSRDQ1Q2Q3Q4CP经4个CP脉冲循环一周CPQ1Q2Q3Q40100010100200103000141000第35页/共43页既具有串行输入又具有并行输入的移位寄存器CPQ4CQSRDQSRDQSRDQSRDQ1Q2Q3串行输入数据Di清0脉冲&&&&D1D2D3D4L并行输入脉冲并行输入数据00001010011101R=1S=0Q1=1R=1S=0Q3=1R=1S=1Q2不变R=1S=1Q4不变1第36页/共43页4.2.3集成电路双向移位寄存器(74LS194)并行输入数据右移串入数据控制端输出清0端时钟左移串入数据Q0Q1Q2Q3DSRD0D1D2D3DSL
CRMBMACP74LS194第37页/共43页Q0Q1Q2Q3DSRD0D1D2D3DSL
CRMBMACP74LS194双向移位寄存器74LS194的功能CRCPMBMAQ0Q1Q2Q300000100保持
101DSR
右移一位
110左移一位
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论