《EDA技术及应用》教学大纲_第1页
《EDA技术及应用》教学大纲_第2页
《EDA技术及应用》教学大纲_第3页
《EDA技术及应用》教学大纲_第4页
《EDA技术及应用》教学大纲_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、- PAGE 4 -EDA技术与应用课程教学大纲课程的基本信息适应对象:本科,电子信息工程专业课程代码:22E00515学时分配:54学时(理论学时38,实验学时16)赋予学分:3先修课程:数字电子技术,微机原理后续课程:毕业设计课程性质与任务EDA技术与应用课程是电子信息工程专业的一门必修课,是一门实践性很强的课程。内容涉及ASIC设计的原理、常用可编程数字芯片原理、Verilog HDL语言规范及设计方法。教学目的与要求通过本课程的学习使得学生掌握PLD器件的组成及工作原理,使学生对使用计算机和EDA工具进行电路的设计和仿真有一定的了解,并会使用开发系统设计PLD器件。教学内容与安排第1章

2、:EDA技术与数字系统设计(2学时)【教学内容】本章主要讲述了EDA技术的概念,使学生了解EDA技术及其设计流程、发展趋势。1、EDA技术及其发展2、EDA系统设计技术3、数字系统设计的流程4、常用EDA软件工具及EDA技术发展趋势【教学重点及难点】 EDA设计的流程。【基本要求】了解EDA概念;了解EDA的设计流程;了解EDA的发展方向;【培养能力】 了解、掌握EDA的概念;第2章:FPGA/CPLD器件(2学时)【教学内容】本章主要讲述了可编程逻辑器件CPLD/FPGA的结构和工作原理。1、简单PLD原理2、CPLD结构与工作原理3、FPGA结构与工作原理4、FPGA/CPLD测试技术5、

3、FPGA/CPLD产品概述【教学重点及难点】 CPLD/FPGA的工作原理。【基本要求】了解CPLD的工作原理;了解FPGA的工作原理;了解主要的CPLD/FPGA产品。【培养能力】掌握可编程逻辑器件可编程的特点;第3章:Quartus II 集成开发工具(2学时)【教学内容】本章主要讲述了EDA技术集成开发平台Quartus II的应用情况。1、Quartus II原理图设计2、Quartus II优化设置3、Quartus II时序分析【教学重点及难点】 Quartus II平台的应用。【基本要求】了解Quartus II平台的特点;掌握Quartus II平台的原理图设计方法;【培养能力

4、】掌握Quartus II原理图设计;第4章:Verilog HDL设计初步(4学时)【教学内容】本章主要讲述了Verilog HDL语言的特点和模块结构。Verilog HDL简介Verilog HDL设计举例Verilog HDL模块的结构【教学重点及难点】 Verilog HDL模块的结构。【基本要求】了解Verilog HDL的特点;掌握Verilog HDL语言的模块结构;【培养能力】掌握Verilog HDL语言的模块结构;第5章:Verilog HDL语法与要素(4学时)【教学内容】本章主要讲述了Verilog HDL语言的语法要素。Verilog HDL语言要素常量数据类型参数

5、向量运算符【教学重点及难点】 Verilog HDL语言的语法要素。【基本要求】了解Verilog HDL语言的各语法要素;了解Verilog HDL运算符的先后顺序;【培养能力】掌握Verilog HDL语言的各语法要素;第6章:Verilog HDL行为语句(6学时)【教学内容】本章主要讲述了Verilog HDL的行为语句。过程语句块语句 赋值语句条件语句循环语句编译指示语句任务与函数顺序执行与并发执行【教学重点及难点】 Verilog HDL各行为语句的应用。【基本要求】了解Verilog HDL各行为语句的特点;掌握Verilog HDL各行为语句的应用;【培养能力】掌握Verilo

6、g HDL各行为语句的应用,会用行为语句编写Verilog HDL程序;第7章:数字设计的层次与风格(4学时)【教学内容】本章主要讲述了应用Verilog HDL语句设计程序的层次与风格。数字设计的层次结构描述行为描述数据流描述不同描述风格的设计基本组合电路的设计基本时序电路的设计【教学重点及难点】 应用Verilog HDL语句设计电路的风格。【基本要求】了解结构描述、行为描述、数据流描述的特点;掌握组合电路和时序电路的设计方法;了解不同描述风格的设计;【培养能力】掌握应用Verilog HDL语言进行电路设计的方法;第8章:Verilog 有限状态机设计(2学时)【教学内容】本章主要讲述了

7、有限状态机的设计方法。有限状态机有限状态机的Verilog描述状态编码有限状态机设计要点【教学重点及难点】 有限状态机的设计描述。【基本要求】了解有限状态机设计的方式;掌握如何应用有限状态机设计出具体的应用电路;【培养能力】掌握有限状态机的设计方法;第9章:Verilog HDL设计进阶(8学时)【教学内容】本章主要讲述了一些典型电路的设计。【教学重点及难点】 复杂电路的Verilog HDL语言设计方法。加法器设计乘法器设计乘累加器设计数字跑表数字频率计交通灯控制器乐曲演奏电路实用多功能数字钟【基本要求】了解不同的电路设计的方法;掌握一些典型电路的设计;【培养能力】掌握复杂电路的设计;第10章:数字设计的优化(4学时)【教学内容】本章主要讲述了数字设计的优化方法。设计的可综合性流水线设计技术资源共享有限状态机设计多层次结构电路的设计进程阻塞赋值和非阻塞赋值FPGA设计中毛刺的消除【教学重点及难点】 重点是如何进行设计优化;难点是阻塞赋值和非阻塞赋值。【基本要求】了解如何进行设计优化;【培养能力】掌握优化设计的方法;教学设备和措施硬件:IBM及兼容机 P3800以上EDA实验箱操作系统:WINDOWS XP教学软件:Quartus II课程考核与评估课程结业考试采用闭卷考试,考试成绩占总成绩的50实验成绩占总成绩的30平时成绩占总成绩的20附

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论