计算机组成原理第三章学习习题_第1页
计算机组成原理第三章学习习题_第2页
计算机组成原理第三章学习习题_第3页
计算机组成原理第三章学习习题_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第三章、内部储存器1、储存器是计算机系统中的记忆设施,它主假如用来_A.寄存数据B.寄存程序C.寄存数据和程序D.寄存微程序2、储存单元是指_A.寄存一个二进制信息位的储存元B.寄存一个机器字的所有储存单元会合C.寄存一个字节的所有储存元会合D.寄存两个字节的所有储存元会合3、计算机的储存器采纳分级储存系统的主要目的是_A.便于读写数据B.减小机箱的体积C.便于系统升级D.解决储存容量、价钱和存取速度之间的矛盾5、和外存对比,内存的特色是_A.容量大,速度快,成本低B.容量大,速度慢,成本高C.容量小,速度快,成本高D.容量小,速度快,成本低6、某单片机字长16位,它的储存容量64KB,若按字

2、编址,那么它的寻址范围是_7、某SRAM芯片,其储存容量为64K16位,该芯片的地点线和数据线数目为_,16,64,8,168、某DRAM芯片,其储存器容量为512K8位,该芯片的地点线和数据线数目为_,512,8,8,89、某机器字长32位,储存容量256MB,若按字编址,它的寻址范围是_A.1MC.64M10、某机器字长32位,储存容量4GB,若按字编址,它的寻址范围是_A.1GC.4G11、某机器字长64位,储存容量4GB,若按字编址,它的寻址范围是_A.4GB.2G12、某机器字长32位,储存容量4GB,若按双字编址,它的寻址范围是_A.4GB.5GC.8GD.2G13、某SRAM芯片

3、,其容量为5128位,包含电源端和接地端,该芯片引出线的数目应为_B.2514、某微型计算机系统,其操作系统保留在硬盘上,其内储存器应当采纳_和ROM15、相联储存是按_进行寻址的储存器。A.地点指定方式B.货仓存取方式C.内容指定方式D.地点指定方式与货仓存取方式联合16、交错储存器实质上是一种_储存器,它能_履行_独立的读写操作。A.模块式,并行,多个B.模块式,串行,多个C.整体式,并行,一个D.整体式,串行,多个17、主储存器和CPU之间增添Cache的目的是_A.解决CPU和主存之间的速度般配问题B.扩大主储存器的容量C.扩大CPU中通用寄存器的数目D.既扩大主存容量又扩大CPU通用

4、寄存器数目18、以下半导体储存器,以传输相同多的字为条件,则读出数据传输率最高的是_19、双端口储存器因此能高速进行读/写,是由于采纳_A.高速芯片B.两套互相独立的读写电路C.流水技术D.新式器件20、双端口储存器在_状况下会发生读/写矛盾A.左端口与右端口的地点码不一样B.左端口与右端口的地点码相同C.左端口与右端口的数据码相同D.左端口与右端口的数据码不一样21、以下要素中,与Cache的命中率没关的是_A.主存的存取时间的组织方式的容量B.块的大小22、以下说法中正确的选项是_储存器技术提升了计算机的速度B.若主存由ROM和RAM构成,容量分别为2n和2m,则主存地点共需要n+m位C.

5、闪存是一种高密度、非易失性的读/写半导体储存器D.存取时间是指连续两次读操作所需间隔的最小时间23、以下说法中正确的选项是_A.多体交错储存器主要解决扩大容量问题与主存一致编址,cache的地点空间是主存地点空间的一部分C.主存都是由易失性的随机读写储存器构成的的功能所有由硬件实现24、以下cache替代算法中,速度最快的是_,命中率最高的是_A.最不常常使用(LFU)算法B.近期最少使用(LRU)算法C.随机替代25、在cache的地点映照中,若主存中的随意一块均可映照到cache内的随意一块的地点上,则这类方法称为_A.全相联映照B.直接映照C.组相联映照D.混淆映照1、图为某SRAM的写

6、入时序图,此中R/W是读/写命令控制线,当R/W线为低电平常,储存器按给定地点把数据线上的数据写入储存器。请指出图中时序的错误,并画出正确的时序图。2、剖析图中两个储存器芯片有什么相同和不一样3、剖析图中所示的RAM芯片,请问该芯片储存容量多大字长多少假如读写RAM,控制信号R/W是高仍是低4、设有一个拥有24位地点和8位字长的储存器,问:该储存器能够储存多少字节的信息假如该储存器由4M1位的RAM芯片构成,需要多少片需要多少位作芯片选择5、市场上常有的FLASH储存器芯片均依据8比特或16比特组织。关于按字节寻址的8位、16位和32位CPU,地点线分别应怎样连结储存器能够达成的存取数据宽度分

7、别是多少6、SRAM芯片有17位地点线和4位数据线。用这类芯片为32位字长的办理器构成1M32比特的储存器,并采纳内存条构造。问:若每个内存条为256K32比特,需要几个内存条每个内存条共需要多少片这样的芯片所构成的储存器需用多少片这样的芯片7、剖析图中所示储存器构造。8、某DRAM芯片内部的储存单元为128128构造。该芯片每隔2ms起码刷新一次,且刷新是经过次序对所有128行的储存单元进行内部读操作和写操作实现的,设储存器周期为500nm。求其刷新的开支(也即进行刷新操作的时间所占的百分比)。9、有一个2K16位的双端口储存器,若(1)从左端口读出100号单元内容(FFFF),同时从右端口

8、向200号单元写入(F0F0);(2)从右端口向200号单元写入内容(F0F0),同时从左端口读出200号单元内容。要求画出两种状况下的储存器数据读写表示图,并说明考虑什么问题10、绘图说明次序方式和交错方式的储存器模块化构造。11、用定量剖析方法证明多模块交错储存器带宽大于次序储存器带宽。12、设储存器容量为32字,字长64位,模块数m=4,分别用次序方式和交错方式进行组织。储存周期T=200ns,数据总线宽度为64位,总线传递周期=50ns。问次序储存器和交错储存器的带宽各是多少13、某计算机系统的内储存器由cache和主存构成,cache的存取周期为45ns,主存的存取周期为200ns。

9、已知在一段给定的时间内,CPU共接见内存4500次,此中340次接见主存。问:?Cache的命中率是多少?CPU接见内存的均匀时间是多少纳秒?Cache主存系统的效率是多少14、CPU履行一段程序时,cache达成存取的次数为3800次,主存达成存取的次数为200次,已知cache存取周期为50ns,主存为250ns,求cache/主存系统的效率和均匀接见时间。15、某计算机的内储存器系统采纳L1cache,L2cache和主存三级分层构造。接见第1级时命中率为95%,接见第二级时命中率为50%,其他50%接见主存。假定接见L1cache需要1个时钟周期T,接见L2cache和主存分别需要10T和100T,计算三级储存系统的均匀接见时间Ta是多少周期。16、CPU接见内存的均匀时间与哪些要素相关均匀接见时间Ta=HTc+(1-H)Tm17、请用图示说明三级储存系统分别由哪些部分构成,并比较cache主存和主存辅存这两个储存层次的相同点和不一样点。18、假定主存只有a,b,c三个页框,构成a进c出的FIFO行列进度,接见页面的序列是0,1,2,4,2,3,0,2,1,3,2号。若采纳:?FIFO算法?FIFO+LRU算法利用列表法求两种策略的命中率。1、图

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论