实验二:CMOS模拟集成电路设计与仿真_第1页
实验二:CMOS模拟集成电路设计与仿真_第2页
实验二:CMOS模拟集成电路设计与仿真_第3页
实验二:CMOS模拟集成电路设计与仿真_第4页
实验二:CMOS模拟集成电路设计与仿真_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、模拟集成电路设计实验报告学生姓名 刘梦曦、 刘敬亚 学号 2010101012 、 2010101026班级 通 信 101指导老师 石跃、周泽坤 实验日期 2013 年 5 月 25、 26 日 实验二: CMOS模拟集成电路设计和仿真 一、实验步骤1、进入虚拟机下的 Cadence(虚拟机下 linux 用户名:xcx 密码:000000) Cadence运行方法:在 linux 桌面右键选择新建终端 在终端输入 cd tsmc0_18rfp4_v15 回车 输入 lmli 回车 输入 icfb& 回车2、在 CIW(commandIn terpreter window)命令框中,点击 T

2、ools Library Manager,出现 LM( Library Manager )窗口建立一个新的 Library :点击 File New Library ,出现 NewL ibrary 窗口;填入 Library 的名称,点击 OK出现 Load Technology 窗口,添加工艺文件:选择 analogLib ,依次选择和 添加所需要的器件, 并且按照下图连接起来, 并根据要求修改它们的参数, 再保 存,一个完整的电路拓扑图就形成了。3、由 Schematic 产生 symbol:打开 Schematic ,点击 Design Create cellview From cell

3、view ,填写上相应的名称,点击 OK,即可。还可以将生成的 symbol 进行图形上的修改:可用 ADD shape 内的各种 形状来修饰这个 symbol 的外观,最后保存。4、仿真环境 Affirma Analog Circuit design Environment的调用。二、实验结果图 1: OPA内部电路图图 2: OPA Symbol图1、失调电压 VOS1)仿真电路的搭建仿真条件设置: VDD,VINP 调用 analogLib 中的 vdc, VDD:DC voltage=3.3 VINP: DC voltage=1.8 Gnd调用 analogLib 中 gnd图 3:失

4、调电压 Vos 实际仿真电路图2)仿真结果 (管子匹配时,失调电压仿真)图 4 :管子匹配时失调电压仿真结果2、共模输入范围 ICMR1)仿真电路图搭建图 5: ICMR实际仿真电路图仿真条件设置:VDD, VINP调用 analogLib 中 vdcVDD: DC=voltage=3.3VINP:DC voltage=1.8 Gnd调用 analogLib 中 gnd2)仿真结果图 6: ICMR仿真结果3、AC GAM和 PHASE MARGIN(1)仿真电路搭建 仿真条件设置:VDD调用 analogLib 中 vdcVDD:DC voltage=3.3VINP 调用 analogLib

5、 中 vsinVINP: DC voltage=1.8 ,AC magitude=1C0:调用 analogLib 中 cap Capactiance=100TL0:调用 analogLib 中 indInductance=100TGnd调用 analogLib 中 gnd图 7: AC GAIN和 PHASE MARGI实N 际仿真图2)仿真结果图 8:AC GAIN和 PHASE MARGI仿N真结果4、共模抑制比 CMRR1)仿真电路图搭建仿真条件设置: VDD调用 analogLib 中 vdcVDD:DC voltage=3.3VVINP 调用 analogLib 中 vsinVIN

6、P: DC voltage=1.8V ,AC magitude=1VVINN 调用 analogLib 中 vsinVINN: DC voltage=0V , AC magitude=1V gnd 调用 analogLib 中 gnd图 9: CMRR实际仿真电路图2)仿真结果图 10: CMRR仿真结果5、电源抑制比 PSRR(1)仿真电路图搭建 仿真条件设置: VDD调用 analogLib 中 vdcVDD:DC voltage=3.3V , AC magitude=1V VINP 调用 analogLib 中 vsinVINP: DC voltage=1.8VGnd调用 analogLib 中 gnd图 11: PSRR实际仿真电路图2)仿真结果6、摆率 SR图 12: PSRR仿真结果1)仿真电路图搭建仿真条件设置: VDD调用 analogLib 中 vdc VDD:DC voltage=3.3V V

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论