试验一试验环境和平台的建立_第1页
试验一试验环境和平台的建立_第2页
试验一试验环境和平台的建立_第3页
试验一试验环境和平台的建立_第4页
试验一试验环境和平台的建立_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验一:实验环境和平台的建立一、 实验目的:熟悉Quartus II的VHDL文本设计流程,学习3-8译码器的设计、仿真、下 载。二、实验内容:用VHDL编写3-8译码器的VHDL代码并仿真。三、实验环境PC 机(Pentium100 以上)、Altera Quartus II 9.0 CPLD/FPGA 集成开环境。 四、实验原理译码器(decoder)是一类多输入多输出组合逻辑电路器件,具可以分为:变 量译码和显示译码两类。译码器一般是一种较少输入变为较多输出的器件,常见的有n线-2?线译码和8421BC照译码两类。具有译码功能的逻辑电路称为编码器, 例如3线-8线译码器和4线-10线编码

2、器分别有3输入、8位输出和4位输入、10位输 出。8线-3线编码器的真值表见表1-1 ,管脚图如图1-1所示。|4 AiY? * 三 丫4 Y?匕!当 YoODD111111100 0 1:1-产8产码产器卬值由0 1 口111110 110 1 111110 1111 0 01110 11111 a i110 111111 1 010 1111111 I 10 1111111表1-1译码器真值表in式图1-1 8-3编码器管脚图五、实验步骤打开Quartus II 9.0 软件,选择 File | New Project Wizard新建一个工程,在对话框中第一行选择工程路径,并为该工程新建

3、一个文件夹,本例更改路径为D:EDAvhdldecode38 。工程路径最后为 D:EDAvhdldecode38 ;第二行输入工程名decode38;第三行是工程顶层 设计文件名,该顶层设计文件名一定要与设计文件中模块名一致,可以与工程名不同,但一般都和工程名一致,(注意:在 Quartus II中区分大小 写)这里输入decode38;如图1-2所示。I blew Wizard; DirectDr. Nartie, Top-Ldvel Entity page I of 5)XWhd: in rhe to眼ng draa。/ R/ 由hg:EDAy?hChd:CD-dt38WhM 代 Ihn

4、 riflrrr nV 口国四门jfeccdeSSWhst h “mme ar -he mp-总El design enily for /除 project? This naine ii: esse endtive and must esKty match the enlilji rid Tit: ri the desgn lib力 co#38U年 Ex&ggxt 5&)口了.图1-2在Quartus II里面新建工程(1)单击Next”,此对话框是向工程中添加设计文件的。现在还没有写设计文件,所以没有文件可以添加;直接单击Next”,进入器件选择对话框.在Family下拉菜单中选择Cyclo

5、ne系列Available devices 中选择 EP1C3T144C8件。如图 1-3所示。图1-3在Quartus II里面新建工程(2)3、单击Next”进入选择其他EDA工具对话框,这里都不选,直接单击Next”进入工程信息对话框,列出了工程名,模块名和器件名等信息,如图1-4所示图1-4在Quartus II里面新建工程(3)4、最后单击Finish”完成工程建立。5、新建设计文件,选择File | New ,在New对话框中选择Device Design Files下的VHDL File ,单击OK,完成新建设计文件。如图1-5所示。De/iceDeicigri Fites ot

6、her File? |AHULI-ilaDluvk D iaui oriii/S cl1 isrnatic FileEplF FileSOPC Buidef SystemVednWHDLF匕VHDLFilfr图1-5在Quattus II里面新建文件6、在新建设计文件中输入VHDL程序。本例只有一个设计文件,即为顶层设计文件,它的模块名一定要与顶层设计 文件名decode38一致,然后保存到工程文件夹decode38下,命名为decode38,即为顶 层设计文件。如图1-7所示。图1-7保存文件7、保存后,利用 QuartusII进行全程编译,选择工具栏里的Processing - Start

7、Compilation进行编译,如图1-8所示。IXD; /t eft/vh.dLl/ up J / bH.U_3(CuApxljit xcin Kcpuxt 居!1口. buuaxjr口其 d 一一IaL _ _ hi . . :-I- jL: j = 事已Pl-C |Bl gf* Tdi& k 1 r- : F:L . rtlUl W_3翼/宙哥节|a寻也&竺曳 2 F2 / 日5qr lr -:!:出 ELJdF号 Com田iZ R*ift - FtoSu,m1号erTJli?tLC4.w irp如呼 rm-1* F wult HL 说!ELdTTid. Te*Lp(Siwbm-t*丁p

8、,TJ QrF 即E-mTLKBi U-TSbeIrityp-Lel Eili ty P EeSFkl C.KRLluLji 函 串4 匕3整41皿 U id JJIUC.Jhri .rl - Er 君 LPm 40 e 0 failJ 1 理胴丹T/Zm 卬 F-IllfcmS_3 令Am IIEl 133e /洱E ( d A) 0IL / ”写(3 t )TT*1 a。盯 barshbddi4 UultajlLiur 8*ai mflaM3 FLUHT TbJdt L.afjqieiT Tpdl frmg nur7e pin 曰E1-(:/?=匚11nA二1皿 pin :i2 | is

9、IN,二m日 啕二EE *J TrfI-.T qi_lJ:tN ZI riEing 加比1丫*匚 W-32! ffULTCtSSill- D CZZCXB 0 UEZjiyBJj Intrt Qijattis IICcwpzlst-inEi am NYMRS-t贴 1/ (J 仁匚1匚,尸 1 ioauiuLg5 Ulen rroeeijiing X 1 川旧 1 贴 A 淞 A 3出竹F , Cniiei Visri-Ki / frar 卜 Sijepwri-sdl /r-图1-8全程编译后错的报告信息8、编译通过后进行时序仿真,选择工具栏里的File | New ,在New对话框中选择Other Files下的Vector Waveform File ,单击OK,完成新建仿真波形文件。如图1-9 所示。图1-9新建仿真波形文件9、设置仿真时间区域。图1-10设置仿真时间长度10、将工程decode38的端口信号节点选入波形编辑器中。图1-11打开信号节点查询端口11、将工程decode38的端口信号节点选入波形编辑器中图1-1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论