数电课程设计报告数字电子时钟的实现_第1页
数电课程设计报告数字电子时钟的实现_第2页
数电课程设计报告数字电子时钟的实现_第3页
数电课程设计报告数字电子时钟的实现_第4页
数电课程设计报告数字电子时钟的实现_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-. z.课程设计报告设计题目:数字电子时钟的设计与实现班级:*:*:指导教师:设计时间:摘要钟表的数字化给人们生产生活带来了极大的方便,大大的扩展了原先钟表的报时。诸如,定时报警、按时自动打铃、时间程序自动控制等,这些,都是以钟表数字化为根底的。功能数字钟是一种用数字电路实现时、分、秒、计时的装置,与机械时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。从原理上讲,数字钟是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规

2、模集成电路的作用及使用方法。通过此次课程设计可以进一步学习与各种组合逻辑电路与时序电路的原理与使用方法。通过仿真过程也进一步学会了Multisim 7的使用方法与考前须知。本次所要设计的数字电子表可以满足使用者的一些特殊要求,输出方式灵活,如可以随意设置时、分、秒的输出,定点报时。由于集成电路技术的开展,使数字电子钟具有体积小、耗电省、计时准确、性能稳定、维护方便等优点。关键词:数字钟,组合逻辑电路,时序电路,集成电路目录摘要1第1章概述3第2章课程设计任务及要求4 2.1设计任务4 2.2设计要求4第3章系统设计6 3.1方案论证6 3.2系统设计6 3.2.1 构造框图及说明6 3.2.2

3、 系统原理图及工作原理7 3.3单元电路设计8 3.3.1 单元电路工作原理8 3.3.2 元件参数选择14第4章软件仿真15 4.1仿真电路图15 4.2仿真过程16 4.3仿真结果16第5章安装调试17 5.1安装调试过程175.2故障分析17第6章结论18第7章使用仪器设备清单19参考文献19收获、体会和建议20概述数字集成电路的出现和飞速开展,以及石英晶体振荡器的广泛应用,使得数字钟的精度稳定度远远超过了老式的机械表,用数字电路实现对“时、“分、“秒数字显示的数字钟在数字显示方面,目前已有集成的计数、译码电路,它可以直接驱动数码显示器件,也可以直接采用才S-LED光电组合器件,构成模块

4、式石英晶体数字钟。本设计主要是用中、小规模集成电路设计的一台能显示时、分、秒的数字电子钟。数字电子产品的开展不仅是人类文明进步的标志,同时也是科技创新的必然要求。对推动社会的进步起着不可磨灭的作用,而电子时钟作为一种普遍的电子产品,更是人们生活所不可缺少的。任何精细的仪器都必须依赖时间的计量才会拥有其存在的价值。由此可知,对于电子产品的研究与设计就变得是那样的必不可少,这是创新精神的要求,也是时代赋予我们的一份责任。因此,此次设计与制作数字钟就是为了了解数字钟的原理,从而学会制作数字钟,而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及使用方法。数字电子钟是一个将“时,

5、“分,“秒显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。通过此次课程设计可以进一步学习与各种组合逻辑电路与时序电路的原理与使用方法。通过仿真过程也进一步学会了Multisim 7的使用方法与考前须知。数字电子钟是一个将“时,“分,“秒显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。第2章课程设计任务及要求2.1设计任务设计一个数字钟,具有时、分、秒计数显示功能,以24小时循环计时,并用数码管显示从0时0分0秒到23时59分59秒。进一步掌握数字电子技术课程所学的理论知识,并熟练加以应用。在以前所学的知识的根底上提高分

6、析问题,解决问题的能力。熟悉几种常见的数字电子器件,计数器、七段字形译码器等。掌握其工作原理和使用方法,并能熟练的将其组合连接,使其构成简单的24小时数字电子时钟。基于multisim7对电路进展仿真。主要功能:1.能显示时、分、秒,且24小时制;2.具有开机清零功能;3.具有校时功能,可以分别对时、分进展单独校时,使其校正到标准时间;4.计时过程具有整点报时功能;5.设计所需的脉冲电路;6.用二进制集成计数器设计一个分、秒钟计数器,即六十进制计数器;7.用二进制集成计数器设计一个24小时计数器;8.译码显示电路显示时间;9.设计一个秒钟发生器,输入1Hz的时钟10.闹钟功能:可按设定的时间报

7、时。2.2设计要求完成原理图设计、模拟仿真,按要求完成设计报告。1.理论设计局部 = 1 * GB2 独立完成系统的原理设计。说明系统实现的功能,应到达技术指标,进展方案论证,确定设计方案。 = 2 * GB2 画出电路图,说明各局部电路的工作原理,初步选定所使用的各种器件的主要参数及型号,列出元器件明细表。 = 3 * GB2 系统中包含的中、小规模集成电路的种类至少在六种以上。2.模拟仿真 = 1 * GB2 根据理论设计用multisim 7在计算机上进展仿真。验证所设计方案的正确性。 = 2 * GB2 分析电路的工作原理,写出仿真报告。3.安装调试局部 = 1 * GB2 实现数字钟

8、,并进展单元测试和系统调试。完成系统功能。 = 2 * GB2 假设系统出现故障,排除系统故障,分析并记录系统产生故障的原因,并将此局部内容写进报告中。4.写出课程设计总结报告第3章系统设计3.1方案论证由于集成电路技术的开展,使数字电子钟具有体积小、耗电省、计时准确、性能稳定、维护方便等优点。此次设计的数字时钟电子电路分为以下6个局部:1振荡电路2时间计数电路3显示电路4校时电路5整点报时电路6闹钟功能电路。时间计数电路是一个由计数器组成的时序逻辑电路。用555定时器构成的多谐振荡器作为秒脉冲信号源,控制秒个位的信号输入。将计数器与显示器相连接,可以将输入的二进制数翻译成可以直读的十进制数字

9、并显示出来,显示管与计数器之间由译码器相接,作为译码驱动。电路中添加校时电路,以保证可以随时对时间进展校正。整点自动报时电路,可以使时钟在临近整点的时刻鸣叫提醒,并有指示灯闪烁。闹钟电路可以实现时钟在设定时刻鸣叫报时,并有指示灯闪烁。3.2系统设计构造框图及说明校时电路60进制秒计数器60进制分计数器24进制时计数器数码管显示器数码管显示器数码管显示器数码管显示器数码管显示器数码管显示器校分电路1Hz闹钟电路分频器电路整点报时电路晶体振荡器电路图1 整体构造框图系统原理图及工作原理图2 整体电路设计图工作原理: 1.首先,由555定时器组成一个多谐振荡器得到1HZ的秒脉冲,秒脉冲发生器的输出端

10、接到每个计数器的时钟输入端。2.数字钟的分、秒计数局部均为六十进制计数器显示0059,采用两片74LS160来实现。个位为十进制,十位为六进制,当个位计数到9时,再来一个脉冲变成0,同时产生一个进位信号,给十位提供一个脉冲,使十位计数加1。而数字钟的时计数局部为二十四进制计数器显示0023,也是采用两片74LS160实现。当开场计数时,个位按十进制计数,当计到23时,这时再来一个脉冲,回到“零。所以,这里必须使个位既能完成十进制计数,又能在上下位满足“23这一数字后,十计数器清0,图中采用了十位的2和个位的3相“与非后再清0。当秒计数器计到59时,再来一个脉冲变成00,同时产生一个进位信号给分

11、计数器的CP输入端;当分计数器计到59时,再来一个脉冲变成00,同时产生一个进位信号给时计数器的CP输入端;当时计数器计到23时,再来一个脉冲变成00。 3.数字钟的校正局部主要是通过开关实现的。当需要进展校正时,将开关J1翻开,J2打到+5V时为分校正,J4打到+5V,J4打到上面时为时校正。 4.当计数器在每次计到整点时,需要提前十秒报时,这可采用译码电路来解决,即当分为59时,且秒计数到50时,输出一高电平,经过一系列门电路驱动灯泡发光,完成整点报时。5.数字钟采用4片74LS85和4个拨码开关构成闹钟电路。将时钟电路显示十进制数对应的二进制数A与拨码开关所设置的闹钟时刻B做比拟。从时十

12、位到分个位,逐级比拟,假设均分别相等,从最低位分个位对应的比拟器74LS85U27的OAEQB输出高电平,完成闹钟功能。3.3 单元电路设计单元电路工作原理一振荡电路多谐振荡器是一种能产生矩形波的自激振荡器,也称矩形波发生器。“多谐指矩形波中除了基波成分外,还含有丰富的高次谐波成分。多谐振荡器没有稳态,只有两个暂稳态。在工作时,电路的状态在这两个暂稳态之间自动地交替变换,由此产生矩形波脉冲信号,常用作脉冲信号源及时序电路中的时钟信号。图3 555定时器组成多谐振荡器通过仿真,示波器输出以下波形:图4 多谐振荡器输出矩形波由各元件参数可知,其输出频率为1Hz,可以作为电子时钟电路的秒脉冲信号。二

13、时间计数电路1、十进制计数器74LS160表1 74LS160计数器功能表CLKRDLDEPET工作状态0置零10预置数1101保持110保持C=01111计数图5 74LS160十进制计数器2、六十进制计数器和二十四进制计数器的连接电子时钟的“分和“秒由六十进制计数器实现,“时由二十四进制计数器实现。因此,就需要用74160接成两个六十进制和一个二十四进制计数器。多片计数器组合,各级之间的连接方式分串行进位方式、并行进位方式。本次设计采用串行进位的方式。六十进制计数器,由两块中规模集成十进制计数器74LS160,一块组成十进制,另一块组成六进制。组合起来就构成六十进制计数器,二十四进制时计数

14、器,它由两块中规模集成十进制计数器74LS160,一块组成四进制,另一块组成二进制。组合起来就构成二十四进制计数器,同理,各片均采用置零法。图6 六十进制计数器图7 二十四进制计数器3、整体连接将两片六十进制计数器和一片二十四进制计数器串联,便得到完整的电子时钟计时电路。图8 数字钟时间计数电路三显示电路七段共阴极LED数码管:表2七段显示译码器74LS48的功能表十进制数A3A2A1A0abcdefg 说明0 1 1 1 1 1 1 1 1 测试灯0 0 0 0 0 0 0 0 熄灭1 0 0 0 0 0 0 0 0 0 0 0 0 0 灭0 0 1 0 0 0 0 1 1 1 1 1 1

15、1 0 显示0 1 1 0 0 0 1 1 0 1 1 0 0 0 0 显示1 2 1 0 0 1 0 1 1 1 0 1 1 0 1 显示2 3 1 0 0 1 1 1 1 1 1 1 0 0 1 显示3 4 1 0 1 0 0 1 0 1 1 0 0 1 1 显示4 5 1 0 1 0 1 1 1 0 1 1 0 1 1 显示5 6 1 0 1 1 0 1 0 0 1 1 1 1 1 显示6 7 1 0 1 1 1 1 1 1 1 0 0 0 0 显示7 8 1 1 0 0 0 1 1 1 1 1 1 1 1 显示8 9 1 1 0 0 1 1 1 1 1 0 0 1 1 显示9 10 1

16、 1 0 1 0 1 0 0 0 1 1 0 1 无效11 1 1 0 1 1 1 0 0 1 1 0 0 1 无效12 1 1 1 0 0 1 0 1 0 0 0 1 1 无效13 1 1 1 0 1 1 1 0 0 1 0 1 1 无效14 1 1 1 1 0 1 0 0 0 1 1 1 1 无效15 1 1 1 1 1 1 0 0 0 0 0 0 0 无效七段共阴极LED数码管的功能:1.正常译码显示。=1, =1时,对输入为十进制数l15的二进制码00011111进展译码,产生对应的七段显示码。2.灭零。当=1,而输入为0的二进制码0000时,只有当=1时,才产生0的七段显示码,如果此

17、时输入=0 ,则译码器的ag输出全0,使显示器全灭,所以称为灭零输入端。3.试灯。当=0时,无论输入怎样,ag输出全1,数码管七段全亮。由此可以检测显示器七个发光段的好坏。称为试灯输入端。4.特殊控制端。可以作为输入端,也可以作为输出端。图9 七段LED数码管四校时电路数字钟应具有分校正和时校正功能,因此,应截断分十位和时十位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。本设计的校时电路的关键,是通过开关,控制电路中“秒到“分、“分到“时的进位输入端的上下电平的变化,从而实现手动调节“分和“时。下面以分校时为例:图10 分校时电路五整点报时电路电路应在整点前10秒开场

18、报时,即在59分50秒到59分59秒期间时,报时电路控制信号。当时间59分50秒到59分59秒期间时,分十位、分个位和秒十位保持不变,分别为5、9和5,因此可将计数器十位的Qc和Qa,个位的Qd和Qa及秒计数器十位的Qc和Qa相与,从而产生报时控制信号。图11 整点报时电路六闹钟功能电路1、4位数值比拟器74LS85图12 4位数值比拟器74LS852、闹钟电路闹钟电路要完成对所设置闹钟时刻与时钟显示时刻的比拟。比拟的数值包括时十位、是个位、分十位、分个位,并按从高到低的顺序逐级比拟。因此,本次设计采用4片74LS85和4个拨码开关构成闹钟电路。图13 闹钟功能电路元件参数选择4V,0.5W灯

19、泡2个5V直流电源电阻:100K(1个) 40K1个 1K2个电容:0.1uf1个 0.01uf1个第4章软件仿真4.1 仿真电路图图14 数字电子钟的仿真电路图4.2 仿真过程1、按照实验的设计图在multisim7的工作台上连接仿真电路。2、检查设计思路以及电路,按照设计框图原理,查看仿真电路与原理图是否吻合。不吻合则需要进展修改,反之就可以进展下一步。3、单击运行按钮运行仿真。4、根据仿真情况与课程设计任务比照,对于不能实现的任务修改并调试程序,重新装载并重新运行调试仿真,直到实现能完全实现所要求的功能为止。5、进一步改良和简化程序再进展调试仿真。4.3 仿真结果图15 时钟正确显示00

20、:00:59图16 时钟正确显示00:59:59图17 时钟正确显示23:59:59经观察检测,仿真结果符合预定要求。第5章安装调试5.1安装调试过程可以先将系统划分为多谐振荡器、计数器、校准电路、译码显示等局部。单元电路安装好后,应该先认真进展通电前的检查,通电后,检查每片集成电路的工作电压是否正常TTL型集成电路电源电压为50.25V,这是电路有效工作的根本保证。调试该单元电路直至正常工作。调试可分为静态调试和动态调试两种,一般组合电路应静态调试,时序电路应动态调试。统调主电路的方法是将已调试好的假设干单元电路连接起来,然后跟踪信号流向,由输入到输出,由简单到复杂,依次测试,直至正常工作。

21、因此时控制电路尚未安装,需人为地给受控电路加以特定信号使其正常工作。调试控制电路分为两步:第一步单独调试控制电路本身,施加于控制电路的各个信号可以人为设定为*种状态,直至正常工作。第二步将控制电路与系统主电路中各个功能部件联接起来,进展电路统调。5.2 故障分析由于连线较多较复杂,常出现连线错误、删除多余线导致断点等问题,需要反复检查才能发现,给电路正常运行造成一定困扰。第6章结论设计了一个数字钟,具有时、分、秒计数显示功能,以24小时循环计时,并用数码管显示从0时0分0秒到23时59分59秒。进一步掌握了数字电子技术课程所学的理论知识,并能熟练加以应用。在以前所学的知识的根底上提高了分析问题

22、,解决问题的能力。熟悉了几种常见的数字电子器件,计数器、七段字形译码器等。掌握了其工作原理和使用方法,并能熟练的将其组合连接,使其构成简单的24小时数字电子时钟。并能够基于multisim7对电路进展仿真。电路完成了预期主要功能:1.能显示时、分、秒,且24小时制;2.具有开机清零功能;3.具有校时功能,可以分别对时、分进展单独校时,使其校正到标准时间;4.计时过程具有整点报时功能;5.设计所需的脉冲电路;6.用二进制集成计数器设计一个分、秒钟计数器,即六十进制计数器;7.用二进制集成计数器设计一个24小时计数器;8.译码显示电路显示时间;9.设计一个秒钟发生器,输入1Hz的时钟10.闹钟功能:可按设定的时间报时。第7章使用仪器设备

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论