倒装焊与芯片级封装技术的研究ppt课件_第1页
倒装焊与芯片级封装技术的研究ppt课件_第2页
倒装焊与芯片级封装技术的研究ppt课件_第3页
倒装焊与芯片级封装技术的研究ppt课件_第4页
倒装焊与芯片级封装技术的研究ppt课件_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、倒裝焊与晶片級封裝技術的研讨.Why Flip Chip?Better manufacturing yield than wirebond for high pin-count chips.對于高密度引腳芯片,废品率优于丝键合。Faster manufacturing through-put than wirebond for high pin-count chips.對于高密度引腳芯片,消费效率高于丝键合。 More reliability than wirebonded chips.可靠性优于丝键合封装芯片。Better electrical characteristics (less i

2、nductance) for high-speed chips. A must for RF, optoelectronics, high-speed digital (500MHz).对于高速芯片,具有良好的电学性能。.More on Why Flip Chip?Desirable for high-performance Ball Grid Array (BGA) package.高性能球形焊点阵列封装需求倒装焊。Desirable for Chip Size Package (CSP).芯片尺寸封装技术需求倒装焊。The Flipchip bonded wafer market is p

3、redicted to grow 37% annually while the overall IC units will only grow 8%.倒装焊晶片市场估计年增长37%,而整体IC增长仅8%。The Flipchip bonded wafer is expected to increase from 3.4 million (2000) to 26.2 million (2005) wafers.倒装焊晶片估计由三百四十万片(2000年)增长至二千六百二十万片(2005年)。.Forecast on IC Unit IC产量预测(2000-2005)Units (Billion)Y

4、earSource: Electronic Trend Publications Inc, 2001Compound Annual Growth Rate: 8.3%3722 来自中国最大的资料库下载.DQ Forecast Bare Die Usage(1999-2004)(Units in Million)Source: Dataquest, April 2001.Forecast on Bumped Wafers Usage凸点晶片运用预测 (2000-2005) 26.2 20 14.8 10.4 6.86 3.4No. of Bumped Wafers2005200420032002

5、20012000YearSource: Dataquest, April 2001(Units in Million).Technology Leaders are Sold on Flip Chip倒装焊在技术领先企业中的运用Intel has migrated completely to flip chip bonded BGA for the Pentium 4 product family due to high clock speed and high pin-count (4000).鉴于高速和高引脚(4000)要求,Intel已在奔腾4产品系列中完全采用倒装焊键合的BGA技术。T

6、he most advanced opto-electronics components from NTT uses flip-chip technology exclusively.来自NTT的最新光电器件也运用了倒装焊技术 。IBM has used flip-chip 30 years.倒装焊技术已在IBM运用了超越30年.Low Risk and Established Infrastructure低风险和建厂根底Well established industrial infrastructure.良好的建厂工业根底Production equipment similar to chi

7、p and printer circuit board industries.消费设备与芯片和印刷电路板工业相近Compatible to Surface Mount Technology (SMT).与外表贴装技术兼容Produce smaller and lighter electronic module than wirebonded chips.消费的电子模块比丝键合小且轻.Flip Chip and Wafer Level PackagingTechnology in HKUST香港科技大學倒裝焊与晶片級封裝技術的研讨Electroplating solder bumping (Ma

8、instream Flip Chip Technology)电镀凸点工艺(主流倒装焊凸点技术)Electroless UBM and stencil printing bumping (Lower cost Flip Chip Technology w/o photolithography and vacuum processing)化学镀凸点下金属(UBM)和丝网印刷凸点工艺(低本钱倒装焊技术 - 不需用光刻和真空制造工艺)Wafer-Level Input/output Redistribution.晶片级输入/输出再发布工艺.Commercial Applications商业运用For

9、Integrated Circuit Wafer Foundry集成电路晶片制造厂Wafer bumping advanced integrated circuit chips for high-speed, high input/output counts, and for chips going into advanced packages such as Ball Grid Array (BGA) and Chip Size Package (CSP).晶片凸点制备:用于高速高输入/输出端口的先进集成电路芯片,及先进芯片封装技术,如球形焊点阵列和芯片尺寸封装. Redistribution of perimeter I/O (designed for wirebonding) to array I/O for advanced packaging.先进封装技术中再分布工艺(由周边输入/输出至面分布).For Pac

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论