XILINX ISE 14.1设计教程_第1页
XILINX ISE 14.1设计教程_第2页
XILINX ISE 14.1设计教程_第3页
XILINX ISE 14.1设计教程_第4页
XILINX ISE 14.1设计教程_第5页
已阅读5页,还剩78页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、传统数字系统设计流程设计目标人工给出真值表人工给出真值表人工化简卡诺图人工化简卡诺图得到最简表达式得到最简表达式人工使用人工使用LSI电路实现电路实现系统调试和验证系统调试和验证现代数字系统设计流程设计目标设计目标设计输入设计输入功能级仿真功能级仿真逻辑综合逻辑综合时序仿真时序仿真系统调试与验证系统调试与验证entity lab1 is port(a,b,c : in std_logic; y : out std_logic);end lab1; architecture rtl of lab1 isbegin yGenerate File关闭该界面基于基于VHDL语言的语言的ISE设计流程设

2、计流程-生成PROM文件并下载到PROM 下面将生成的PROM文件烧到PROM芯片中。选择Boundary Scan准备分配PROM文件给XCF04S基于基于VHDL语言的语言的ISE设计流程设计流程-生成PROM文件并下载到PROM鼠标右键点击芯片图标选择Assign New ConfigurationFile基于基于VHDL语言的语言的ISE设计流程设计流程-生成PROM文件并下载到PROM选择选择counter_burn.mcs文件文件点击“打开”按钮基于基于VHDL语言的语言的ISE设计流程设计流程-生成PROM文件并下载到PROM鼠标右健点击芯片图标,出现下面的菜单点击“Program”选项,开始对FPGA进行编程基于基于VHDL语言的语言的ISE设计流程设计流程-生成PROM文件并下载到PROM出现编程进度条编程完成后,出现下面界面基于基于VHDL语言的语言的ISE设计流程设计流程-生成PROM文件并下载到PROM 关闭电源重新上电,程序从关闭电源重新上电,程序从PROM自动引导到自动引导到FPGA芯片中。芯片中。 关闭配置界面,不保存任何信

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论