第七章逻辑门电路与组合电路_第1页
第七章逻辑门电路与组合电路_第2页
第七章逻辑门电路与组合电路_第3页
第七章逻辑门电路与组合电路_第4页
第七章逻辑门电路与组合电路_第5页
已阅读5页,还剩139页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、下一页下一页返回返回上一页上一页退出退出章目录章目录电工电子技术基础 教学课件 第 7章 门电路和组合逻辑电路 电工电子教研室 下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 tt下一页下一页返回返回上一页上一页退出退出章目录章目录 脉冲跃变后的值比初始值高脉冲跃变后的值比初始值高脉冲跃变后的值比初始值低脉冲跃变后的值比初始值低0+3V0-3V0+3V0-3V下一页下一页返回返回上一页上一页退出退出章目录章目录 A0.9A0.5A0.1AtptrtfT下一页下一页返回返回上一页上一页退出退出章目录章目录 所谓门就是一种开关,它能按照一定

2、的条件去所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。控制信号的通过或不通过。 门电路的输入和输出之间存在一定的逻辑关系门电路的输入和输出之间存在一定的逻辑关系(因果关系因果关系),所以门电路又称为,所以门电路又称为逻辑门电路逻辑门电路。 基本逻辑关系为基本逻辑关系为三三种。种。 下面通过例子说明逻辑电路的概念及下面通过例子说明逻辑电路的概念及的意义。的意义。下一页下一页返回返回上一页上一页退出退出章目录章目录220V+-设:开关断开、灯不亮用逻辑设:开关断开、灯不亮用逻辑 “0”表示,开表示,开关闭合、灯亮用关闭合、灯亮用 逻辑逻辑“1”表示。表示。逻辑表达式:逻辑表达式:

3、 Y = A B1. “与与”逻辑关系逻辑关系“与与”逻辑关系是指当决定某事件的条件全逻辑关系是指当决定某事件的条件全部具备时,该事件才发生部具备时,该事件才发生000101110100ABYBYA状态表状态表下一页下一页返回返回上一页上一页退出退出章目录章目录BY220VA+-2. “或或”逻辑关系逻辑关系 “或或”逻辑关系是指当决定某事件的条件之逻辑关系是指当决定某事件的条件之一具备时,该事件就发生。一具备时,该事件就发生。逻辑表达式逻辑表达式 Y = A + B000111110110ABY下一页下一页返回返回上一页上一页退出退出章目录章目录3. “非非”逻辑关系逻辑关系“非非”逻辑关系

4、是否定或相反的意思逻辑关系是否定或相反的意思逻辑表达式:逻辑表达式:Y = A101AY0Y220VA+-R下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 电平的高电平的高低一般用低一般用“1”和和“0”两种状两种状态区别,若规态区别,若规定定高电平为高电平为“1”,低电平,低电平为为“0”则称为则称为正逻辑正逻辑。反之。反之则称为则称为负逻辑负逻辑。若无特殊说明,若无特殊说明,均采用正逻辑。均采用正逻辑。100VUCC高电平高电平低电平低电平下一页下一页返回返回上一页上一页退出退出章目录章目录输入输入A、B、C全为高电平全为高电平“1

5、”,输出输出 Y 为为“1”。输入输入A、B、C不全为不全为“1”,输出输出 Y 为为“0”。0V0V0V0V0V3V+U 12VRDADCABYDBC3V3V3V0V00000010101011001000011001001111ABYC0V3V下一页下一页返回返回上一页上一页退出退出章目录章目录逻辑逻辑即:有即:有“0”出出“0”, 全全“1”出出“1”Y=A B C&ABYC00000010101011001000011001001111ABYC下一页下一页返回返回上一页上一页退出退出章目录章目录0V0V0V0V0V3V3V3V3V0V0000001110111101100101

6、1101011111ABYC3V3V-U 12VRDADCABYDBC输入输入A、B、C全为低电平全为低电平“0”,输出输出 Y 为为“0”。输入输入A、B、C有一个为有一个为“1”,输出输出 Y 为为“1”。下一页下一页返回返回上一页上一页退出退出章目录章目录(3) 逻辑关系逻辑关系:逻辑逻辑即:有即:有“1”出出“1”, 全全“0”出出“0”Y=A+B+CABYC 100000011101111011001011101011111ABYC下一页下一页返回返回上一页上一页退出退出章目录章目录+UCC-UBBARKRBRCYT 1 0饱和饱和(2) 逻辑表达式:逻辑表达式:Y=A“0”10“1

7、”“0”“1”AY逻辑符号逻辑符号1AY下一页下一页返回返回上一页上一页退出退出章目录章目录有有“0”出出“1”,全,全“1”出出“0”&ABCY&ABC00010011101111011001011101011110ABYCY=A B C1Y下一页下一页返回返回上一页上一页退出退出章目录章目录Y&ABC1YABC 1有有“1”出出“0”,全,全“0”出出“1”00010010101011001000011001001110ABYCY=A+B+C下一页下一页返回返回上一页上一页退出退出章目录章目录ABY1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全

8、全“0”出出“0”&ABY1 1ABY2Y2下一页下一页返回返回上一页上一页退出退出章目录章目录ABC&1&D1YY=A.B+C.D1&YABCD逻辑符号逻辑符号下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1E2E3E1BC下一页下一页返回返回上一页上一页退出退出章目录章目录 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T14.3V钳位钳位2.1V“0”(0.3V)输入全高输入全高“1”,输出为输出为低低“0”1VT1R1+

9、Ucc T4下一页下一页返回返回上一页上一页退出退出章目录章目录 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T11V(0.3V)“1”“0”输入有低输入有低“0”输出为输出为高高“1” 流过流过 E结的电结的电流为正向电流流为正向电流5VVY 5-0.7-0.7 =3.6V下一页下一页返回返回上一页上一页退出退出章目录章目录00010011101111011001011101011110ABYCY=A B CY&ABC下一页下一页返回返回上一页上一页退出退出章目录章目录74LS00、74LS20管脚排列示意图管脚排列示意图&121110981413345671

10、2&UCC4B 4A 4Y3B 3A3Y1B1A1Y2B2A2Y GND(a)74LS001211109814133456712&UCC2D 3C 2BNC 2A2Y1B1ANC1D1C1Y GND74LS20(b)下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录ABDE允许叠加干扰允许叠加干扰UOFF0.9UOH1231234 Ui 下一页下一页返回返回上一页上一页退出退出章目录章目录AB UON是保证输出为额是保证输出为额定低电平时所对应的定低电平时所对应的最最小输入

11、高电平电压小输入高电平电压。DE1231234 Ui UON下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录10 低电平,低电平,&Y11R下一页下一页返回返回上一页上一页退出退出章目录章目录50%50%tpd1tpd22 2p pt t2 2p pt t1 1p pd dttt 输入波形输入波形ui输出波形输出波形uO下一页下一页返回返回上一页上一页退出退出章目录章目录“1”控制端控制端 DE D T5Y R3R5AB R4R2R1 T3 T4T2+5V T1下一页下一页返回返回上一页上一页退出退出章目录章目录“0”控制端控制

12、端 DE T5Y R3R5AB R4R2R1 T3 T4T2+5V T11V1V下一页下一页返回返回上一页上一页退出退出章目录章目录&YEBA逻辑符号逻辑符号 0 高阻高阻0 0 1 1 0 1 1 1 1 0 1 11 1 1 0ABEY功能表功能表1E0EABY 下一页下一页返回返回上一页上一页退出退出章目录章目录“1”“0”“0”A1 B1下一页下一页返回返回上一页上一页退出退出章目录章目录&YCBA T5Y R3AB CR2R1T2+5V T1RLU 下一页下一页返回返回上一页上一页退出退出章目录章目录Y&CBAKA+24VKA220&A1B1C1Y1&

13、amp;A2B2C2Y2&A3B3C3Y3URLY“1”“0”“0”“0”“0”下一页下一页返回返回上一页上一页退出退出章目录章目录Y&CBAKA+24VKA220&A1B1C1Y1&A2B2C2Y2&A3B3C3Y3URLY“1”“0”“0”“1”0下一页下一页返回返回上一页上一页退出退出章目录章目录20. 4. 1 CMOS 非门电路非门电路AYT2+UDDT1N 沟道沟道P 沟道沟道GGDSS下一页下一页返回返回上一页上一页退出退出章目录章目录T4 与与 T3 并联,并联,T1 与与 T2 串联;串联; 当当 AB 都是高电平时都是高电平时,T1

14、与与 T2 同时导通,同时导通,T4 与与 T3 同时截止;输出同时截止;输出 Y 为为低电平。低电平。 当当AB中有一个是低中有一个是低电平时,电平时,T1与与T2中有一中有一个截止,个截止,T4与与T3中有一中有一个导通个导通, 输出输出Y 为高电平。为高电平。20. 4. 2 CMOSABT4T3T1T2+UDDY下一页下一页返回返回上一页上一页退出退出章目录章目录BT4T3T1T2AY 当当 AB 中有一个是中有一个是高电平时,高电平时,T1 与与 T2 中中有一个导通,有一个导通,T4 与与 T3 中有一个截止,输出中有一个截止,输出 Y 为低电平。为低电平。 当当AB都是低电平都是

15、低电平时,时,T1 与与 T2 同时截止,同时截止,T4 与与 T3 同时导通;输同时导通;输出出 Y 为高电平。为高电平。20. 4. 3 CMOS下一页下一页返回返回上一页上一页退出退出章目录章目录20.4. i3VT Viii下一页下一页返回返回上一页上一页退出退出章目录章目录iii20.4. 3VT V下一页下一页返回返回上一页上一页退出退出章目录章目录TGuiuOCCTGuiuiCC1“1”TGuiuiCC1“0”20.4. 下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录AA

16、AA100011AAAAAAAAAA 01AAAAABBAABBA下一页下一页返回返回上一页上一页退出退出章目录章目录CBABCAAA)()(CBACBA )()(CBACBACABACBA)()()()(CABACBA)()(CABABCBCAA)(BCBCA)(1BCAA+1=1 A A=A.下一页下一页返回返回上一页上一页退出退出章目录章目录110011111100BABABABA列状态表证明:列状态表证明:AB0001101111100100ABBABABABA0000下一页下一页返回返回上一页上一页退出退出章目录章目录证明证明:BAAABA)(A+AB = ABAABABAAABBA

17、A)(BABAA)((3)(4)ABABA)(ABAAB)((5)(6)下一页下一页返回返回上一页上一页退出退出章目录章目录下面举例说明这四种表示方法。下面举例说明这四种表示方法。下一页下一页返回返回上一页上一页退出退出章目录章目录 设:开关闭合其状态为设:开关闭合其状态为“1”,断开为,断开为“0”灯亮状态为灯亮状态为“1”,灯灭为,灯灭为“0” 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录取取 Y=“1”( 或或Y=“0” ) 列逻辑式列逻辑式取取 Y = “1”(

18、1)由逻辑状态表写出逻辑式由逻辑状态表写出逻辑式对应于对应于Y=1,一种组合中,输入变一种组合中,输入变量之间是量之间是“与与”关系,关系, 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录ABCCBACBACBAY 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录YCBA&1CBA下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页

19、返回返回上一页上一页退出退出章目录章目录(2)应用应用“与非与非”门构成门构成“或或”门门电路电路(1) 应用应用“与非与非”门构成门构成“与与”门电路门电路AY&B&BAY&由逻辑代数运算法则:由逻辑代数运算法则:ABABY由逻辑代数运算法则:由逻辑代数运算法则:BABABAY下一页下一页返回返回上一页上一页退出退出章目录章目录&YAYBA&AY 由逻辑代数运算法则:由逻辑代数运算法则:BABABAY下一页下一页返回返回上一页上一页退出退出章目录章目录例例1:化简化简CABCBACBAABCY)()(BBCABBACCAAC A例例2:化简化简CBCA

20、ABY)(AACBCAABCBACACABABCAAB下一页下一页返回返回上一页上一页退出退出章目录章目录BABAA例例3:化简化简CBACBAABCYABCCBACBAABCACBC CBCBA)(CBCBACBABAABCBACBAY例例4:化简化简下一页下一页返回返回上一页上一页退出退出章目录章目录例例5:化简化简DBCDCBADABABCYDBABCDCBAABCDBCDCBAABDBCDCBAB)(DCBCDABCDBCDAB)(DADBCDCBAABCBCDABCDB下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录BA0101

21、BABABABABCA00100m01 11 101m3m2m4m5m7m6mAB000m01 11 101m3m2m4m5m7m6mCD0001111012m12m15m14m8m9m11m10m下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11 101111 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11 101111ABCCBACBACBAY下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11

22、 101111ABCCABCBABCAY用卡诺图表示并化简。用卡诺图表示并化简。解:解:1.卡诺图卡诺图2.合并最小项合并最小项3.写出最简写出最简“与或与或”逻辑式逻辑式下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11 101111解:解:三个圈最小项分别为:三个圈最小项分别为:合并最小项合并最小项ABCCBAABCBCACABABC BCACABABACBCY下一页下一页返回返回上一页上一页退出退出章目录章目录00ABC1001 11 101111解:解:CACBYAB0001 11 10CD000111101111DBY CBABCACBACBAY(1)(2)

23、DCBADCBADCBADCBAY下一页下一页返回返回上一页上一页退出退出章目录章目录解:解:DBAYAB0001 11 10CD000111101DBDBCBAAY111111111下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录确定确定下一页下一页返回返回上一页上一页退出退出章目录章目录Y = Y2 Y3= A AB B AB.A B.A B.A. .A BBY1AB&YY3Y2下一页下一页返回返回上一页上一页退出退出章目录章目录反演律反演律反演律反演律下一页下一页返回返回上一页上一页退出退出章目录章目录=A BABY001

24、100111001下一页下一页返回返回上一页上一页退出退出章目录章目录A B.Y = AB AB .ABA B = AB +ABBAY下一页下一页返回返回上一页上一页退出退出章目录章目录=A B =1ABY逻辑符号逻辑符号=A BABY001 100100111下一页下一页返回返回上一页上一页退出退出章目录章目录Y&1BA&C101AA=AC +BCY=AC BC 设:设:C=1封锁封锁打开打开选通选通A信号信号下一页下一页返回返回上一页上一页退出退出章目录章目录Y&1BA&C001设:设:C=0选通选通B信号信号B=AC +BCY=AC BC下一页下一页返回返

25、回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 ( 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录CBACBABABCAYC 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1ACBCBAY ACBCBAY CABCBA. )(BACBA ABC00011110011111下一页下一页返回返回上一页上一页退出退出章目录章目录CABCBAY. & &

26、ABCY&ABCC)(BACBAY 下一页下一页返回返回上一页上一页退出退出章目录章目录 ( 0 0 0 0 Y0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1ABCCBACBACBAY BCACBACBACBAABCCBACBACBAY 解:解:下一页下一页返回返回上一页上一页退出退出章目录章目录YCBA01100111110&1010下一页下一页返回返回上一页上一页退出退出章目录章目录 开工为开工为“1”,不开工为,不开工为“0”; G1和和 G2运行为运行为“1”,不运行为,不运行为“0”。下一页下一页返回返回上一页上一页

27、退出退出章目录章目录0111 0 0 1 0 100011 0 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 0A B C G1 G2下一页下一页返回返回上一页上一页退出退出章目录章目录ABCCABCBABCAG 1ABCCBACBACBAG 2ABC001001 11 101111ACBCABG 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G2 100011 0 1下一页下一页返回返回上一页上一页退出退出章目录章目录ACBCABG 1ACBCAB ABCCBACB

28、ACBAG 2ABCCBACBACBAG 2 ABC001001 11 101111下一页下一页返回返回上一页上一页退出退出章目录章目录A BCA BC&G1G2下一页下一页返回返回上一页上一页退出退出章目录章目录20. 7 加法器加法器下一页下一页返回返回上一页上一页退出退出章目录章目录20. 7 加法器加法器0 0 0 0 11+10101010不考虑低位不考虑低位来的进位来的进位半加器实现半加器实现全加器实现全加器实现下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录BABABASABSCABC A B S C0 0 0 00

29、 1 1 01 0 1 01 1 0 1下一页下一页返回返回上一页上一页退出退出章目录章目录输入输入-1表示低位来的进位表示低位来的进位AiBiCi-1SiCi下一页下一页返回返回上一页上一页退出退出章目录章目录1iii1iii1iii1iiiiCBACBACBACBAS1iii1iii1iii1iiiiCBACBACBACBAC1ii1iiiiCACBBA1iiiCBA0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 1 0 0 01 0 1 0 1 1 0 0 1 1 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录1ii1iiiiiCACBBAC1iii

30、iCBAS1BiAiCi-1Si&=11CiSi&下一页下一页返回返回上一页上一页退出退出章目录章目录 n 位二进制代码有位二进制代码有 2n 种组合,可以表示种组合,可以表示 2n 个信息。个信息。下一页下一页返回返回上一页上一页退出退出章目录章目录编码器编码器下一页下一页返回返回上一页上一页退出退出章目录章目录 解:解:下一页下一页返回返回上一页上一页退出退出章目录章目录0 0 01 0 0I0I1I2I3I5I6I输入输入输输 出出Y2 Y1 Y0下一页下一页返回返回上一页上一页退出退出章目录章目录Y2 = I4 + I5 + I6 +I7 = I4 I5 I6 I7.=

31、 I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7.= I1 + I3+ I5 + I7下一页下一页返回返回上一页上一页退出退出章目录章目录10000000111I7I6I5I4I3I1I2Y2Y1Y0下一页下一页返回返回上一页上一页退出退出章目录章目录表示十进制数表示十进制数10个个编码器编码器下一页下一页返回返回上一页上一页退出退出章目录章目录 00011101000011110001101100000000111下一页下一页返回返回上一页

32、上一页退出退出章目录章目录Y3 = I8+I9下一页下一页返回返回上一页上一页退出退出章目录章目录10000000011101101001& 1 1 1 1 1 1 I1 I2 I3 I4 I5 I6 I7 I8 I9下一页下一页返回返回上一页上一页退出退出章目录章目录98983.IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310IIIIIIIIIIY 下一页下一页返回返回上一页上一页退出退出章目录章目录十键十键8421码编码器的逻辑图码编码器的逻辑图+5V&Y3&Y2&Y1&Y0I0I1I2I

33、3I4I5I6I7I8I91K 10S001S12S23S34S45S56S67S78S89S9下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录GND 1287654YYIIIII091233CC NYIIIIYU16 15 14 13 12 11 10 91 2 3 4 5 6 7 8下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 输输 入入A B CY0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 0 1 0 0 0 0

34、0 0 00 0 1 0 1 0 0 0 0 0 00 1 0 0 0 1 0 0 0 0 00 1 1 0 0 0 1 0 0 0 01 0 0 0 0 0 0 1 0 0 01 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 01 1 1 0 0 0 0 0 0 0 1输输 出出下一页下一页返回返回上一页上一页退出退出章目录章目录Y0=A B CY1=A B CY2=A B CY3=A B CY7=A B CY4=A BCY6=A B CY5=A B C下一页下一页返回返回上一页上一页退出退出章目录章目录CBA111&Y0Y1Y2Y3Y4Y5Y6Y70

35、 1 11 0 010000000AABBCC下一页下一页返回返回上一页上一页退出退出章目录章目录0AS2-4线译码器线译码器ABCD0Y1Y2Y时时,当当 0 S3Y1AAEBECEDE下一页下一页返回返回上一页上一页退出退出章目录章目录0AS 2-4线译码器线译码器ABCD0Y1Y2Y时时,当当 0 S3Y1AAEBECEDE00脱离总线脱离总线数据数据下一页下一页返回返回上一页上一页退出退出章目录章目录 74LS139型译码器型译码器(a) 外引线排列图;外引线排列图;(b) 逻辑图逻辑图(a)GND1Y31Y21Y11Y01A11A01S876543212Y22Y32Y11Y02A12

36、A02S+UCC10916151413121174LS139(b)11111&Y0&Y1&Y2&Y3SA0A1下一页下一页返回返回上一页上一页退出退出章目录章目录74LS译码器译码器 输输 入入 输输 出出SA0A1Y0110 0 00 0 11 001 101110 Y1Y2Y3111011101110111 74LS139型译码器型译码器S = 0时译码器工时译码器工作作输出低电平有效输出低电平有效下一页下一页返回返回上一页上一页退出退出章目录章目录二二 十十进进制制代代码码下一页下一页返回返回上一页上一页退出退出章目录章目录gfedcba 由七段发光二极管

37、构成由七段发光二极管构成例:例: 共阴极接法共阴极接法a b c d e f g 0 1 1 0 0 0 01 1 0 1 1 0 1低低电电平平时时发发光光高高电电平平时时发发光光共阳极接法共阳极接法abcgdefdgfecbagfedcba共阴极接法共阴极接法abcdefg下一页下一页返回返回上一页上一页退出退出章目录章目录Q3 Q2Q1Q0agfedcb译译码码器器二二 十十进进制制代代码码100101111117个个4位位下一页下一页返回返回上一页上一页退出退出章目录章目录gfedcbaQ3 Q2 Q1 Q0a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 00

38、0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1 1 50 1 1 0 1 0 1 1 1 1 1 60 1 1 1 1 1 1 0 0 0 0 71 0 0 0 1 1 1 1 1 1 1 81 0 0 1 1 1 1 1 0 1 1 9下一页下一页返回返回上一页上一页退出退出章目录章目录BS204A0A1A2A3 74LS247+5V来来自自计计数数器器七段译码器和数码管的连接图七段译码器和数码管的连接图5107abcde

39、fgRBI BI LTA11A22LT3BI4RBI5A36A07GND8911101213141516+UCC 74LS247型译码型译码器的外引线排列图器的外引线排列图abcdefg74LS247下一页下一页返回返回上一页上一页退出退出章目录章目录IYD0D1D2D3SA1A0A0A1D0D1D2D3S下一页下一页返回返回上一页上一页退出退出章目录章目录从从多路多路数据中选择其中所需要的数据中选择其中所需要的一路一路数据输出。数据输出。例:例:四选一数据选择器四选一数据选择器输输入入数数据据输出数据输出数据使能端使能端D0D1D2D3YSA1A0控制信号控制信号下一页下一页返回返回上一页上

40、一页退出退出章目录章目录11&111&1YD0D1D2D3A0A1S100000074LS153型型4选选1数据选择器数据选择器下一页下一页返回返回上一页上一页退出退出章目录章目录11&111&1YD0D1D2D3A0A1S01D0000由控制端决定选由控制端决定选择哪一路数据输择哪一路数据输出。出。选中选中D000110074LS153型型4选选1数据选择器数据选择器动画动画下一页下一页返回返回上一页上一页退出退出章目录章目录SAADSAADSAADSAADY013012011010 74LS153功能表功能表使能使能选选 通通输出输出SA0A1Y100000

41、01100110D3D2D1D0 正常工作。正常工作。时时禁止选择;禁止选择;时时,S,Y,S00111 1S A11D31D21D11D01Y地地74LS153(双双4选选1)2D32D22D12D02YA02SUCC15 14 13 12 11 10 91613245678下一页下一页返回返回上一页上一页退出退出章目录章目录74LS1531;0012选选通通芯芯片片,SA 。20,122选选通通芯芯片片SA若若A2A1A0=010, 输出选中输出选中1D2路的数据信号。路的数据信号。74LS153(双双4选选1)2D32D22D12D02YA02SUCC15 14 13 12 11 10 9161S A11D31D21D11D01Y地地13245678A0A1A21下一页下一页返回返回上一页上一页退出退出章目录章目录16选选1数据选择器数据选择器(1)1A2A1A0A0A1A2(2)1YD7D6D1D0D15D14D9D8.D15D14. D9D8.D0D1.D6D7SSABCSY1Y374LS151型型第第二二片片工工作作。时时第第一一片片工工作作时时,1;,011 SS下一页下一页返回返回上一页上一页退出退出章目录章目录SA0A2Y100000D3D2D1D

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论