




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、CMOS集成电路设计根底集成电路设计根底MOS器件器件MOS器件器件多晶硅GSD氧化层LeffLdrawnNNP型衬底LDWNMOS管的简化构造 制造在P型衬底上(P-Substrate, 也称bulk或body, 为了区别于源极S, 衬底以B来表示), 两个重掺杂N区构成源区和漏区, 重掺杂多晶硅区(Poly)作为栅极, 一层薄SiO2绝缘层作为栅极与衬底的隔离。 NMOS管的有效作用就发生在栅氧下的衬底外表导电沟道(Channel)上。由于源漏结的横向分散, 栅源和栅漏有一重叠长度为LD, 所以导电沟道有效长度(Leff)将小于幅员中所画的导电沟道总长度。 我们将用L表示导电沟道有效总长度
2、Leff, W表示沟道宽度。 宽长比(W/L)和氧化层厚度tox这两个参数对MOS管的性能非常重要。 而MOS技术开展中的主要推进力就是在保证电性能参数不下降的前提下, 一代一代地减少沟道长度L和氧化层厚度tox。为了使MOS管的电流只在导电沟道中沿外表流动而不产生垂直于衬底的额外电流, 源区、 漏区以及沟道和衬底间必需构成反偏的PN结隔离, 因此, NMOS管的衬底B必需接到系统的最低电位点(例如“地), 而PMOS管的衬底B必需求接到系统的最高电位点(例如正电源UDD)。 衬底的衔接如图 (a)、 (b)所示。NPPBSGDN 型衬底(a)BSGDPNNP 型衬底(b)UDD衬底的衔接PN
3、NBSGDP 型衬底PGPDNBN阱SN阱及PMOS在互补型CMOS管中, 在同一衬底上制造NMOS管和PMOS管, 因此必需为PMOS管做一个称之为“阱(Well)的“部分衬底 。DBSGNMOSSBDGPMOS(a)DNMOSBGSSPMOSBGD(b)DSNMOSSDGPMOS(c)DNMOSGSSPMOSGD(d)GMOS管常用符号MOS管的电流电压特性管的电流电压特性 uGSiDiDPMOSuGSUTHPUTHNNMOSONMOS管和PMOS管任务在恒流区的转移特性, 其中UTHN(UTHP)为开启电压, 或称阈值电压(Threshold Voltage)。 在半导体物理学中, NM
4、OS的UTHN定义为界面反型层的电子浓度等于P型衬底的多子浓度时的栅极电压。UTHN与资料、 掺杂浓度、 栅氧化层电容等诸多要素有关。 在器件制造过程中, 还可以经过向沟道区注入杂质, 从而改动氧化层外表附近的衬底掺杂浓度来控制阈值电压的大小。 任务在恒流区的MOS管漏极电流与栅压成平方律关系。线性区 饱和区(恒流区)IDUGS5 VUGS2.5 VUGS1.5 VUDSONMOS的输出特性的输出特性栅极电压超越阈值电压UTHN后, 开场出现电流且栅压uGS越大, 漏极电流也越大的景象, 表达了栅压对漏极电流有明显的控制造用。 漏极电压UDS对漏极电流ID的控制造用根本上分两段, 即线性区(L
5、inear)和饱和区(Saturation)。 为了不和双极型晶体管的饱和区混淆, 我们将MOS管的饱和区称为恒流区, 以表述UDS增大而电流ID根本恒定的特性。线性区和恒流区是以预夹断点的连线为分界限的(图虚线所示)。 在栅压UGS一定的情况下, 随着UDS从小变大, 沟道将发生如下图的变化。假设 UDS=UGS-UTH 那么沟道在漏区边境上被夹断, 因此该点电压称为预夹断电压。电流源区(N)漏区(N)反型层UDS UGS UTH(线性区)UDS UGS UTH(预夹断)UDS UGS UTH(恒流区)电流电流源区(N)源区(N)漏区(N)漏区(N)DS对沟道的影响UDSUGS-UTH 管子
6、管子任务在恒流区,任务在恒流区, 此时此时假设假设UDS增大,增大, 大部大部分电压降在夹断区,分电压降在夹断区, 对沟道电场影响不大,对沟道电场影响不大, 因此电流增大很小。因此电流增大很小。UDS=UGS-UTH 那那么沟道在漏区边境么沟道在漏区边境上被夹断,上被夹断, 因此该因此该点电压称为预夹断点电压称为预夹断电压。电压。MOS管的电流方程)1 (2)(22022DSnTHNGSoxnDSDSTHNGSoxnDNUUULWCUUUULWCIUGSUTHN(截止区) UDSUGS-UTHN(恒流区)NMOS在截止区、 线性区、 恒流区的电流方程)1 (2)(22022DSpTHPGSox
7、pDSDSTHPGSoxPDPUUULWCUUUULWCI|UGS|UTHP|(截止区) |UDS|UGS|-|UTHP| (恒流区)PMOS在截止区、 线性区、 恒流区的电流方程n电子迁移率(单位电场作用下电子的迁移速度)。 n1300 cm2/sVp空穴迁移率(单位电场作用下空穴的迁移速度)。 p500 cm2/sV6 . 25001300pnCox单位面积栅电容oxSiOoxtsC20W/L沟道宽度和沟道长度之比。UTHN、 UTHP开启电压(阈值电压)。 假设UDD=5 V, 那么 加强型NMOS管:UTHN(0.140.18)UDD0.7 0.9 V 加强型PMOS管: UTHP-0
8、.16|UDD|-0.8 V 耗尽型MOS管: UTH-0.8UDD-4 VUTH的温度系数大约为: CmVdTdUCmVdTdUTHTH/2/4重掺杂轻掺杂 n、 p沟道调制系数, 即UDS对沟道长度的影响。VUVUApAn/02. 01/01. 01式中, UA为厄尔利电压(Early Voltage)NMOSPMOS对于典型的0.5 m工艺的MOS管, 忽略沟道调制效应, 其主要参数如下表所示假定有一NMOS管, W=3 m, L=2 m, 在恒流区那么有:AVVmmVAUULWKIVUTHGSDGS93)7 . 02(23/7321)(22222假设UGS=5 V, 那么mAVVmmV
9、AID0 . 1)7 . 05(23/732122MOS管的输出电阻管的输出电阻1. 线性区的输出电阻线性区的输出电阻 根据线性区的电流方程,根据线性区的电流方程, 当当UDS很小很小(UDS34 m的MOS管称为“长沟道, 将L3 m的MOS管称为“短沟道, 而将L(W)1 m的MOS管的制造工艺称为亚微米工艺。UTH / V01234Nsub 1017cm3Nsub 1016cm3UTH / VL/mW/m0246810(a)(b)L、 W尺寸对尺寸对UTH的影响的影响 在长沟道器件中,在长沟道器件中, 阈值电压阈值电压UTH与沟道长与沟道长度度L和沟道宽度和沟道宽度W的关系不大;的关系不
10、大; 而在短沟道器而在短沟道器件中,件中, UTH与与L、 W的关系较大。的关系较大。 UTH随着随着L的增大而增大,的增大而增大, 随着随着W的增大而减小。的增大而减小。MOS管的特征频率管的特征频率fT MOS管的特征频率为管的特征频率为21Tf其中, 为电子在沟道中的渡越时间, 有DSnnnULELL2L为沟道长度, n为电子迁移率, E为沟道电场强度(E=UDS/L)。22 LUfDSnT以上分析阐明:MOS场效应管的性能与宽长比(W/L)有很强的依赖关系;沟道长度L越小, fT及gm越大, 且集成度越高, 因此, 减小器件尺寸有利于提高器件性能。提高载流子迁移率有利于增大fT及gm,
11、 NMOS的n比PMOS的p大24 倍, 所以NMOS管的性能优于PMOS管; 体效应(衬底调制效应)、 沟道调制效应(与UA)和亚阈区均属于二阶效应, 在MOS管参数中应有所反映。MOS 电电 容容用作单片电容器的MOS器件特性 专门运用MOS电容的器件相当于二端器件。 其中 (a)为MOS电容构造, 多晶硅和N+分散区构成电容器CAB的两极, 二氧化硅(SiO2)为绝缘层。 图 (b)中, Cp为N+区与衬底之间的寄生电容。SiO2NAB多 晶 硅P型 衬 底(a)ACABBCp(b)Cp单位面积电容Cox为oxSiOoxtC20总的MOS电容为 CAB=CoxWL=CoxAG 其中, A
12、G=WL为MOS电容的面积, tox为氧化层厚度。MOS管的极间电容和寄生电容 MOS管的极间电容存在于4个端子中的恣意两端之间, 这些电容的存在影响了器件和电路的高频交流特性。 这些电容包括以下几部分: (1) 栅极和沟道之间的氧化层电容C1=CoxAG=CoxWL。 (2) 衬底和沟道之间的耗尽层电容C2。 (3) 多晶硅栅与源、 漏之间交叠而构成的电容C3 , C4。 (4) 源、 漏与衬底之间的结电容C5 , C6。(a)(b)NC5C3C1C2C4C6NP型衬底反型层耗尽层NCJCJSW栅电容CGDCDBCSBCGBCGBSBDGMOS管的栅电容及寄生电容 (a) 构造图; (b)
13、等效电路USB0AL(铝)PFieldImplantCs-SWCSBN多晶硅UGS UTHCGSLeffCGDUDG UTHSiO2LovCDBCd-SWP-衬底N对于栅电容C1, 随着UGS从负向正变化, 其电容的变化规律如图 所示。 当UGS为负时, 将衬底中的空穴吸引到氧化层界面, 我们称此处为“积累区。 随着UGS负压变小, 界面空穴密度下降, 在氧化层下开场构成耗尽层, 器件进入弱反型形状。 总电容为Cox与Cdep的串联电容, 总电容减小。 随着UGS为正且进一步加大超越UTH时, 器件进入强反型层形状, 导电沟道出现, Cox根本不变。积累区强反型CGSUTHUGSOMOS管小信号等效电路管小信号等效电路低频小信号模型 根据以上分析, 一个衬底假设不和源极短路, 那么存在体效应。 同时思索沟道调制效应和衬底调制效应(体效应)的低频小信号模型如图 所示。gmbUbsUbsSBDidUdgmUgsUgsGUgrdsib栅跨导DoxnmILWC
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 劳务合同范本林业
- 传单派发合同范本
- 乡镇物业收费合同范本
- 劳务公司租车合同范本
- 公会主播合同范本
- 劳务购买合同范例
- 公司经营模式合同范本
- 出售买卖合同范本
- 劳动合同转签合同范本
- 2025国合通测校园招聘笔试参考题库附带答案详解
- 2024年湖南省公务员录用考试《行测》真题及答案解析
- 人教版小学六年级下册音乐教案全册
- 12J201平屋面建筑构造图集(完整版)
- 2024年个人信用报告(个人简版)样本(带水印-可编辑)
- 16J914-1 公用建筑卫生间
- 20CS03-1一体化预制泵站选用与安装一
- (完整版)四年级上册数学竖式计算题100题直接打印版
- 电影院影务岗位工作流程
- 毕业论文牛仔布染色工艺和质量控制
- 计数的基本原理说课
- 机器视觉论文(英文)
评论
0/150
提交评论