数字电路_复习资料_第1页
数字电路_复习资料_第2页
数字电路_复习资料_第3页
数字电路_复习资料_第4页
数字电路_复习资料_第5页
已阅读5页,还剩71页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第三章 门电路 3.1 概述 实现基本和常用逻辑运算的电子电路,叫做逻辑门电路,称为门电路。 基本逻辑门电路:与门、或门、非门 常用门电路:与非门、或非门、与或非门、异或、同或 门电路中以高、低电平表示逻辑状态的1、0. 获得高、低电平的基本方法:利用半导体开关元件的导通、截止(即开、关)两种工作状态。 在数字电路中,用在数字电路中,用1表示表示高电平,高电平,0表示低电平,这称表示低电平,这称为正逻辑赋值,简称为正逻辑赋值,简称正赋值正赋值。 如果用如果用0表示高电平,表示高电平, 1表示低电平,则称为负逻辑赋表示低电平,则称为负逻辑赋值,简称值,简称负赋值负赋值。输入和输出的高、低电平输入

2、和输出的高、低电平 正负逻辑正负逻辑 高电平和低电平是表示的两种状态,是两个不同的可以截然高电平和低电平是表示的两种状态,是两个不同的可以截然区别开来的区别开来的电压范围电压范围。 例如典型工作电压为例如典型工作电压为5V的的74HC系列系列CMOS逻辑电路,输入逻辑电路,输入电压在电压在3.55.0V范围对应高电平逻辑范围对应高电平逻辑1,01.5V范围对应低电范围对应低电平逻辑平逻辑0。用来获得高、低输出电平的基本开关电路:互补开关电路在数字集成电路中广泛应用。 静态特性 断开时,IOFF=0 R= 闭合时,Uon=0 R=0 动态特性 开通时间ton=0 关断时间toff=0 实际使用的

3、开关为晶体二极管、三极管及场效应管等电子器件。 这些电子器件作为开关使用时,也是从这两个方面讨论器开关特性。理想开关的特性3.2 半导体二极管门电路一、静态特性伏安特性:单向导电性在数字电路中,使用二极管的正向导通区(开关闭合)和反向截止区(开关断开)二极管的开关特性正向导通与反向截止这样两种不同状态之间的转换速度很快(微秒或纳秒量级)3.2.1 半导体二极管的开关特性二极管开关等效电路当输入电压的低电平UIL=-2V时:当输入电压的高电平UIH=3V时:二极管的静态开关特性:导通条件与导通时的特点 当外加正向电压大于0.7V时,二极管导通,此时可认为二极管两端的电压不变,如同一个具有值为死区

4、电压值的闭合了的开关。截止条件与截至时的特点 当外加电压小于0.7V时,二极管截止,此时就近似的认为电流为零,如同一个断开了的开关。二、动态特性二极管的电容效应:Cj ,CD。二极管的开关时间3.2.2 二极管与门二极管与门3.2.3 二极管或门二极管或门3.3 CMOS门电路3.3.1MOS管的开关特性 一、MOS管的结构和工作原理N沟道增强型场效应管的结构二、N沟道增强型MOS管的输入输出特性曲线 (a)共源接法 (b)输出特性曲线MOS管的转移特性转移特性曲线: 它描述了栅、源之间电压对漏极电流的控制作用。 三、MOS管的基本开关电路四、MOS管的开关等效电路 (a)截止状态 (b)导通

5、状态静态开关特性:1.当uGSUTN时,导通,此时如同一个阻值为RON的闭合了的开关。2.当uGS1时,这两个时,这两个PN结的输入特性基本重合。结的输入特性基本重合。 二、双极型三极管的输入特性和输出特性(b)输出特性曲线三、双极型三极管的基本开关电路当输入电压的低电平UIL=0V时:当输入电压的高电平UIH=3V时:IBS=0.06mA , iB=1mAmA62k2V1cCESCCCM RVVI所以所以BJT工作在饱和区。工作在饱和区。四、双极型三极管的开关等效电路 (a)截止状态 (b)饱和导通状态静态开关特性:a.截止条件与截至时的特点三极管的基极与射极电压小于0.7V时,截止,此时如

6、同一个断开了的开关。 b.导通条件与导通时的特点:三极管的基极电流大于其临界饱和值IS时,饱和导通,此时如同一个闭合了的开关。五、三极管的动态开关特性六、三极管非门(反相器)3.5.2 TTL反相器的电路结构和工作原理一、电路结构二、TTL反相器的电压传输特性5V二、输出特性1.高电平输出特性2.低电平输出特性三、TTL反相器输入端负载特性3.5.4 TTL反相器的动态特性传输延迟时间3.5.5 其他类型的TTL门电路一、其他逻辑功能的门电路一、其他逻辑功能的门电路1.TTL与与非门非门2.TTL或非门电路或非门电路3.TTL与或非与或非门4.TTL异或异或门二、二、集电极开路的门电路(的门电

7、路(OC门)门)OC门输出接法三、三态输出门电路 (a)控制端高电平有效 (b)控制端低电平有效 是表征门电路的是表征门电路的开关速度开关速度的的参数,即门电路在输入脉冲波形参数,即门电路在输入脉冲波形的作用下,其的作用下,其输出波形相对于输输出波形相对于输入波形延迟了多长时间入波形延迟了多长时间。tPLH:低电平转换到高电平;:低电平转换到高电平; 即即VI的上升沿的中点(幅值的的上升沿的中点(幅值的50)到)到VO下降沿的中点。下降沿的中点。tPHL:高电平转换到低电平。高电平转换到低电平。 即即VI的下降沿的中点到的下降沿的中点到VO上升沿的中点。上升沿的中点。2tPHLPLHPdtt平

8、均传输延迟时间:2 传输延迟时间传输延迟时间上升时间上升时间tr:低电平:低电平10%转换到高电平转换到高电平90%;下降时间下降时间tf:高电平高电平90%转换转换到低电平到低电平10%。3 功耗功耗静态功耗:静态功耗:电路中没有状态转换时的功耗;即门电路空载时电电路中没有状态转换时的功耗;即门电路空载时电源总电流源总电流ICC与电源电压与电源电压VCC的乘积。的乘积。空载导通功耗空载导通功耗PON:输出为低电平时的功耗。输出为低电平时的功耗。截止功耗截止功耗POFF:输出为高电平时的功耗。输出为高电平时的功耗。动态功耗:动态功耗:发生在状态转换期间或有电容性负载时。发生在状态转换期间或有电

9、容性负载时。4 噪声容限噪声容限 表示门电路的表示门电路的抗干扰能力抗干扰能力。二值数字逻辑电路的。二值数字逻辑电路的优点在于它优点在于它的的输入信号允许一定的容差输入信号允许一定的容差。在数字系统中,各逻辑电路之间的。在数字系统中,各逻辑电路之间的连线可能会受到各种噪声的干扰。噪声叠加在工作信号上,只要连线可能会受到各种噪声的干扰。噪声叠加在工作信号上,只要奇幅度不超过逻辑电平允许的最小值或最大值,则输出逻辑状态奇幅度不超过逻辑电平允许的最小值或最大值,则输出逻辑状态可不受影响,通常将最大噪声幅度称为可不受影响,通常将最大噪声幅度称为噪声容限噪声容限。电路的噪声容。电路的噪声容限越大,抗干扰

10、能力越强。限越大,抗干扰能力越强。 数字电路一般由多级门电路组成,前一级驱动门电路的输出,数字电路一般由多级门电路组成,前一级驱动门电路的输出,是后一级负载门电路的输入,是后一级负载门电路的输入,当前一级输出高电平的最小值仍能当前一级输出高电平的最小值仍能满足后级高电平输入的最小值时满足后级高电平输入的最小值时,输入高电平的噪声容限为:,输入高电平的噪声容限为:高电平噪声容限高电平噪声容限VNH : VNH =VOH(min) VIH(min)同理得到低电平的噪声容限为:同理得到低电平的噪声容限为:低电平噪声容限低电平噪声容限VNL: VNL =VIL(max) VOL(max)拉电流负载拉电

11、流负载(负载电流从与非门流向外电路):(负载电流从与非门流向外电路): 驱动门输出为高电平驱动门输出为高电平:IIH由驱动门出而流至负载门,负载门由驱动门出而流至负载门,负载门的输入电流为的输入电流为IIH;当负载门的个数增加,总拉电流增加,;当负载门的个数增加,总拉电流增加,VOH要要降低;而门电路有标准输出高电压降低;而门电路有标准输出高电压VOH;从而限制了负载门的个数。从而限制了负载门的个数。(负载门)(驱动门)IHOHOHIIN灌电流负载灌电流负载(负载电流从外电路流入与非门):(负载电流从外电路流入与非门): 驱动门输出为低电平;负载电流驱动门输出为低电平;负载电流IOL流入驱动门,当负载门流入驱动门,当负载门个数增加,总灌电流个数增加,总灌电流IOL将增加,将增加,VOL也也要升高;而门电路有标要升高;而门电路有标准输出低电压准输出低电压VOL;从而限制了负载门的个数。从而限制了负载门的个数。(负载门)(驱动门)ILOLOLIIN5 扇入与扇出数扇入与扇

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论