部分习题解答_第1页
部分习题解答_第2页
部分习题解答_第3页
部分习题解答_第4页
部分习题解答_第5页
已阅读5页,还剩37页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1.5 把下列不同进制数写成按位权展开形式:把下列不同进制数写成按位权展开形式:(2)1.6 将下列二进制数转换成十进制数、八进制数和十六进制数将下列二进制数转换成十进制数、八进制数和十六进制数(3)()(10111.01)2=(23.25)10=(27.2)8=(17.4)161.7 将下列十进制数转换成二进制数、八进制数和十六进制数将下列十进制数转换成二进制数、八进制数和十六进制数(二进制数精确到小数点后(二进制数精确到小数点后4位)位)(3)()(33.33)10=(100001.0101)2=(41.24)8=(21.5)161.11 将下列余三码转换成十进制数将下列余三码转换成十进制

2、数(2)()(01000101.1001)余余3=(12.6)10432101234221202120 2021212021)0101.10110(+=2.6 用代数法求下列逻辑函数的最简与用代数法求下列逻辑函数的最简与-或式。或式。(1)(4)ACDBBACDBACDBCBACBCDBCBACCBDDBCF+=+=+=+=+= )( )(CAABBCCAABBCCBAABF+=+=+= 2.8 用卡诺图法求下列逻辑函数的最简与用卡诺图法求下列逻辑函数的最简与-或式。或式。(1)CBACDCABADCBAF+= ),(ACC BB A FABCBCAF+=+= 或(2)DCBDBCBADCBD

3、DBCDCBAF )(),(+=+=DBF+= 2.9 用卡诺图判断函数用卡诺图判断函数F(A,B,C,D)和和 G(A,B,C,D) 的关系。的关系。(1)ABDDCACDDBDCBAGDACDCDADBDCBAF+=+= ),( ),(GF =(2)ABCCBAACBCABDCBAGCBABACBABADCBAF+=+=)(),()( ) (),(ABCCBACBACBAGCABBAF+=+= ; F和和G没有关系没有关系2.10 某函数的卡诺图如图某函数的卡诺图如图2.18所示,请回答下列各题:所示,请回答下列各题:(1)若)若 ,则当,则当a取何值时能得到最简与取何值时能得到最简与-或

4、式;或式;(2)若)若a、b均任意,则均任意,则a和和b各取何值时能得到最简与各取何值时能得到最简与-或或式。式。DCACBDCF+= ba=(2)当)当a=1、b=1时能得到最简时能得到最简与与-或式:或式:(1)当)当a=1,b=0时能得到最简与时能得到最简与-或式:或式:CACBDCF+= 3.14 已知输入信号已知输入信号A和和B的波形如图的波形如图3.69(a)所示,试画出所示,试画出图图3.69(b)、(c)中两个触发器中两个触发器Q端的输出波形,设触发器端的输出波形,设触发器初态为初态为0 。CPABQQDQDTQT3.15 设图设图3.70(a)所示电路中的触发器为主从所示电路

5、中的触发器为主从J-K触发器,触发器,其初始状态均为其初始状态均为0,输入信号及,输入信号及CP端的波形如图端的波形如图3.70(b) 所示,试画出所示,试画出Q1、Q2的波形图。的波形图。ACPQ1Q24.1 分析图分析图4.27所示组合逻辑电路,说明电路功能,并画所示组合逻辑电路,说明电路功能,并画出其简化逻辑电路图。出其简化逻辑电路图。ABCCBAABCCBAABCCBAABCCABCBABCAF+=+=+=+= )( A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 110000001电路功能:判一致电路电路功能:判一致电路4.

6、2A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1100101101)由真值表可见,当由真值表可见,当ABC取值为取值为000、011、101、110时,时,F的值为的值为1。2)用异或门实现电路,如图:)用异或门实现电路,如图: 4.8 设计一个设计一个“四舍五入四舍五入”电路。该电路输入电路。该电路输入1位十进制数的位十进制数的8421码,当其值大于或等于码,当其值大于或等于5时,输出时,输出F的值为的值为1,否则,否则F的值为的值为0。 根据题意,列真值表:根据题意,列真值表:A B C D F0 0 0 00 0 0 10

7、0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1A B C D F0000011111dddddd可得可得F的表达式:的表达式:4.9 设计一个检测电路,检测设计一个检测电路,检测4位二进制码中位二进制码中1的个数是否的个数是否为偶数。若为偶数个为偶数。若为偶数个1,则输出,则输出F为为1,否则,否则F为为0 。A B C D F0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0

8、01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1真值表真值表A B C D F1001011001101001DCBAABCDDCABDCBADCBADBCADCBACDBADCBAF =+=4.12 下列函数描述的电路是否可能发生竞争?竞争结果是下列函数描述的电路是否可能发生竞争?竞争结果是否会产生险象?在什么情况下产生险象?若产生险象,否会产生险象?在什么情况下产生险象?若产生险象,试用增加冗余项的方法消除。试用增加冗余项的方法消除。DCCAABF+=1 ) 1 (不存在竞争变量。不存在竞争变量。BCCDAABF+=2 )2( 存在竞争条

9、件的变量是存在竞争条件的变量是A,但不存在险象但不存在险象)( )3(3CABAF+= 存在竞争条件的变量是存在竞争条件的变量是A,当,当B=1,C=0时产生险象。时产生险象。消除方法:消除方法:)()(3CBCABAF+= 5.15.1 简述时序逻辑电路与组合逻辑电路的区别。简述时序逻辑电路与组合逻辑电路的区别。解答:解答:时序逻辑电路在任何时刻产生的稳定输出信号不仅与时序逻辑电路在任何时刻产生的稳定输出信号不仅与该时刻电路的输入信号有关,而且与电路过去的输入信号有该时刻电路的输入信号有关,而且与电路过去的输入信号有关;而组合逻辑电路仅仅与该时刻电路的输入信号有关。关;而组合逻辑电路仅仅与该

10、时刻电路的输入信号有关。 5.35.3 已知状态图如图已知状态图如图5.475.47所示,输入序列为所示,输入序列为x x1101001011010010,设初始状态为设初始状态为A A,求状态和输出响应序列。,求状态和输出响应序列。 0/0ACB0/01/01/01/00/1解答:解答:状态为:AABCBBCB输出响应序列为: 00001001 5.25.2 作出与作出与下下表所示状态表对应的状态图。表所示状态表对应的状态图。 解答:解答:现态y2y1次态y2(n1) y1(n1) /输出Zx2x1=00 x2x1 =01x2x1 =11x2x1=10ABCDB/0B/0C/0A/0B/0C

11、/1B/0A/1A/1A/0D/0C/0B/0D/1A/0C/000/0 01/0 10/010/111/100/000/001/1ACBD11/010/011/011/0 10/001/001/100/05.4 分析图分析图5.55所示逻辑电路。假定电路初始状态为所示逻辑电路。假定电路初始状态为“00”,说明该电路逻辑功能,说明该电路逻辑功能 。; , 11xKxJ=; , 212xKxyJ=(1)驱动方程:)驱动方程:(2)次态方程、输出方程:)次态方程、输出方程:xyyZxyyQxQnn12121211)(; =+=+(3)状态转换表:)状态转换表:现态现态y2 y1次态次态y2n+1

12、y1n+1/ZX=00 0X=10 11 01 10 0 / 00 0 / 00 0 / 00 0 / 00 1 / 01 1 / 11 1 / 11 1 / 1(4)状态转换图:)状态转换图:功能:功能:111序列检测器序列检测器5.7 作出作出“0101”序列检测器的序列检测器的Mealy型状态图和型状态图和Moore型状态图。典型输入型状态图。典型输入/输出序列如下。输出序列如下。 输入输入x 1 1 0 1 0 1 0 1 0 0 1 1 输出输出Z 0 0 0 0 0 1 0 1 0 0 0 0Mealy型电路:型电路: Moore型电路:型电路: 5.9 化简表化简表5.42所示原

13、始状态表。所示原始状态表。CFBF CGABCFEGABABCDEFBCDEFGABCDEFBCDEFGBC CEAF FGAC EFAF CGAC CE1、作出隐含表、作出隐含表2、找出等效对、找出等效对1)顺序比较)顺序比较2)关联比较)关联比较等效对:等效对:(A, B), (A, D), (B, D), (C, F), (E, G)3、求出最大等效类、求出最大等效类A, B, D, C, F , E,G4、作出最简状态表、作出最简状态表把把A, B, D, C, F , E , G 用新符号用新符号S0、S1、S2代替:代替:5.11 按相邻编码原则对表按相邻编码原则对表5.44进行状

14、态编码。进行状态编码。1、确定触发器的个数、确定触发器的个数2、编码、编码n=4,则,则 m=2,即两个触发器。,即两个触发器。由原则,由原则,A和和B应该相邻;应该相邻;由原则,由原则,A和和B、 B和和C、 C和和D应该相邻;应该相邻;由原则,由原则,A和和B应该相邻。应该相邻。 综合可知,综合可知, A和和B、 B和和 C 、 C 和和D应相邻,可用应相邻,可用卡诺图卡诺图作为工具。作为工具。假定假定A为初始状态为初始状态“0”:y1y20101ADBC 5.5.1212 分别用D、T、J-K触发器作为同步时序电路的存储元件,实现下表所示的二进制状态表的功能。试写出激励函数和输出函数表达

15、式,并比较用哪种触发器时电路最简。 解答解答:(1 1)作出激励函数和输出函数真值表。 现态次态/输出X=00001111001/011/010/100/110/010/001/011/1X=10 11 10 01 01 01 01 10 10 10 d 1 dxy2y1y2(n1)y1 (n1)D2D1T2T1J2K2J1K1Z000011110 00 11 01 10 00 11 01 10 11 10 01 01 01 01 10 1001100101 01 00 11 01 10 11 01 d d 0d 1 0 dd 0 d 11 d 0 d1 d d 1d 0 1 dd 1 d 0

16、(2 2)用D触发器。 2212111211221212xyyxDyyyxyxyxyxyxDyxyyyyxz+=+=+=+=0 11 10 01 01 01 01 10 10 10 d 1 dxy2y1y2(n1)y1 (n1)D2D1T2T1J2K2J1K1Z000011110 00 11 01 10 00 11 01 10 11 10 01 01 01 01 10 1001100101 01 00 11 01 10 11 01 d d 0d 1 0 dd 0 d 11 d 0 d1 d d 1d 0 1 dd 1 d 0用T触发器。 12121212121211212221212yyxyy

17、xyxyyyxyyxTyyxyyxyyxTyxyyyyxz=+=+=+=0 11 10 01 01 01 01 10 10 10 d 1 dxy2y1y2(n1)y1 (n1)D2D1T2T1J2K2J1K1Z000011110 00 11 01 10 00 11 01 10 11 10 01 01 01 01 10 1001100101 01 00 11 01 10 11 01 d d 0d 1 0 dd 0 d 11 d 0 d1 d d 1d 0 1 dd 1 d 0用JK触发器。 0 11 10 01 01 01 01 10 10 10 d 1 dxy2y1y2(n1)y1 (n1)D

18、2D1T2T1J2K2J1K1Z000011110 00 11 01 10 00 11 01 10 11 10 01 01 01 01 10 1001100101 01 00 11 01 10 11 01 d d 0d 1 0 dd 0 d 11 d 0 d1 d d 1d 0 1 dd 1 d 0由此可见,用J-K触发器比较简单。 211221212 yxJyxJyxyyyyxz=+=+=12 yxK =21 yxK =7.4 用一片用一片3-8线译码器和必要的逻辑门实现下列函线译码器和必要的逻辑门实现下列函数表达式:数表达式:BAABFBAFCABC A F 321+=+=+= 解:解:7

19、610376321026201 YYYYABCCABCBACBABAABFYYYYYYABCCABBCACBACBACBABAFYYYCABCBACBACABC A F=+=+=+=+=+=+=7.7 试用试用4路数据选择器实现余路数据选择器实现余3码到码到8421码的转换。码的转换。 解:解:ABCD WXYZ 0011 0000 0100 0001 0101 0010 0110 0011 0111 0100ABCD WXYZ 1000 0101 1001 0110 1010 0111 1011 1000 1100 1001真值表真值表DCABDCBADCBADBCADCBAZDCBADCB

20、ADBCADCBAYDCBADCBADCBABCDAXDCABCDB AW +=+=+=+= 选择选择A、B作为地址选择端。作为地址选择端。DCDDDDDZDCDDDDYCDDCDDDDXDCDCDDDDW ; ; 0: ; 0: ; ; 0: ; ; 0:3210213021303210=7.8 当当4路选择器的选择控制变量路选择器的选择控制变量A1、A0接变量接变量A、B,数据输入端,数据输入端D0、D1、D2、D3依次接依次接 、0、0、C时,电路实现什么功能。时,电路实现什么功能。 解:根据数据选择器的功能可知,输出表达式为解:根据数据选择器的功能可知,输出表达式为CABCCBACAB

21、BABACBAY+=+= 00 A B C F 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 110000001电路功能:判一致电路电路功能:判一致电路解答:解答:7419374193复位法:复位法: 设初始状态为设初始状态为 00000000,可得状态转换图:,可得状态转换图: 则在状态则在状态 1100 1100 时给出复位信号。时给出复位信号。 电路如图:电路如图:7.9 用用4 4位二进制同步可逆计数器位二进制同步可逆计数器7419374193(或(或7416174161)和必要的逻辑门实现模)和必要的逻辑门实现模1212加法计数器。加法计

22、数器。 解答:解答:7416174161 复位法:复位法: 设初始状态为设初始状态为 00000000,可得状态转换图:,可得状态转换图:则在状态则在状态 1100 1100 时给出复位信号。时给出复位信号。电路如图:电路如图:其它方法自行设计。其它方法自行设计。CPAQBQCQDQA BCDLDdRRCO74161ETEP&11CP解答:右移位。解答:右移位。设寄存器初始状态设寄存器初始状态Q Q3 3Q Q2 2Q Q1 1=101,=101,从从Q Q1 1产生输出,产生输出,可列出反馈函数真值表如表所示。可列出反馈函数真值表如表所示。 7.10 用用74194双向移位寄存器和必要的逻辑门设计一双向移位寄存器和必要的逻辑门设计一个个00011101序列信号发生器。序列信号发生器。 CP F(DR) Q3Q2Q1012345671 0 11 1 01 1 1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论