Cache 控制器设计实验_第1页
Cache 控制器设计实验_第2页
Cache 控制器设计实验_第3页
Cache 控制器设计实验_第4页
Cache 控制器设计实验_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Cache Cache 控制器设计实验实验目的实验目的v掌握掌握Cache Cache 控制器的原理及其设计方法。控制器的原理及其设计方法。v熟悉熟悉CPLD CPLD 应用设计及应用设计及EDA EDA 软件的使用。软件的使用。Cache的工作原理CacheCache、主存与、主存与CPUCPU的关系的关系 vCache的速度比主存快510倍。CPU主存Cache字传送块传送Cache的原理图直接映射v特点:是一种多对一的映射关系:主存的第i块一定映射到Cache的第j行,且:cij2modv优点:映射方式简单,易实现。v缺点:机制不灵活,Cache命中率低。c2DIVik 直接映射示意图直接映射示意图v特点:按内容访问的存储器,即在相联存储器中,一个字是通过它的部分内容而不是它的地址进行检索的。v适用于快速查询的场合。 相联存储器相联存储器的基本组成相联存储器的基本组成 相联存储器检索举例相联存储器检索举例 实验步骤实验步骤v先根据实验指导书连线,将程序下载到实验仪先根据实验指导书连线,将程序下载到实验仪中。中。v根据所观察到的现象计算出根据所观察到的现象计算出CacheCache的容量,相的容量,相联存储器的大小等。联存储器的大小等。v本次

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论