常见硬件工程师笔试题标准答案精编版_第1页
常见硬件工程师笔试题标准答案精编版_第2页
常见硬件工程师笔试题标准答案精编版_第3页
常见硬件工程师笔试题标准答案精编版_第4页
常见硬件工程师笔试题标准答案精编版_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、常见硬件工程师笔试题标准答案集团企业公司编码:LL3698-KKI1269-TM2483-LUI12689-1TT289-硬件工程师笔试题一、电路分析:1、竞争与冒险在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争.因此在输出端可能产生短时脉冲尖峰脉冲的现象叫冒险.常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等.2、同步与异步同步逻辑是时钟之间有固定的因果关系.异步逻辑是各时钟之间没有固定的因果关系.同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发落的状态的变化都与所加的时钟脉冲信号同步.异步电路:电

2、路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发落的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步.异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始和“完成信号使之同步同步就是双方有一个共同的时钟,当发送时,接收方同时准备接收.异步双方不需要共同的时钟,也就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位3、仿真软件:Proteus4、Setup和HoldtimeSetup/holdtime是测试芯片对输入信号和时钟信号之间的时间要求.建立时间是指触发器的时钟信号上升沿到来以前:数据稳定

3、不变的时间.输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setuptime.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器.保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间.如果holdtime不够,数据同样不能被打入触发器.5、IC设计中同步复位与异步复位的区别同步复位在时钟沿采集复位信号,完成复位动作.异步复位不管时钟,只要复位信号满足条件,就完成复位动作.异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态.6、常用的电平标准TTL:transisto

4、r-transistorlogicgate晶体管一晶体管逻辑门CMOS:ComplementaryMetalOxideSemiconductor互补金属氧化物半导体LVTTL(LowVoltageTTL).LVCMOS(LowVoltageCMOS):3.3V、2.5VRS232、RS4857、TTL电平与CMOS电平TTL电平和CMOS电平标准TTL电平:5V供电输出L:<0.4V;H:>2.4V1输入L:<0.8V;H:>2.0V0CMOS电平:一般是12v供电输出L:<0.l*Vcc;H:>0.9*Vcc输入L:<0.3*Vcc;H:>0.

5、7*Vcc.CMOS电路临界值电压为+5VV0Hmin=4.5VV0Lmax=0.5VVIHmin=3.5VVILmax=l.5V特性区别:CMOS是场效应管构成,TTL为双极晶体管构成;CMOS的逻辑电平范围比拟大315V,TTL只能在5V下工作;CMOS的上下电平之间相差比拟大、抗干扰性强,TTL那么相差小,抗干扰水平差;CMOS功耗很小,TTL功耗较大15mA/门;CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当.8、 RS232、RS485RS232:采用三线制传输分别为TXDRXDGND,其中TXD为发送信号,RXD为接收信号.全双工,在RS232中任何一条信号

6、线的电压均为负逻辑关系.即:15v-3v代表1+3v+l5V代表0RS485:采用差分传输平衡传输的方式,半双工,一般有两个引脚A、BoAB间的电势差U为UA-UB:不带终端电阻AB电势差:+2+6v逻辑T';26v逻辑,0';带终端电阻AB电势差:大于+200mv逻辑;小于一200mv逻辑'0';注意:AB之间的电压差不小于200mvo波特率计算:如图,传输9bit1起始位+8数据位花费的时间为79usoIs传输的数据量为1/0.000079*9=113924,可以推测波特设置的波特率为H5200.RS485的波特率计算同理.二进制系统中,波特率等于比特率终端

7、电阻其目的就是消耗通信电缆中的信号反射,其原因有两个:阻抗不连续喝阻抗不匹配.9、 CANBUS要点显性与隐性电平:显性位即无论总线上各节点想将总线驱动成什么样的电平,只要有一个节点驱动为显性位,那么总线表现为显性位的电平;隐性位正好相反,只有各节点都不将总线驱动成显性位的电平,总线才表现为隐性位对应的电平.显性位电平为Vh-Vl=2V,逻辑上为“0;隐性位电平为Vh-Vl=0V,逻辑上为“1.CAN总线在没有节点传输报文时是一直处于隐性状态.当有节点传输报文时显性覆盖隐性,由于CAN总线是一种串行总线,也就是说报文是一位一位的传输的,而且是数字信号0和1,1代表隐性,0代表显性.在传送报文的

8、过程中是显隐交替的,就像二进制数字0101001等,这样就能把信息发送出去,而总线空闲的时候是一直处于隐性的.“显性具有“优先的意味,总线上执行逻辑上的线“与时,只要有一个单元输出显性电平,总线上即为显性电平;只有所有的单元都输出隐性电平,总线上才为隐性电平.显性电平比隐性电平更强隐性逻辑T':H=2.5V,L=2.5V,H-L=0V显示逻辑'O':H=3.5V,L=l.5V,H-L=2V共同点:CAN_BUS空闲状态为隐性状态,相当于串口通信232/485的停止位T'当准备发送数据时,CAN_BUS的状态由隐性变成显性,相当于串口通信232/485的起始位0&

9、#39;.10、 KNXBUS1、 概述:KNX是Konnex的缩写.1999年5月,欧洲三大总线协议EIB、BatiBus和EHSA合并成立了Konnex协会,提出了KNX协议.该协议以EIB为根底,兼顾了BatiBus和EHSA的物理层标准,并吸收了BatiBus和EHSA中配置模式等优点,提供了家庭、楼宇自动化的完整解决方案.2、 总线框架:A、 总线一区域总线15条一主干道15条一总线设备64个B、 15*15*64=14400个设备C、 三种结构:线形、树形、和星形D、 KNX总线协议遵循OSI模型协议标准,并进行了合理的简化.由物理层、数据链接层、网络层、传输层和应用层组成,会话层

10、和表示层的功能那么并入应用层与传输层3、 配置模式:A、STodesystem系统模式B、ETodeEssential简单模式4、 所有的总线设备连接到KNX介质上这些介质包括双绞线、射频、电力线或IP/Ethernet,它们可以进行信息交换.总线设备可以是传感器也可以是执行器,所有这些功能通过一个统一的系统就可以进行限制、监视和发送信号,不需要额外的限制中央.5、 KNX电缆由一对双绞线组成,其中一条双绞线用于数据传输红色为CE+黑色为CE-,另一条双绞线给电子器件提供电源.6、 所有的信号在总线上都是以串行异步传输播送的形式进行传播,也就是说在任何时候,所有的总线设备总是同时接收到总线上的

11、信息,只要总线上不再传输信息时,总线设备即可独立决定将报文发送到总线上.11、SPI是串行外设接口SerialPeripheralInterface是一种高速的,全双工,同步的通信总线,至少四根线;SDI数据输入、SDO数据输出、SCLK时钟、CS使能.12、以太网13、推挽电路和开漏输出推挽输出:可以输出高,低电平,连接数字器件;推挽结构一般是指两个三极管的B极和E极接在一起,总是一个三极管导通时另一个三极管截止.开漏输出:输出端相当于一个NPN三极管,集电极悬空,只能输出低电平或者高阻态,必须加一个上拉电阻输出高电平.开漏输出可以将多个输出短接,共用一个上拉,此时这些开漏输出的驱动PIN_

12、A、PIN_B>PIN_C“与"的关系.14、DC-DC电源和LDO电源LDO:lowdropoutvoltageregulator低压差线性稳压器,故名思意,为线性的稳压器,仅能使用在降压应用中.也就是输出电压必需小于输入电压.优点:稳定性好,负载响应快.输出纹波小,外围元器件少.缺点:效率低,输入输出的电压差不能太大.负载不能太大,目前最大的LDO为5A但要保证5A的输出还有很多的限制条件DC/DC:直流电压转直流电压.严格来讲,LDO也是DC/DC的一种,但目前DC/DC多指开关电源.包括boost升压、buck降压、Boost/buck升/降压和反相结构,具有高效率、高

13、输出电流、低静态电流等特点,随着集成度的提升,许多新型DC-DC转换器的外围电路仅需电感和滤波电容;但该类电源限制潜的输出纹波和开关噪声较大、成本相对较高.优点:效率高,输入电压范围较宽.缺点:负载响应比LD0差,输出纹波比LDO大.15、基尔霍夫定律电压定律回路定律:电路中沿任何一个回路的所有电压的代数和为0:电流定律节点定律:流入一个节点的所有电流之和等于流出该节点的所有电流之和.16、数字电路和模拟电路区别数字电路只关心上下电平,模拟电路是连续变化的模拟量,表现形式为电压和电流的连续波动二、常用的元器件:1、电阻resistance:固定电阻色环电阻/贴片电阻、热敏电阻、光敏电阻、数字可

14、调电阻根本作用:限制电流和调节电压;2、电容capacitance:陶瓷电容、铝电解电容、薄膜电容、纸介电容、云母电容根本作用:存储能量以电场方式和隔直通交滤波/旁路;容抗和电容成反比,和频率也成反比.如果容抗用Xc表示,电容用C表示,频率用f表示,那么Xc=l/2nfC3、电感inductance:磁芯电感、空心电感、可调电感、阻流电感根本作用:存储能量以磁场方式和阻交通直抑制流过它的电流忽然变化电磁感应只有在外施电压或者电流随时间增大或减小的变化过程中才会产生.重点:电感的能量存储特性可以被用在开关电源电路中,如图升压电路.当IDOS管翻开,电感存储能量,由二极管隔断的负载由电容存储能量供

15、应.当M0S管关断时,存储在mos管的能量叠加到5V电源达至I升压的效果.此时,电感给电容充电,同时供应负载电流.4、磁珠:用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的水平.磁珠是用来吸收超高频信号,像一些RF电路,PLL,振荡电路,含超高频存储器电路DDRSDRAM,RAMBUS等都需要在电源输入局部加磁珠,而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过50MHZ.磁珠有很高的电阻率和磁导率,等效于电阻和电感串联,但电阻值和电感值都随频率变化.4、二极管:正向导通,反向截至;PN结二极管、肖特基二极管、稳压齐纳二极管、发光二极管、变容

16、二极管硅管:压降是0.7V左右,耐压高但开关速度慢,常用低频整流和开关;楮管:压降是0.2V左右,阈值电压小,常用于RF信号检测和低电压电平电路;肖特基二极管:压降是0.4V左右,耐压低但开关速度快,常用高频整流和开关.二极管选项考虑五大因素:反向峰值电压/最大整流电流/响应速度/反向漏电流/最大正向压降.5、三极管晶体管:NPN,PNP三极管;用于开关和放大电路术语:截止区、放大区、饱和区、偏置和静态工作点Q.放大区电流增益:Ic=B*Ib,B是电流增益,典型值10-500,1c最大为80-600mA.只有L作在放大区,即对于流过晶体管的电流和加在晶体管电压大小都有限制的,才存在电流增益.当lb过大或过小,放大系数B都会变小.只有lb为常量,即静态工作点才由有最大的电流增益.放大区:Ie=Ic+Ib=B+lIb达林顿管:把两个三极管连在一起,工作电流更大,放大倍数B更大2B等效晶体管电路.6、M0S管场效应管:结型场效应管、金属氧化物晶体管耗尽型和增强型、单结场效应管.除了增强型导通方向跟晶体管一致,其他均相反.常用是增强型.普通晶体管是电流限制元件,通过限制

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论