(Multisim数电仿真)半加器和全加器_第1页
(Multisim数电仿真)半加器和全加器_第2页
(Multisim数电仿真)半加器和全加器_第3页
(Multisim数电仿真)半加器和全加器_第4页
(Multisim数电仿真)半加器和全加器_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选文档试验3.5 半加器和全加器一、试验目的:1学会用电子仿真软件Multisim7进行半加器和全加器仿真试验。2学会用规律分析仪观看全加器波形:3分析二进制数的运算规律。4. 把握组合电路的分析和设计方法。5验证全加器的规律功能。二、试验预备:组合电路的分析方法是依据所给的规律电路,写出其输入与输出之间的规律关系(规律函数表达式或真值表),从而评定该电路的规律功能的方法。一般是首先对给定的规律电路,按规律门的连接方法,逐一写出相应的规律表达式,然后写出输出函数表达式,这样写出的规律函数表达式可能不是最简的,所以还应当利用规律代数的公式或者卡诺图进行简化。再依据规律函数表达式写出它的真值表,

2、最终依据真值表分析出函数的规律功能。例如:要分析如图3.5.1所示电路的规律功能。图3.5.11.写输出函数Y的规律表达式:.3.5.1.3.5.2.3.5.32.进行化简:.3.5.4.3.5.5 .3.5.63. 列真值表: 表3.5.1:A B C DY0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 101101001100101104.功能说明:规律图是一个检奇电路。输入变量的取值中,有奇数个1 则有输出,否则无输

3、出。组合电路的设计目的就是依据实际的规律问题,通过写出它的真值表和规律函数表达式,最终找到实现这个规律电路的器件,将它们组成最简洁的规律电路。例如:设计半加器规律电路。1. 进行规律抽象:假如不考虑的来自低位的进位将两个1位二进制数相加,称为半加。设、是两个加数,是它们的和,是向高位的进位。则依据二进制数相加的规律,可以写出它们的真值表如表3.5.2所示。表3.5.2:输入输出 0 00 11 01 10 01 01 00 12. 写出规律函数式:.3.5.73. 选定器件的类型:可选异或门来实现半加和;可选两片与非门(或一片与门)实现向高位的进位。如图3.5.2所示。图3.5.2 三、计算机

4、仿真试验内容:1. 测试用异或门、与门组成的半加器的规律功能:(1). 依据图3.5.3所示,从电子仿真软件Multisim7基本界面左侧左列真实元件工具条中调出所需元件:其中,异或门74LS86N从“TTL”库中调出;与门4081BD_5V从“CMOS”库中调出。指示灯从电子仿真软件Multisim7基本界面左侧右列虚拟元件库中调出,X1选红灯;X2选蓝灯。 图3.5.3(2). 打开仿真开关,依据表3.5.3转变输入数据进行试验,并将结果填入表内。 表3.5.3:输入输出 0 00 11 01 1 2. 测试全加器的规律功能:(1). 从电子仿真软件Multisim7基本界面左侧左列真实元

5、件工具条中“ CMOS”库中调出或门4071BD_5V、与门4081BD_5V;从“TTL”库中调出异或门74LS86D,组成仿真电路如图3.5.4所示。图3.5.4(2). 打开仿真开关,依据表3.5.4输入状况试验,并将结果填入表内。表3.5.4:输入输出 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 3. 用规律分析仪观看全加器波形:(1). 先关闭仿真开关,在图3.5.4中删除除集成电路以外的其它元件。(2). 点击电仿真软件Multisim7基本界面右侧虚拟仪器工具条中的“Word Generator”按钮,如图3.5.5(左图)所示,调出字信号发

6、生器图标(右图)“XWG1”,将它放置在电子平台上。图3.5.5(3). 再点击虚拟仪器工具条中的“Logic Analyzer” 按钮,如图3.5.6(左图)所示,调出规律分析仪图标(右图)“XLA1”,将它放置在电子平台上。图3.5.6(4). 连好仿真电路如图3.5.7所示。图3.5.7(5). 双击字信号发生器图标“XWG1”,将打开它的放大面板如图3.5.8所示。它是一台能产生32位(路)同步规律信号的仪表。按下放大面板的“Controls”栏的“Cycle”按钮,表示字信号发生器在设置好的初始值和终止值之间周而复始地输出信号;单选“Display”栏下的“Hex”表示信号以十六进制

7、显示;“Trigger”栏用于选择触发的方式;“Frequency”栏用于设置信号的频率。图3.5.8(6). 按下“Controls”栏的“Set”按钮,将弹出对话框如图3.5.9所示。单选“Display Type”栏下的16进制“Hex”,再在设置缓冲区大小“Buffer Size”输入“000B”即十六进制的“11”,如图中鼠标手指所示,然后点击对话框右上角“Accept”回到放大面板。图3.5.9(7). 点击放大面板右边8位字信号编辑区进行逐行编辑,从上至下在栏中输入十六进制的000000000000000A共11条8位字信号,编辑好的11条8位字信号如图3.5.10所示,最终关闭

8、放大面板。图3.5.10(8). 打开仿真开关,双击规律分析仪图标“XLA1”,将消灭规律分析仪放大面板如图3.5.11所示。将面板上“Clock”框下“Clock/Div”栏输入12,再点击面板左下角”Reverse”按钮使屏幕变白,稍等扫描片刻,然后关闭仿真开关。将规律分析仪面板屏幕下方的滚动条拉到最左边,见图中鼠标手指所示。图3.5.11(9). 拉出屏幕上的读数指针可以观看到一位全加器各输入、输出端波形,例如:图3.5.12中读数指针所在位置表示输入信号=0、=1、=1;=0、=1。(注:屏幕左侧标有“9”的波形表示;标有“10”的波形表示;标有“8”的波形表示;标有“13”的波形表示

9、;标有“14”的波形表示。)(10). 按表3.5.5要求,用读数指针读出4个观看点的状态,并将它们的规律状态和规律分析波形填入表3.5.5中。图3.5.12表3.5.5:测点变量12 3 4状态波形状态波形状态波形状态波形输入100010110101输出四、试验室操作试验内容:设计两个一位二进制数相加的全加器: 1 进行规律抽象分析: 考虑的来自低位的进位将两个1位二进制数相加,称为全加。设、是两个加数,为来之低位的进位,是它们的和,是向高位的进位。则依据二进制数相加的规律,可以写出它们的真值表。2写出全加器的和的规律表达表。3. 依据全加器的规律表达表画出电路图。3. 依据电路图选取集成电路,并在数字试验台上搭好试验电路。4. 在试验台上进行全加器试验,并填好表3.5.6。表3.5.6:输入输出 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 五、试验报告要求:1. 完成仿真试验中的表3.5.3表3.5.5的填写。2. 总结设计全加器试验的分析、步骤和体会,写出完整的设计报告。六、试验设

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论