低功耗模拟前端电路设计_第1页
低功耗模拟前端电路设计_第2页
低功耗模拟前端电路设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、低功耗模拟前端电路设计         超低功耗、高集成的模拟前端芯片是针对便携式通信设备例如手机、以及无线终端而设计的,芯片内部集成了双路位接收和双路位发送,可在转换速率下提供超低功耗与更高的动态性能。芯片中的模拟输入放大器为全差分结构,可以接受满量程信号;而模拟输出则是全差分信号,在共模电压下的满量程输出范围为。利用兼容于和的线串行接口可对工作模式进行控制,并可进行电源>' target='_blank' class='infotextkey'>管理,同时可以

2、选择关断、空闲、待机、发送、接收及收发模式。通过线串口将器件配置为发送、接收或收发模式,可使工作在或系统。在模式下,接收与发送可以共用数字总线,并可将数字的数目减少到一组位并行多路复用总线;而在模式下,的数字可以被配置为位并行多路复用总线,以满足双位与双位的需要。 的工作原理    图所示为内部结构原理框图,其中,采用七级、全差分、流水线结构,可以在低功耗下进行高速转换。每半个时钟周期对输入信号进行一次采样。包括输出锁存延时在内,通道的总延迟时间为个时钟周期,而通道则为个时钟周期,图给出了时钟、模拟输入以及相应输出数据之间的时序关系。的满量程模拟输入范围

3、为,共模输入范围为±。为与之差。由于中的前端带有宽带放大器,因此,能够跟踪并采样保持高频模拟输入奈魁斯特频率。使用时可以通过差分方式或单端方式驱动两路输入 与。为了获得最佳性能,应该使与以及与间的阻抗相匹配,并将共模电压设定为电源电压的一半。数字逻辑输出的逻辑电平由决定,的取值范围为至,输出编码为偏移二进制码。数字输出的容性负载必须尽可能低,以避免大的数字电流反馈到的模拟部分而降低系统的动态性能。通过数字输出端的缓冲器可将其与大的容性负载相隔离。而在数字输出端靠近的地方串联一个电阻,则有助于改善性能。    的位可以工作在高达的时钟速率下,两路

4、的数字输入将复用位总线。电压基准决定了数据转换器的满量程输出。采用电流阵列技术,用基准下满量程输出电流驱动内部电阻可得到±的满量程差分输出电压。而采用差分输出设计时,将模拟输出偏置在共模电压,则可驱动输入阻抗大于的差分输入级,从而简化正交上变频器与模拟前端电路的接口。上变频器需要至的共模偏压,内部直流共模偏压在保持每个发送整个动态范围的同时可以省去分立的电平偏移设置电阻,而且不需要编码发生器产生电平偏移。图()给出了时钟、输入数据与模拟输出之间的时序关系。一般情况下,通道数据在时钟信号的下降沿锁存,通道数据则在时钟信号的上升沿锁存。与通道的输出同时在时钟信号的下一个上升沿被刷新。&#

5、160;   线串口可用来控制的工作模式。上电时,首先必须通过编程使工作在所希望的模式下。利用线串口对器件编程可以使器件工作在关断、空闲、待机、或模式下,同时可由一个位数据寄存器来设置工作模式,并可在所有六种模式下使串口均保持有效。在关断模式下,的模拟电路均被关断,的数字输出被置为三态模式,从而最大限度地降低了功耗;而空闲模式时,只有基准与时钟分配电路上电,所有其它功能电路均被关断,输出被强制为高阻态。而在待机状态下,只有基准上电,器件的其它功能电路均关断,流水线亦被关断,为高阻态。 的典型应用    能以或模式工作在各种不

6、同的应用中如在 与技术的应用中工作于模式,或在、及 等应用中在与模式间切换等。在模式下,和可同时工作,且当 为 时,消耗的功率为。实际上,总线与总线是分开的,并与数字基带处理器通过位(位与位)并行总线进行连接。而在模式下,与交替工作,与总线共享,它们一起构成位并行总线连到数字基带处理器,并可通过线串行接口选择模式以启用或选择模式启用。由于在模式下,内核被禁用而不能发送;而模式下,总线为高阻态,从而消除了杂散辐射,同时也避免总线冲突。在模式下,当为时,模式下的功耗为,模式下的功耗为。图3    图2所示是工作在模式的应用电路,该方案提供了完整的射频前端解决

7、方案。由于的采用共模电压为的全差分模拟输出,而具有较宽的输入共模范围,可以直接与收发器接口,因此可省去电平转换电路所需要的分立元件和放大器。同时,由于内部产生共模电压免除了编码发生器的电平偏移或由电阻电平偏移引起的衰减,保持了全动态范围。的具有满量程范围,可接受 ±的输入共模电平。由于可以省去分立的增益放大器与电平转换元件,因此简化了正交解调器与之间的模拟接口。设计注意事项 系统时钟输入()    芯片的与共享同一输入,该输入接受由设定的兼容信号电平,范围为至。由于器件的级间转换取决于外部时钟上升沿和下降沿的重复性,因此,设计时应采用具有低抖动

8、、快速上升和下降()的时钟。特别是在时钟信号的上升沿进行采样时,其上升沿的抖动更应尽可能地低。任何明显的时钟抖动都会影响片上的性能。    实际上,欠采样应用对时钟抖动的要求更严格,由于此时有可能将时钟输入作为模拟输入对待,因此,布线时应避开任何模拟输入或其它数字信号线。的时钟输入工作在电压阈值下,能接受±的占空比。 基准配置    内部具有精密的内部带隙基准,该基准可在整个电源供电范围与温度范围内保持稳定。在内部基准模式下,接时的是由内部产生的。、均为低阻输出,电压分别为、。分别用电容作为、与引脚的旁路

9、电容,并用电容将旁路到。    在外部基准模式下,在引脚一般应施加±的电压。该模式下,、与均为低阻输出,电压分别为、。可分别用电容作为、与引脚的旁路电容,并用电容将旁路到。在该模式下,的满量程输出电压和共模电压均与外部基准成正比。例如,若增加(最大值),则的满量程输出电压也增加或达到±,同时共模电压也将增加。     输入输出耦合电路    通常,在全差分输入信号下可提供比单端信号更好的与性能,尤其是在高输入频率的情况下。在差分模式下,当输入、-、对称时,

10、偶次谐波会更低,并且每路输入仅需要单端模式信号摆幅的一半。而通过非平衡变压器可为单端信号源至全差分信号的转换提供出色的解决方案,并可获得极佳的性能。当然,在没有非平衡变压器的情况下,也可以使用运放来驱动的,此时,公司的等运放便可提供高速、带宽、低噪声与低失真性能,以保持输入信号的完整性。 线路板布线    需要采用高速电路布线设计技术,电路布局可以参考评估板数据资料。所有旁路电容应尽可能靠近器件安装,并与器件位于电路板的同侧,同时应该选用表贴器件以减小电感。可用陶瓷电容与电容并联,以将旁路到;也可用陶瓷电容与电容并联将旁路到;同时分别用陶瓷电容将、与旁路到;而用电容将旁路到。    通过具有独立地平面与电源平面层的多层板可以获得最佳的信号完整性。模拟地()与数字输出驱动地()应采用独立的地平面,并分别与器件封装上的物理位置相匹配,裸露的背面焊盘接到平面,两个地平面应单点相连,以使噪声较大的数字地电流不会影响模拟地平面。两个地平面之间空隙上的一点通常是单点共地的最佳位置,可

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论