版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、控制电路的设计摘要本次设计的汽车尾灯控制电路是用数字电路实现的。汽车尾灯显示控制电路是汽车尾灯电路的重要组成部分,主要完成控制与驱动功能。具体电路由三进制计数器电路、汽车行驶状态开关模拟电路和汽车行驶状态显示电路三部分组成。在本次设计中,使用555多谐振荡器来制作电路脉冲产生器,产生时钟脉冲CP。在三进制计数器电路部分用到了数字电路中的触发器、时序逻辑电路的设计,使用到JK触发器芯片74LS76;在汽车行驶状态开关模拟电路部分则用到了组合逻辑电路中译码器及逻辑门电路,使用到3线8线译码器芯片74LS138、与门芯片74LS08、与非门芯片74LS00和或门芯片74LS32等;在汽车行驶状态显示
2、电路中用发光二极管模拟显示汽车正常行驶、左转、右转和紧急刹车的四种状态。关键词: 数字电路;555多谐振荡器;三进制计数器;触发器;发光二极管AbstractThe design of the automobile taillights control circuit is realized by digital circuits. Car taillight display and control circuit is an important part of automotive taillight circuits, which mainly to complete the contro
3、l and driving function. the specific circuit consists of three parts, which are three binary counter circuit, automobile driving state switch analog circuits and automobile driving state display circuits.In this design, I used the 555multivibrator to make circuit pulse generator, to generate a clock
4、 pulse CP. In three binary counter circuit, I used the triggers in digital circuit, the design of temporal logic circuitand , I also used JK trigger chip 74LS76 in this part; in the vehicle running state switch analog circuit part, decoder and a logic gate circuit in Combinatorial Logical Circuit we
5、re used, excluding chips like 38 line decoder chip 74LS138, AND GATE chip 74LS08, NAND GATE chip74LS00, OR GATE chip 74LS32 and so on; in automobile driving state display circuit, I used light-emitting diodes simulation shows the car moving, turn left, turn right and emergency braking of four states
6、.Key words: Digital circuit ; 555multivibrator ; Three binary counter ; The trigger ; Light-emitting diodes目 录第1章 绪论11.1 本课题研究的背景及意义11.2 国内外研究现状及发展趋势11.3 本课题的主要研究工作21.3.1 设计任务与设计要求21.3.2 方案论述与确定3第2章 基本理论知识介绍52.1 主要芯片52.1.1 555定时器52.1.2 与非门74LS0062.1.3 异或门74LS13672.1.4 JK触发器74LS7682.1.5 3线8线译码器74LS13
7、8122.2 各单元电路设计132.2.1 555时钟脉冲电路设计132.2.2 三进制循环控制电路设计152.2.3 开关控制电路设计162.2.4 译码及显示驱动电路设计17第3章 总体电路设计193.1 总体汽车尾灯控制电路设计原理图193.2 汽车尾灯控制电路的主要工作原理20结语21参考文献22致谢23第1章 绪论1.1 本课题研究的背景及意义在现代社会中,汽车已成为不可缺少的交通工具,其不单单是一种代步工具,还是一种社会生活水平的象征。但是,汽车在带给我们方便的同时,也带来了大量的交通事故。据有关部门统计,大量事故都是在几条道路的转弯处发生或是因为前面的车辆突然间刹车,后面的车辆没
8、有及时注意等情况下发生的,所以汽车尾灯作为一种警示灯,其重要性就体现出来了。老式汽车尾灯通常基于传统的机械和纯电路的控制方式,取决于尾灯系统所采用的硬件来保证它的正常工作的。一旦电路老化或者因为机械振动而引起的接触问题以及机械元件变形将不能及时触发电路电源开关,从而导致电路出现故障,这类问题是经常发生的。而除了选用更好的硬件系统元件外几乎没有别的可靠的方法来避免这类故障的发生。于是,选用智能型的元件来进行系统的设计,增加系统的稳定性和可控制性是非常必要且有重要意义的1。1.2 国内外研究现状及发展趋势现代汽车尾灯是19世纪90年代末由美国哥伦比亚号汽车把电灯作为前灯和尾灯,最早提出的一种尾灯结
9、构形式。它是在汽车尾灯逐步进步的基础上发展起来的,其中包含了尾灯的光源及其控制系统、反射镜、照射镜等。随着氙气灯的使用,驾驶的安全性与舒适性得到很大的改善,不仅有助于缓解人们夜间驾驶的紧张与疲劳,而且克服了驾驶人员的安全问题并使汽车的尾灯使用寿命加长。现代汽车尾灯控制电路一般是用基于微处理器的硬件电路结构构成,但因为硬件电路存在局限性,不能随意的更改电路的功能和性能,所以可靠性不高,因此对汽车尾灯控制系统的发展带来了一定的局限性。目前,汽车尾灯控制电路是一种应用极为广泛的设备,具有很好的性价比2。汽车技术的发展趋势是电子化、智能化、信息化和集成化。当前国际汽车市场上,汽车电子化竞争非常激烈,电
10、子控制系统的应用十分普遍。统计数据表明,在国外著名汽车制造厂商中,每辆汽车平均消耗电子产品费用占整车的30%左右,其中光微处理器多达50多个,越是高档汽车电子化程度越高。汽车电子最显著特征是向控制系统化推进。用传感器、微处理器MPU、执行器、数十甚至上百个电子元器件及其零部件组成的电控系统,正获得极其广泛市场3。随着计算机技术发展,国外大型车灯控制公司已开始采用智能仿真设计4。据报道,德国的BOSCH公司、HELLA公司和日本的某车灯公司等都已采用仿真设计5。自20世纪90年代以后,随着CAD、CAM技术发展,尾灯电路出现配光仿真设计,并采用复杂的三维空间光线光路计算6,但国内外公开发表的文献
11、不多7。随着汽车工业的发展,汽车尾灯控制电路的发展也日新月异,一体化、轻型化、智能化、美观化已成为汽车尾灯及其控制电路的必然趋势8-9。1.3 本课题的主要研究工作1.3.1 设计任务与设计要求(1)设计任务:设计一个汽车尾灯控制电路,用六个发光二极管模拟汽车尾灯(左右各三个),用开关S1、S0选择控制汽车正常运行、右转弯、左转弯和刹车时尾灯的情况。(2)设计要求:1、汽车正常运行时尾灯全部熄灭;2、汽车左转弯时左边的三个发光二极管按顺序循环点亮;3、汽车右转弯时右边的三个发光二极管按顺序循环点亮;4、汽车刹车时所有的指示灯随CP脉冲同时闪烁。设计要求具体见表1-1: 表1-1 汽车尾灯显示状
12、态变化表开关控制运行状态左转弯右转弯S1 S0左边尾灯D1 D2 D3右边尾灯D4 D5 D60 0正常运行灯灭灯灭0 1右转弯灯灭按D4D5D6顺序循环点亮1 0左转弯按D1D2D3顺序循环点亮灯灭1 1临时刹车所有尾灯同时闪烁1.3.2 方案论述与确定方案一本方案利用晶振分频电路实现时钟脉冲信号CP,触发移位寄存器74LS197,从而使移位寄存器循环输出状态信号,再配合六个与非门实现对刹车和正常运行等运行情况时尾灯的闪烁情况控制,实现灯的循环点亮。其系统框图见图1-1所示。显示电路移位电路状态控制电路晶振分频电路图1-1 方案一系统框图方案二本方案设计采用555定时器实现时钟脉冲电路,产生
13、触发由JK触发器构成的三进制计数器的脉冲信号CP实现三进制循环;将三进制计数器的输出信号作为74LS138译码器地址端的输入信号,从而实现对灯的循环控制。通过对输入地址码的改变使译码器的不同输出端有效,再配合六个与非门实现对刹车和正常运行等运行情况时灯的闪烁情况控制,其中闪烁的频率控制由555定时器设计完成,而对于转弯时尾灯的循环点亮则由三进制计数器的输出作为3线8线译码器的地址输入端实现。其系统框图见图1-2所示。显示、驱动电路S1S0 开关控制电路 译码器三进制计数器电路555构成的多谐振荡电路 图1-2方案二的系统框图在方案模拟时发现,方案一可能存在竞争冒险,这将会使尾灯在闪烁时出现不自
14、然的中间过程。方案二电路结构简单,成本低,且稳定性较好,所以选用此方案。第2章 基本理论知识介绍2.1 主要芯片2.1.1 555定时器555定时器是美国Signetics公司1972年研制的用于取代机械式定时器的中规模集成电路,因输入端设计有三个5k的电阻而得名。此电路后来竟风靡世界。555定时器可以说是模拟电路与数字电路结合的典范。16V工作;7555可在3V18V工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS或者模拟电路电平兼容。555定时器的内部电路框图及外引脚排列图见图2-1。图2-1555定时器的内部电路框图及外引脚排列图555定时器成本低,性能可靠,只需要外接几
15、个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555定时器的内部包括两个电压比较器,三个等值串联电阻,一个RS触发器,一个放电管T及功率输出级。它提供两个基准电压VCC/3和2VCC/3。555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发器和放电管的状态。在电源与地之间加上电压,当5脚悬空时,则电压比较器C1的同相输入端的电压为2VCC/3,C2的反相输入端的电压为VCC/3。若触发输入端TR的电压小于VCC/3,则比较器C2的输出为0,可使RS触发器置1,使输出
16、端OUT=1。如果阈值输入端TH的电压大于2VCC/3,同时TR端的电压大于VCC/3,则C1的输出为0,C2的输出为1,可将RS触发器置0,使输出为0电平。 它的各个引脚功能如下: 1脚:外接电源负端VSS或接地,一般情况下接地。2脚:低触发端。3脚:输出端Vo。4脚:是直接清零端。当端接低电平时基电路不工作,此时不论TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。F电容接地,以防引入干扰。6脚:TH高触发端。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。16V,CMOS型时基电路VCC的范围为3V18V。2.1.2 与非门74LS00与非门是与门和非门的结合,先
17、进行与运算,再进行非运算。与运算输入要求有两个,如果输入都用0和1表示的话,那么与运算的结果就是这两个数的乘积。如1和1(两端都有信号),则输出为1;1和0,则输出为0;0和0,则输出为0。与非门的结果就是对两个输入信号先进行与运算,再对此与运算结果进行非运算的结果。如图2-2和图2-3为与非门两种逻辑符号表示。在图2-2和图2-3中,A、B为输入端,C为输出端。图2-2 与非门逻辑符号1图2-3 与非门逻辑符号2与非门的状态方程为:。其真值表如表2-1所示。 表2-1 与非门真值表ABC001011101110由与非门真值表2-1可得:输入有0则输出1,输入全为1才输出0。本次设计中用到的7
18、4LS00是常用的2输入4与非门集成电路芯片,它的作用就是实现一个与非门,其引脚图见图2-4。图2-4 74LS00引脚图设计中使用的引脚及实现功能为:。2.1.3 异或门74LS136异或门(Exclusive-OR gate,简称XOR gate,又称EOR gate、EXOR gate)是数字逻辑中实现逻辑异或的逻辑门,有2个输入端、1个输出端。若两个输入的电平相异,则输出为高电平1;若两个输入的电平相同,则输出为低电平0。图2-5和图2-6分别为异或门的两种逻辑符号表示。图2-5异或门逻辑符号1图2-6异或门逻辑符号2本次设计中用到的异或门集成芯片为74LS136,为3输入4异或门集成
19、电路芯片,其引脚图见图2-7。表2-2为其真值表。图2-7 74LS136引脚图 表2-2 74LS136真值表A1B1Y1000011101110设计中74LS136中使用的引脚即实现的功能为:。2.1.4 JK触发器74LS76JK触发器是数字电路触发器中的一种电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。图2-8为JK触发器的逻辑符号。JK触发器的状态方程为:(2-1)这里表示现态,表示次态。现态表示时钟脉冲来到之前的触发器的输
20、出状态,次态表示时钟脉冲来到之后的状态10-11。图2-8 JK触发器逻辑符号1、钟控JK触发器的电路如图2-9所示,门G1和G2构成基本RS触发器,门G3和G4构成触发器引导电路。图2-9钟控JK触发器电路图由图可见:当CP=0时,触发器的状态保持不变。当CP=1时,触发器接受输入激励,发生状态转移。根据基本触发器的状态方程(2-2)可以得到当CP=1时 (2-3)式(2-3)为钟控JK触发器的状态方程。2、主从型JK触发器电路图如图2-10所示。它由两个可控RS触发器串联组成,分别称为主触发器和从触发器。J和K是信号输入端。时钟CP控制主触发器和从触发器的翻转。图2-10 主从JK触发器当
21、CP=0时,主触发器状态不变,从触发器输出状态与主触发器的输出状态相同。当CP=1时,输入J、K影响主触发器,而从触发器状态不变。当CP从1变成0时,主触发器的状态传送到从触发器,即主从触发器是在CP下降沿到来时才使触发器翻转的。下面分四种情况来分析主从型JK触发器的逻辑功能。(1) J=l,K=l设时钟脉冲到来之前(CP=0)触发器的初始状态为0。这时主触发器的R=K,Q=0,S=J,时钟脉冲到来后(CP=l),主触发器翻转成1态。当CP从1下跳为0时,主触发器状态不变,从触发器的R=0,S=1,它也翻转成1态。反之,设触发器的初始状态为1。可以同样分析,主、从触发器都翻转成0态。可见,JK
22、触发器在J=1,K=1的情况下,来一个时钟脉冲就翻转一次,即,具有计数功能。(2) J=0,K=0设触发器的初始状态为0。当CP=1时,由于主触发器的R=0,S=0,它的状态保持不变。当CP下跳时,由于从触发器的R=1,S=0,它的输出为0态,即触发器保持0态不变。如果初始状态为1,触发器亦保持1态不变。(3) J=1,K=0设触发器的初始状态为0。当CP=l时,由于主触发器的R=0,S=1,它翻转成1态。当CP下跳时,由于从触发器的R=0,S=1,也翻转成1态。如果触发器的初始状态为1,当CP=1时,由于主触发器的R=0,S=1,它保持原态不变;在CP从1下跳为0时,由于从触发器的R=0,S
23、=1,也保持1态。(4) J=0,K=1设触发器的初始状态为1态。当CP=1时,由于主触发器的R=1,S=0,它翻转成0态。当CP下跳时,从触发器也翻转成0态。如果触发器的初始状态为0态,当CP=1时,由于主触发器的R=1,S=0,它保持原态不变;在CP从1下跳为0时,由于从触发器的R=1,S=0,也保持0态。本次设计中使用的JK触发器集成芯片为74LS76,74LS76是带有预置和清零输入的双JK触发器,属于下降沿触发的边沿触发器,其特性方程同样为。74LS76触发器的引脚如下图2-11所示,共16个引脚,其功能表和真值表分别见表2-3和表2-4。图2-11 74LS76引脚图JKQn+1功
24、能01Qn保持010置0101置111Qn计数(翻转)表2-3 74LS76功能表 表2-4 74LS76真值表JKQn+100Qn01010111Qn2.1.5 3线8线译码器74LS138译码器是一种具有“翻译”功能的逻辑电路,这种电路能将输入二进制代码的各种状态,按照其原意翻译成对应的输出信号。有一些译码器设有一个和多个使能控制输入端,又成为片选端,用来控制允许译码或禁止译码。74LS138是一种译码器 ,由于74LS138有3个输入端、8个输出端,所以,又称为3线8线译码器。三个输入端CBA共有8种状态组合(000-111),可译出8个输出信号Y0-Y7。这种译码器设有三个使能输入端,
25、当E1与E2均为0,且E3为1时,译码器处于工作状态,输出低电平。当译码器被禁止时,输出高电平。当一个选通端E1为高电平,另两个选通端E2和E3为低电平时,可将地址端A、B、C的二进制编码在Y0至Y7对应的输出端以低电平译出。比如:ABC=110时,则Y6输出端有效,输出低电平信号。图2-12所示为74LS138的引脚图。图中A、B、C为译码地址输入端;E1、E2、E3三个端口为选通端;Y0Y7为译码输出端(低电平有效)。表2-5为3线8线译码器74LS138的功能表。图2-12 74LS138的引脚图 表2-5 74LS138的功能表使能端输入输出E3E2/E1ABC/Y0/Y1/Y2/Y3
26、/Y4/Y5/Y6/Y7XHXXXHHHHHHHHLXXXXHHHHHHHHHLLLLLHHHHHHHHLLLHHLHHHHHHHLLHLHHLHHHHHHLLHHHHHLHHHHHLHLLHHHHLHHHHLHLHHHHHHLHHHLHHLHHHHHHLHHLHHHHHHHHHHL表中H表示高电平,L表示低电平。在本次设计中,通过控制3线8线译码器74LS138的输出端有效(低电平)输出,选择性点亮发光二级管。2.2 各单元电路设计2.2.1 555时钟脉冲电路设计由于555定时器构成的多谐振荡器的振荡频率稳定,不易受干扰12。而且本次控制电路的设计中对脉冲精度要求不高,只要能实现可调即可。
27、故在该单元电路设计中选择采用555定时器构成多谐振荡器作为脉冲产生电路。多谐振荡器又称为无稳态触发器,它没有稳定的输出状态,只有两个暂稳态。在电路处于某一暂稳态后,经过一段时间可以自行触发翻转到另一暂稳态。两个暂稳态自行相互转换而输出一系列矩形波。多谐振荡器可用作方波发生器13-14。由555定时器构成的多谐振荡器如图2-13所示,R1、R2和C1是外接定时元件,电路中将高电平触发端(THR)和低电平触发端(TRI)并接后接到R2和C1的连接处,将放电端(DIS)接R1、R2的连接处。图2-13 555定时器构成多谐振荡器的电路原理图由于接通电源瞬间,电容C来不及充电,电容器C1两端电压UC为
28、低电平,小于(1/3)Vcc,故高电平触发端与低电平触发端均为低电平,输出端(OUT)输出UO为高电平,放电管截止。这时,电源经R1、R2对电容C1充电,使电压Uc按指数规律上升,当Uc上升到(2/3)Vcc时,输出Uo为低电平,放电管导通。把Uc从(1/3)Vcc 上升到(2/3)Vcc这段时间内电路的状态称为第一暂稳态,其维持时间TPH的长短与电容的充电时间有关。充电时间常数为(R1R2)C1。由于放电管导通,电容C1通过电阻R2和放电管放电,电路进入第二暂稳态。其维持时间TPL的长短与电容的放电时间有关,放电时间常数随着C的放电Uc不断下降,当Uc下降到(1/3)Vcc时,输出Uo为高电
29、平,放电管截止,Vcc再次对电容C1充电,电路又翻转到第一暂稳态。可以理解,接通电源后,电路就在两个暂稳态之间来回翻转,则输出端可得矩形波。电路一旦起振后,Uc电压总是在(1/32/3)Vcc之间变化。图2-14所示为其工作波形。图2-14555定时器构成多谐振荡器的工作波形 根据图2-14可以确定振荡周期为:T=TPH+TPL;振荡频率为:f=1/T。2.2.2 三进制循环控制电路设计要实现三进制计数,其状态图如表2-6所示。表2-6三进制计数器的状态表现态Qn次态Qn+1Q1Q0Q1Q0000101101000根据JK触发器的状态激励方程可得出:J=Q0n ,K=Q1n 。三进制计数器可由
30、两个JK触发器连接实现。其电路图如2-15所示。图2-15 JK触发器构成的三进制计数器电路图在设计中使用一片集成JK触发器芯片74LS76来构成三进制计数器。2.2.3 开关控制电路设计因为设计中要控制汽车的四种运行状态,所以至少要通过两个开关的不同闭、合组合来表示四种不同的状态。假设两个控制开关分别为S0、S1。设译码器和显示驱动电路的使能端控制信号分别为G和A,G与译码器74LS138的使能输入端G1相连接,A与现实驱动电路中与非门的一端相连接。根据总体功能表分析及组合的G、A与给定条件开关(S1、S0、CP)的关系,真值表如表2-7所示。 表2-7开关与控制信号真值表开关控制使能信号S
31、1S0GA000101111011110CP 由表2-7整理可得逻辑表达式为:(2-4) (2-5)由上式得设计开关控制电路如图2-16所示。图2-16开关控制电路2.2.4 译码及显示驱动电路设计译码与驱动显示电路由74LS138、六个与非门和六个反相器组成,74LS138的三个输入端C、B、A分别接入S0、Q1、Q0。当S1=1,S0=0时,使能端信号A=G=1。当计数器的状态为00、01、10时,译码器对应输出端Y0、Y1、Y2依次为低电平有效,经与非门及使得与R3、R4、R5相连的指示灯D1 D2 D3按顺序循环点亮,示意汽车左转弯。同理当S1=0,S0=0的时候指示灯D4 D5 D6
32、按顺序循环点亮,示意汽车右转弯。当G=0,A=1时,74LS138的输出端全为1,为高电平,此时指示灯全灭,示意汽车正常行驶。而当G=0,A=CP时,所有指示灯将随CP的频率循环闪烁,示意汽车紧急刹车。其译码显示驱动电路图如图2-17所示。图2-17译码显示驱动电路图第3章 总体电路设计3.1 总体汽车尾灯控制电路设计原理图根据第二章中各单元电路的设计,将555定时器构成的多谐振荡器、三进制循环控制电路、开关控制电路和译码及显示驱动电路进行整合调试,得到所设计的汽车尾灯控制电路的总原理图如图3-1所示。图3-1基于555多谐振荡器的汽车尾灯控制电路原理图3.2 汽车尾灯控制电路的主要工作原理汽
33、车尾灯控制电路主要由开关控制电路、三进制计数器、译码电路、显示驱动电路及555时钟脉冲电路构成15-16。开关控制电路由异或门、二输入与非门和三输入与非门等构成17;三进制计数器设计成用两片JK触发器构成;译码电路用3线-8线译码器74LS138和6个与非门构成18;显示、驱动电路由6个发光二极管和6个反向器构成19;555时钟脉冲电路由555定时器及电阻、电容构成20。汽车左转弯或右转弯时,在555多谐振荡器所产生的时钟脉冲触发下,三进制计数器控制译码器电路顺序输出低电平,从而控制尾灯按要求循环点亮。这样就实现了设计电路所需实现的功能。两个可控制的开关S0、S1,可产生0 0、0 1、1 0
34、、1 1四种状态。 1、开关置为0 0状态时,表示汽车处于正常运行状态,所有尾灯全部熄灭。 2、开关置为0 1状态时,表示汽车处于右转弯状态,尾灯按D4D5D6顺序循环点亮。 3、开关置为1 0状态时,表示汽车处于左转弯状态,尾灯按D1D2D3顺序循环点亮。4、开关置为1 1状态时,表示汽车处于刹车状态,所有尾灯随时钟脉冲CP同时闪烁。例如开关S1闭合,S0断开,即开关S1S0=10,与开关相连的异或门输出为高电平“1”,此时使得3线8线译码器的使能端E3有效,3线8线译码器正常工作;译码器的地址端C端与开关S0相连,因为S0断开,所以C端为“0”。而三进制计数器在多谐振荡器的输出脉冲触发下实
35、现000110的三进制循环,即译码器的BA两端口输入信号依次为000110,结合此时C端输入信号为“0”,则译码器译码地址输入端CBA信号分别为000001010,经译码器译码后,译码器输出端Y0Y1Y2循环为低电平(输出有效),此时D1D2D3被循环点亮。因开关S0断开,译码器C端为低电平,所以D4D5D6熄灭。这样就完成了汽车左转弯时尾灯的控制。同理得到在开关S1S0=00、S1S0=01、S1S0=11时所设计的电路同样能实现汽车尾灯正常行驶、右拐弯和紧急刹车控制的功能。结语通过汽车尾灯控制电路的设计,使我了解到数字电路及其芯片的应用面之广泛,功能强大,使用方便。因此,其已广泛地应用在各
36、种机械设备和生产过程的各个方面。这一次汽车尾灯控制电路的毕业论文设计,使我受益匪浅。通过对自己在大学几年所学的知识的回顾,并发挥对所学知识的理解和思考及书面表达能力,为自己今后进一步学习积累了一定的宝贵经验。把知识转化为能力的实际训练,培养了我运用所学知识解决实际问题的能力。鉴于本人的水平有限,再加上时间仓促等原因,本次论文设计功能实现较少,论文中难免会存在一些错误和漏洞。因此,希望以后能对继续本课题的研究,使其不断补充和完善,并将其运用于实际生活之中。参考文献1 姚福安.电子电路设计与实践M.山东:山东科学技术出版社,2002.49-52.2 白中英.数字逻辑M.第五版.北京:科学出版社,2011.75-80.3 屠其非.LED用于汽车尾灯的展望M.北京:电子工业出版
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年小型店面租赁协议
- 2024年度安置房买卖合同协议书填写指南
- 2024灯具产品购销合同范本
- 2024《快速投资建设合同》
- 2024电气安装劳务合同
- 2024装修施工监理合同范本
- 2024年度云计算服务采购与租赁合同
- 2024年土方与泥浆运输协议
- 2024企业项目合作开发合同详细内容
- 2024北京市房屋租赁合同经纪机构居间成交版范本
- 《纸质文物修复与保护》课件-30古籍的版式
- 工程防渗漏培训课件
- 钢结构厂房拆除施工方案案例
- 《中国药典》四部通则片剂和胶囊剂培训
- 糖尿病基础知识考试试题及答案
- 抗血小板治疗中国专家共识
- 金融风险2024年金融风险的防范和化解
- 大数据技术生涯发展展示
- 心智理论与自闭症儿童
- 人教版小学数学二年级上册《表内乘法(一)》作业设计
- 精神科护理风险评估防范
评论
0/150
提交评论