ARM汇编语言程序设计基础第2章 TMS320C54x数字信号处理器硬件结构_第1页
ARM汇编语言程序设计基础第2章 TMS320C54x数字信号处理器硬件结构_第2页
ARM汇编语言程序设计基础第2章 TMS320C54x数字信号处理器硬件结构_第3页
ARM汇编语言程序设计基础第2章 TMS320C54x数字信号处理器硬件结构_第4页
ARM汇编语言程序设计基础第2章 TMS320C54x数字信号处理器硬件结构_第5页
已阅读5页,还剩48页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第第2章章 tms320c54x数字信号处理器硬件结构数字信号处理器硬件结构n2.1 tms320c54x的特点和硬件组成框图的特点和硬件组成框图n2.2 tms320c54x的总线结构的总线结构n2.3 tms320c54x的存储器分配的存储器分配n2.4 中央处理单元(中央处理单元(cpu)n2.5 tms320c54x片内外设简介片内外设简介n2.6 硬件复位操作硬件复位操作n2.7 tms320vc5402引脚及说明引脚及说明2.1 tms320c54x的特点和硬件组成框图的特点和硬件组成框图ntms320c54x的主要特性如下所示:的主要特性如下所示:cpun先进的多总线结构。先进的

2、多总线结构。n40位算术逻辑运算单元(位算术逻辑运算单元(alu)。n17位位17位并行乘法器与位并行乘法器与40位专用加法器相连。位专用加法器相连。n比较、选择、存储单元(比较、选择、存储单元(cssu)。n指数编码器可以在单个周期内计算指数编码器可以在单个周期内计算40位累加器中数值的位累加器中数值的指数。指数。n双地址生成器包括双地址生成器包括8个辅助寄存器和两个辅助寄存器算术个辅助寄存器和两个辅助寄存器算术运算单元(运算单元(arau)。)。返回首页存储器存储器n64 k字程序存储器、字程序存储器、64 k字数据存储器以及字数据存储器以及64 k字字i/o空间。在空间。在c548、c5

3、49、c5402、c5410和和c5420中程序存储器可以扩展。中程序存储器可以扩展。指令系统指令系统n单指令重复和块指令重复操作。单指令重复和块指令重复操作。n块存储器传送指令。块存储器传送指令。n32位长操作数指令。位长操作数指令。n同时读入两个或同时读入两个或3个操作数的指令。个操作数的指令。n并行存储和并行加载的算术指令。并行存储和并行加载的算术指令。n条件存储指令。条件存储指令。n从中断快速返回指令。从中断快速返回指令。在片外围电路(如图在片外围电路(如图2-1所示)所示)n软件可编程等待状态发生器。软件可编程等待状态发生器。n可编程分区转换逻辑电路。可编程分区转换逻辑电路。n带有内

4、部振荡器。带有内部振荡器。n外部总线关断控制,以断开外部的数据总线、地外部总线关断控制,以断开外部的数据总线、地址总线和控制信号。址总线和控制信号。n数据总线具有总线保持器特性。数据总线具有总线保持器特性。n可编程定时器。并行主机接口(可编程定时器。并行主机接口(hpl)。)。 电源电源n可用可用idlel、idle2和和idle3指令控制功耗,以工指令控制功耗,以工作在省电方式。作在省电方式。n可以控制关断可以控制关断clkout输出信号。输出信号。在片仿真接口在片仿真接口n具有符合具有符合ieeell49.1标准的在片仿真接口标准的在片仿真接口(jtag)。)。速度速度n单周期定点指令的执

5、行时间为单周期定点指令的执行时间为25/20/15/12.5/10-ns(40 mips/50 mips/66 mips/80 mips/100 mips)。返回本节图2-1 tms320c54x dsp的内部硬件组成框图1图2-1 tms320c54x dsp的内部硬件组成框图22.2 tms320c54x的总线结构的总线结构ntms320c54x dsp采用先进的哈佛结构并具有八采用先进的哈佛结构并具有八组总线,其独立的程序总线和数据总线允许同时组总线,其独立的程序总线和数据总线允许同时读取指令和操作数,实现高度的并行操作。读取指令和操作数,实现高度的并行操作。n采用各自分开的数据总线分别

6、用于读数据和写数采用各自分开的数据总线分别用于读数据和写数据,允许据,允许cpu在同一个机器周期内进行两次读操在同一个机器周期内进行两次读操作数和一次写操作数。独立的程序总线和数据总作数和一次写操作数。独立的程序总线和数据总线允许线允许cpu同时访问程序指令和数据。同时访问程序指令和数据。 返回首页2.3 tms320c54x的存储器分配的存储器分配n2.3.1 存储器空间存储器空间n2.3.2 程序存储器程序存储器n2.3.3 数据存储器数据存储器n2.3.4 i/o存储器存储器返回首页2.3.1 存储器空间存储器空间ntms320c54x存储器由存储器由3个独立的可选择空间组个独立的可选择

7、空间组成:程序空间、数据空间和成:程序空间、数据空间和i/o空间。空间。n程序存储器空间包括程序指令和程序中所需的常程序存储器空间包括程序指令和程序中所需的常数表格;数据存储器空间用于存储需要程序处理数表格;数据存储器空间用于存储需要程序处理的数据或程序处理后的结果;的数据或程序处理后的结果;i/o空间用于与外部空间用于与外部存储器映象的外设接口,也可以用于扩展外部数存储器映象的外设接口,也可以用于扩展外部数据存储空间。据存储空间。 保留(ovly=1 )外部(ovly=0)0000h007fh0080h片内dram:16k(ovly=1)外部(ovly=0)3fffh4000h保留(ovly

8、=1 )外部(ovly=0)0000h007fh0080h片内dram:16k(ovly=1)外部(ovly=0)3fffh4000h程序空间: 页0程序空间:页0ff7fhff80hffffhff7fhff80hffffhefffhf000hfeffhff00h片外中断矢量(外部)中断矢量(片内)片外片内rom:4k保留存储器映象寄存器0000h005fh0080h片内dram:16k3fffh4000h数据空间ff7fhff80hffffh片外efffhf000hfeffhff00h片内rom (drom=1)外部(drom=0) 保留(drom=1)外部(drom=0)0060h007f

9、h暂存器sprammp/mc=1(微处理器模式)mp/mc=0(微型计算机模式)图2-2 tms320vc5402存储器分配图page 064kpage1:低16k外部page1:高48k外部1 0000h1 3fffh1 4000h0 0000h0 ffffh1 ffffhpage2:低16k外部page2:高48k外部2 0000h2 3fffh2 4000h2 ffffh.page15:低16k外部page15:高48k外部f 0000hf 3fffhf 4000hf ffffhxpc=0xpc=1xpc=2xpc=15图2-3 c5402扩展程序存储器图返回本节2.3.2 程序存储器程

10、序存储器n通过通过mp/和和ovly位的设置,可以实现对片内存储位的设置,可以实现对片内存储器(器(rom、ram)的配置,即哪些片内存储器的配置,即哪些片内存储器映象在程序存储器空间。映象在程序存储器空间。n器件复位时,复位、中断和陷阱中断的向量映象器件复位时,复位、中断和陷阱中断的向量映象在地址在地址ff80h开始的程序存储器空间。然而,复开始的程序存储器空间。然而,复位后这些向量可以被重新映象在程序存储器空间位后这些向量可以被重新映象在程序存储器空间任何任何128字页的开始。这样,可以把向量表移出字页的开始。这样,可以把向量表移出引导引导rom,并重新配置其地址。并重新配置其地址。 返回

11、本节2.3.3 数据存储器数据存储器n通过对处理器方式状态寄存器通过对处理器方式状态寄存器pmst的的drom位位的设置,将片内的设置,将片内rom配置在数据存储器空间配置在数据存储器空间(drom=1),),这样,可以用指令将片内这样,可以用指令将片内rom作作为数据存储器中的数据为数据存储器中的数据rom来读取。复位时,来读取。复位时,drom位被清位被清0。n64k字的数据存储器空间包括数据存储器映象寄字的数据存储器空间包括数据存储器映象寄存器,存器,0000h001fh是常用的是常用的cpu寄存器地址,寄存器地址,0020h005fh是片内外设寄存器的地址。表是片内外设寄存器的地址。表

12、2-1 表2-1 存储器映象寄存器名称地址说明imr0中断屏蔽寄存器ifr1中断标志寄存器sto6状态寄存器0stl7状态寄存器1名称地址说明al8累加器a低16位ah9累加器a高16位agah累加器a最高8位blbh累加器b低16位bhch累加器b高16位bgdh累加器b最高8位tregeh暂存器trnfh状态转移寄存器ar0710h17h辅助寄存器 sp18h堆栈指针bk19h循环缓冲大小brc1ah块重复计数器rsa1bh块重复起始地址寄存器名称地址说明rea1ch块重复终止地址寄存器pmst1dh处理器方式状态寄存器xpc1eh扩展程序计数器tim24h定时器0寄存器prd25h定时器

13、0周期寄存器tcr26h定时器0控制寄存器 swwsr28h软件等待状态寄存器bscr29h分区转换控制寄存器swcr2bh软件等待状态控制寄存器hpic2ch主机接口控制寄存器tim130h定时器1寄存器prd131h定时器1周期寄存器tcr132h定时器1控制寄存器gpiocr3ch通用i/o控制寄存器,控制主机接口和toutlgpiosr3dh通用i/o状态寄存器,主机接口作通用i/o时有用返回本节2.3.4 i/o存储器存储器n除程序存储器空间和数据存储器空间外,除程序存储器空间和数据存储器空间外,c54x系系列器件还提供了列器件还提供了i/o存储器空间,利用存储器空间,利用i/o空间

14、可空间可以扩展外部存储器。以扩展外部存储器。 i/o存储器空间为存储器空间为64k字字(0000hffffh),),有两条指令有两条指令portr和和portw可以对可以对i/o存储器空间操作,读写时序与存储器空间操作,读写时序与程序存储器空间和数据存储器空间有很大不同。程序存储器空间和数据存储器空间有很大不同。 返回本节2.4 中央处理单元(中央处理单元(cpu)ncpu的基本组成如下:的基本组成如下:ncpu状态和控制寄存器状态和控制寄存器n40位算术逻辑单元(位算术逻辑单元(alu)n40位累加器位累加器a和和bn桶形移位寄存器桶形移位寄存器n乘法器乘法器/加法器单元加法器单元n比较、选

15、择和存储单元(比较、选择和存储单元(cssu)n 指数编码器指数编码器返回首页1算术逻辑单元(算术逻辑单元(alu)和累加器和累加器ntms320c54x使用使用40位算术逻辑单元(位算术逻辑单元(alu)和和两个两个40位累加器(位累加器(acca和和accb)来完成算术来完成算术运算和逻辑运算,且大多数都是单周期指令。运算和逻辑运算,且大多数都是单周期指令。alu功能框图如图功能框图如图2-4所示。所示。图2-4 alu功能框图2桶形移位寄存器桶形移位寄存器n如图如图2-5所示为桶形移位寄存器的功能框图。桶形所示为桶形移位寄存器的功能框图。桶形移位寄存器的输入可以为:从移位寄存器的输入可以

16、为:从db获得的获得的16位位操作数;从操作数;从db和和cb获得的获得的32位操作数;从位操作数;从累加器累加器a或或b获得的获得的40位操作数。桶形移位寄存位操作数。桶形移位寄存器的输出连到器的输出连到alu或经过或经过msw/lsw(最高有效最高有效字字/最低有效字)写选择单元至最低有效字)写选择单元至eb总线。总线。 图2-5 桶形移位器的功能框图3乘法器乘法器/加法器单元加法器单元nc54x cpu有一个有一个1717位的硬件乘法器,与位的硬件乘法器,与40位位的专用加法器相连,可以在单周期内完成一次乘的专用加法器相连,可以在单周期内完成一次乘法累加运算。其功能框图如图法累加运算。其

17、功能框图如图2-6所示。所示。乘法器的乘法器的输出经小数输出经小数/整数乘法(整数乘法(frct)输入控制后加到输入控制后加到加法器的一个输入端,加法器的另一个输入端来加法器的一个输入端,加法器的另一个输入端来自累加器自累加器a或或b。n加法器还包括零检测器、舍入器(二进制补码)加法器还包括零检测器、舍入器(二进制补码)及溢出及溢出/饱和逻辑电路。饱和逻辑电路。 图2-6 乘法器/加法器单元功能框图4比较、选择和存储单元(比较、选择和存储单元(cssu)n比较、选择和存储单元(比较、选择和存储单元(cssu)是专门为是专门为viterbi算法设计的加法算法设计的加法/比较比较/选择(选择(ac

18、s)操作操作的硬件单元,其功能框图如图的硬件单元,其功能框图如图2-7所示。所示。ncssu支持均衡器和信道译码器所用的各种支持均衡器和信道译码器所用的各种viterbi算法。算法。viterbi算法示意图如图算法示意图如图2-8所示。所示。 图2-7 比较、选择和存储单元(cssu)功能框图图2-8 viterbi算法示意图5指数编码器指数编码器n指数编码器用于支持单周期指令指数编码器用于支持单周期指令exp的专用硬件。的专用硬件。在在exp指令中,累加器中的指数值能以二进制补指令中,累加器中的指数值能以二进制补码的形式码的形式(-831)存储在)存储在t寄存器中。指数值定寄存器中。指数值定

19、义为前面的冗余位数减义为前面的冗余位数减8的差值,即累加器中为的差值,即累加器中为消除非有效符号位所需移动的位数。当累加器中消除非有效符号位所需移动的位数。当累加器中的值超过的值超过32位时,指数为负值。位时,指数为负值。6cpu状态和控制寄存器状态和控制寄存器ntms320c54x有三个状态和控制寄存器,分别为有三个状态和控制寄存器,分别为状态寄存器状态寄存器st0、状态寄存器状态寄存器st1和处理器方式和处理器方式状态寄存器状态寄存器pmst。st0和和st1包括各种工作条件包括各种工作条件和工作方式的状态,和工作方式的状态,pmst包括存储器配置状态包括存储器配置状态和控制信息。和控制信

20、息。n状态寄存器状态寄存器st0的位结构如图的位结构如图2-9所示,表所示,表2-2所所示是示是st0的说明。的说明。 图2-9 状态寄存器st0位结构1513121110980arptccovaovbdp表2-2 状态寄存器st01514131211109876540brafcplxfhmintm0ovmsxmc16frctcmptasm图2-10 状态寄存器st1的位结构表2-3 状态寄存器st1(1)表2-3 状态寄存器st1(2)1576543210iptrmp/mcovlyavisdromclkofftsmultsstt图2-11 处理器方式状态寄存器pmst的位结构表2-4 状态寄

21、存器pmst返回本节2.5 tms320c54x片内外设简介片内外设简介1通用通用i/o引脚引脚2定时器定时器3时钟发生器时钟发生器4主机接口(主机接口(hpi)5串行口串行口6软件可编程等待状态发生器软件可编程等待状态发生器7可编程分区转换逻辑可编程分区转换逻辑返回首页2.6 硬件复位操作硬件复位操作复位期间,处理器进行以下操作:复位期间,处理器进行以下操作:npmst中的中断向量指针中的中断向量指针iptr设置成设置成1ffh。npmst中的中的mp/位设置成与引脚位设置成与引脚mp/状态相同的值。状态相同的值。npc设置为设置为ff80h。n扩展程序计数器扩展程序计数器xpc清清0。n 无论无论mp

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论