实验2 组合逻辑电路的分析和设计_第1页
实验2 组合逻辑电路的分析和设计_第2页
实验2 组合逻辑电路的分析和设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验二 组合电路的分析和设计一、实验目的1、掌握组合逻辑电路的实验分析及设计方法。 2、验证并实现半加器和全加器的逻辑功能。 二、预习要求1、组合逻辑电路的分析方法及设计方法。 2、半加器、全加器的工作原理。 三、实验内容1、分析图1所示的组合逻辑电路。 图1(1)写出对应的逻辑表达式及逻辑功能。逻辑表达式: Y=逻辑功能:(2)在EWB 中,用7400实现图1所示逻辑电路,参考电路图如下: 图2(3)将Initial 和Final 分别设置为“0000”和“0003”,“Frequency ”的单位设置为“Hz ”。 “Pattern ”设置为“Up counter”。单击“step ”,观察输出,记录在表1中。表1 组合电路分析 验证结果是否正确。2、 用异或门(7486)和与非门(7400)设计一个1位半加器。 (1)写出逻辑表达式,画出逻辑电路图。(2)在EWB 中实现对应电路,填写下表并验证结果。表中A 、B 为加数,Y 为和。表2 半加器 3、用异或(7486)、与或非门(7455)和与非门(7400)设计一个1位全加器。 (1)写出逻辑表达式,画出逻辑电路图。(2)在EWB 中实现对应电路图,填写下表并验证结果。表中A 、B 为加数,C 为低位进位,S 为和,C 为高

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论