《数字电路》总复习题_第1页
《数字电路》总复习题_第2页
《数字电路》总复习题_第3页
《数字电路》总复习题_第4页
《数字电路》总复习题_第5页
已阅读5页,还剩23页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、09级 4班数字电路总复习题(没有 DAC 、 ADC 部分! ! 一、填空题1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关, 这种电路称为 。 因此在电路结构上, 一般由 组合而成。2. (35 10=( 2, (10101 2=( 103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。4.三态门具有 三种状态,因此常用于 结构中。5.右图所示的波形是一个 进制 计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。6.组合逻辑电路的设计步骤为: ; ; 简化和变换逻辑表达式,从而画出逻辑图。7.欲将一个频率为 10kH Z 的

2、矩形波变换成频率为 1kH Z 的矩形波,应选用 电路。8.逻辑表达式 C AB Y +A CD+A BD 的最小项之和的形式是:。9.分析组合逻辑电路的步骤为: ; ; ; 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。10.为实现图逻辑表达式的功能,请将多余输入端 C 进行处理(只需一种处理方法其中图 Y 1、 Y 2为 TTL 电路,图 Y 3、 Y 4为 CMOS 电路。Y 1的 C 端应 ,Y 2的 C 端应 ,Y 3的 C 端应 ,Y 4的 C 端应 。 11. 在 任 何 时 刻 , 输 出 状 态 只 决 定 于 同 一 时 刻 各 输 入 状 态 的 组 合 , 而

3、 与 先 前 状 态 无 关 的 逻 辑电路称为 , 而若逻辑电路的输出状态不仅与输出变量的状态有关, 而且还与系统原先的状态有关,则称其为 。12.双极性三极管饱和工作状态的条件是 。13.正与门与CP 0Q 1Q 2Q14. “ 逻辑相邻 ” 是指两个最小项 _因子不同,而其余因子 _。15.数字比较器是用于对两数 ,以判断其16.数(11011011 2转化为八进制数是 ,十六进制数是 。17.在同步计数器中,各触发器的 CP 输入端应接 时钟脉冲。18.有一两端输入的 TTL 与非门带同类负载门的个数为 N ,已知门电路的 |IIS |=1.5mA, |IIH |=10A , |IOL

4、 |=15mA |IOH |=400A 试问电路带负载门个数 N= 。19.四位双向移位寄存器 T4194的功能表如表所示。由功能表可知,要实现保持功能, 应使 , 当 1 D R , S 1=1, S 0=0时,电路实现 功能。20.图中所示电路中,当电路其他参数不变:仅 R b 减小时,三极管的饱和程度 ;仅 R C 减小时,三 极管的饱和程度 ,它的饱和压降 U CES 。 21. TTL 反相器电气特性如图所示,该门电路输入短路电流 I IS =( ,高电平输入电流 I IH =( 若带同类门,其带负载能力 N ( 。 22.由 555定时器构成的施密特触发器,已知电源电压 U CC

5、=9V其正向阈值电压 电压 U-= ,回差电压 U T = 。23.某计数器的状态转换图如图所示,试问该计数器是一个 法计数器,它有 个有效状态, 个无效状态,该电路 自启动。若用 JK 触发器组成,至少要 个。24.单稳态触发器的特点是电路有一个 和一个25. TTL 或非门多余输入端的处理是 7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压 V o的大小。D 1; D 2; D 3; V O26. 555定时器构成的单稳态触发器,该电路是触发脉冲的 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度。27.三个 JK 触发器组成的计数器,最多有效状态是 进制计数器;若要构

6、成五进制计数器,最少需 个触发器,它的无效状态有 个。28.在下图所示的组合电路框图中 ,若 A 1 , A 2 A m 为输入逻辑变量 , Y 1 , Y 2 Yn 为输出逻辑 函数,其输入和输出间的函数关系可表示为 Y 1 = f 1由此可见,组合电路的输出只决定于 而与 无关。 29.十六进制数(64 H 转换为十进制数则为 。30.将二进制数(1101010 2转换成十进制数是 ,八进制数是 ,十六进制数是 。31.右图为 555定时器构成的 输入与输出的波形,该电路 t w 电路正常工 作时,要求 T W t w 。 32.已知如图(a 所示各电路输出电压波形如图(b 所示,填写电路

7、名称。电路 1为 ,电路 2为 ,电路 3 。 33. 施密特触发器和单稳态触发器是一种脉冲 电路, 多谐振荡器是一种脉冲 路。34.若在时钟脉冲高电平期间 RS 端信号不发生变化,则同步 RS 触发器的状态变化是在时钟脉冲 发生的,主从 RS 触发器的状态转变是在时钟脉冲 发生的 。35. TTL 与非门电路中,为了提高工作速度采到了以下措施:(1 , (2 , (3 。二、选择题1.用 555定时器组成的三种应用电路如下图所示,其中图(a 对应电路名称是 b 对应电路名称是 ,图(c 对应电路名称是 。施密特触发器 ;单稳态触发器 ;多谐振荡器。 2.以下单元电路中,具有“记忆”功能的单元

8、电路是:( A 、运算放大器; B 、触发器; C 、 TTL 门电路; D 、译码器;3.以下各电路中属于组合逻辑电路有A 、编码器 B 、译码器 C 、寄存器 D 、计数器4.在数字电路中,晶体管的工作状态为:( A 、饱和; B 、放大; C 、饱和或放大; D 、饱和或截止;5.图 (a由 555定时器组成的何种电路 ,已知图 (a输入,输出脉冲波形如图(b 所示,则输出脉冲的宽度 Tw=(A 单稳态触发器 (B 施密特触发器 (C 多谐振荡器 T W =2.2RC T W =1.1RC T W =RC6.电路如图所示,指出能实现 1n n Q AQ +=的电路是 ,实现 1n n Q

9、 A Q += 的电路是 ,实现1n n Q A Q +=+的电路是 7.下图所示波形是一个 个无效状态。A 二; B 四 ; C 六; D 八8.半加器的逻辑关系是 ( A 、与非 B 、或非 C 、 与或非 D 、异或9.有四个触发器的二进制计数器,它们有 种计数状态。A 、 8 B 、 16; C 、 256 D 、 64。10.下列函数中等于 AA 、 A+1 B 、 A+A D 、 A (A+B11.图中所示电路中图 的逻辑表达式 AB F = 12.摩根定律(反演律的正确表达式是:( A 、 ; B A B A =+ B 、 ; B A +=+ C 、 ; B A B A +=+

10、D 、 ; B A =+13. 在 555定时器组成的三种电路中, 能自动产生周期为 T=0.69(R1+2R2C 的脉冲信号的电路是 。 施密特触发器 ;单稳态触发器 ;多谐振荡器。14.指出四变量 A 、 B 、 C 、 D 的最小项应为( A 、 (D C AB + B 、 D C A + C 、 D C B A + D 、 CD15.右图 CT54H 系列的 TTL 门电路的输出状态( A 、高电平 B 、低电平 C 、高阻态 D 、无法确定;16.指出下列各种类型的触发器中能组成移位寄存器的应该是( A 、基本 RS 触发器 B 、同步 RS 触发器 C 、主从结构触发器 D 、维持

11、阻塞触发器;17.下列说法正确的是:( A 、单稳态触发器是振荡器的一种 B 、单稳态触发器有两个稳定状态 C 、 JK 触发器是双稳态触发器 D 、振荡器有两个稳定状态18.图示为一简单的编码器,其中 E 、 F 、 G 是一般信号, A 、 B 是输出二位二进制代码变量,今令 AB = 10 ,则输入的信号是 ( 。A 、 E B 、 F C 、 G19.设所有触发器的初始状态皆为 0,找出下图各触发器在时钟信号作用下输出电压波形不为 0的是: 图 。 20.组合逻辑电路任何时刻的输出信号与该时刻的输入信号( ,与电路原来所处的状态( A 、关,无关 B 、无关,有关 C 、有关,无关 D

12、 、有关,有关21.在函数 K=AB+CD的真值表中, F=1的状态有多少个?( A 、 2 B 、 4 C 、 6 D 、 7; E 、 1622.电路如图所示,这是由定时器构成的:( A 多谐振荡器 B 单稳态触发器C 施密特触发器 D 双稳态触发器23.如图所示 TTL 电路中逻辑表达式为 Y=A+B的是 。 24.欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用:( A 、单稳态触发器 B 、施密特触发器 C 、 A/D转换器 D 、移位寄存器25. 74LS138是3线8线译码器,译码为输入低电平有效,若输入为 A 2A 1A 0=100时,输出 01234567Y Y Y

13、Y Y Y Y Y 为A 、 00010000 B 、 11101111 C 、 11110111 D 、 0000010026.下列数中最小数是A 、 (2610 B 、 (10008421BCD C 、 (100102 D 、 (37827.下列触发器中只有计数功能的是 。A 、 RS 触发器 B 、 JK 触发器 C 、 D 触发器 D 、 T 触发器28.逻辑电路如图所示,其逻辑函数式为:( A 、 ; A B + B 、 ; AB +C 、 ; A B + D 、 ; AB +29. 在 图 中 , 选 择 能 实 现 给 定 逻 辑 功 能 A Y =的 电路 。 30. TTL

14、与非门中多余的输入端应接电平是:( A 、低 B 、高 C 、地 D 、悬空31.特性征方程中含有约束条件的触发器是:( A 、主从 RS 触发器 B 、主从 JK 触发器 C 、 JK 边沿触发器 D 、 D 边沿触发器32. CMOS 传输门相当于一个:( A 、与门 B 、非门 C 、或门 D 、开关33.不能用来描述组合逻辑电路的是:( A 、真值表 B 、卡诺图 C 、逻辑图 D 、驱动方程34.下列电路中,不属于组合电路的是:( A 、数字比较器 B 、寄存器 C 、译码器 D 、全加器35.下列逻辑代数运算错误的是:( A 、 A+A=A B 、 A 0= C 、 A ·

15、;A = 1 D 、 A+1=36. NMOS 管的开启电压 U GS(th=2V外加漏源电压 U DD =10V,为使管子截止,则要求 U GS(th(1 >2V (2=2V (3<2V37.二进制数(1011.11 B 转换为十进制数则为:A 、 11.55 B 、 11.75 C 、 11.99 D 、 11.3038. JK 触发器的特征方程为:( A 、 1n n n J K Q Q Q +=+ B 、 Q Q n n K J +=+1 C 、 Q Q n n K J +=+1 D 、 Q Q n K J +=+139.二进制加法计数器从 0 计到十进制数 12时,需要个

16、 个无效状态。A 、 4 B 、 3 C 、 8 D 、 1640.下列逻辑代数运算错误的是:( A 、 A 00= B 、 A+1=A C 、 A A =1 D 、 A+0=A41.如图所示 CMOS 电路中逻辑表达式 Y=A的是 。42.逻辑函数 L (A 、 B 、 C 、 D =(15. 14. 13. 12. 11. 109, 6, 5, 2, 1d m + 化简结果为:( A 、 C D + B 、 C B CD +C 、 C D + D 、 CD +43.当 Cr=0时,移位寄存器处于状态:A 、保持 B 、左移 C 、右移 D 、清除三、判断题1.编码器,译码器,数据选择器都属

17、于组合逻辑电路。 ( 2.请将下列触发器的特性方程与其对应触发器用线连接起来(特性方程中,触发器的输入端用字符 A 、 B .表示 。(1 T 触发器 (a1n n n Q AQ BQ +=+(2 RS 触发器 (b 1n QA += (3 JK 触发器 (c 1 0n n Q A BQ AB +=+=(4 D 触发器 (d 1n n n Q AQ AQ +=+3.化简逻辑函数,就是把逻辑代数式写成最小项和的形式。 ( 4.对于 TTL 数字集成电路来说,在使用中应注意:电源电压极性不得接反,其额定值为 5V 。 ( 5.主从 RS 触发器能够克服空翻,但不能消除不定态。 ( 6.二进制加法计

18、数器从 0计数到十进制 24时,需要 5个触发器构成,有 7个无效状态。 ( 7.在所示的反向器电路中,为了加深三极管的饱和深度,可 以采用下列方法中的哪一种?在可以采用的方法后面画,在不可以采用的方法后面画×。(1三极管的 ( (2减小 R C ( (3减小 R 2( (4减小 E Q ( (5 加大 R 3( 8. “同或”逻辑关系是,输入变量到值相同输出为 1;取值不同,输出为零。 ( 9.有 8个触发器数目的二进制计数器,它具有 256个计数状态。 ( 10.单稳态触发器中,欲加大输出脉冲宽度,可增加输入脉冲宽度。 ( 11.某一时刻编码器只能对一个输入信号进行编码。 ( 1

19、2.要实现图中各 TTL 门电路输出端所示的逻辑关系,各电路的解法是否正确?(a( (b( (c ( (d ( 13.常用逻辑门电路的真值表如下表所示,试判断它们分别属于哪种类型门电路.即 F 1、 F 2、 F 3、 F 4和 F 5分别属于何种常用逻辑门。 F 1 ; F 2 ; F 3 ; F 4 ; F 5 。 14.用二进制代码表示某一信息称为编码。反之把二进制代码所表示的信息翻译出来称为译码。 ( 15.数字钟计时是否准确主要取决于计数器的精度。 ( 16. N 进制计数器可以实现 N 分频; ( 17.利用卡诺图化简逻辑表达式时,只要是相邻项即可画在包围圈中。 ( 18. 下图是

20、用 D 触发器组成的寄存器电路。 当在 u i 端随 CP 脉冲依次输入 1011时, 经过四个 CP 脉冲后, 串行输出端的状态是 1011。 Q 1Q 2Q 3Q 4的初始状态是 0000。 ( 19. TTL 与非门输出端不能并联使用; ( 20.为了确保逻辑输出的确定性, JK 触发器的 J 和 K 输入端不能同时为逻辑高电平 1( 。21.译码器、计数器、全加器、寄存器都是组合逻辑电路。 ( 22.判断图中所示各 CMOS 电路的逻辑表达式是否正确。对者 错的打×。23. C B A Y =的对偶式是 C B A Y +='( 24.连续异或 85个“ 1”的结果是

21、 0 。 ( 25.全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。 ( 26.当 TTL 门电路的输入端接地时,才称之为该输入端所接为逻辑低电平。27.四位移位寄存器经过 4个 CP 脉冲后,四位数码恰好全部移入寄存器,因此可以得到四位串 行输出。 ( 28.对于 TTL 数字集成电路来说,在使用中应注意:不使用的输入端接 1。 ( 29.数据选择器能从多个输入信号中选择 2个信号送到输出器。 ( 30.两个不同最小项乘积恒为零。 ( 31.如果在时钟脉冲 CP=1的期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选 用 TTL 主从型结构

22、的触发器,而应选用边沿型和维持阻塞型的触发器。 ( 32.对于低电平输入有效的基本 RS 触发器,其 RS 端的输入信号不得同时为低电平。 ( 33.对于高电平输入有效的基本 RS 触发器,其 RS 端的输入信号不得同时为高电平。 ( 34.判断下图所示各触发器中哪些触发器的状态 1n n Q Q += 35.要实现图中各 TTL 电路输出端所示的逻辑关系,各电路的接法是否正确。 36.图中均为 TTL 电路,试问哪些电路能实现 CD AB +的逻辑关系? 37. C B A Y =的对偶式是 C B A Y +=' 。 ( 38. TTL 与非门输入端可以接意值电阻。 ( 39.对于

23、 TTL 数字集成电路来说,在使用中应注意。输入端可以串有电阻器,但其数值不应大于关门电 阻。 ( 四、计算题(本题 分,共 题1.利用卡诺图化简 :D C A C B A D C D C A ABD ABC Y +=2.试分析下图时序电路的逻辑功能,写出驱动方程状态方程和输出方程。 3.分别写出如图所示的各触发器次态的逻辑函数表达式。 4.写出如图所示电路逻辑表达式,并将其化简后用最简单的组合电路实现此组合电路。5.如图(a 所示逻辑电路,已知 CP 为连续脉冲,如图(b 所示,试画出 Q 1, Q 2的波形。- 6.用 5G555设计一个多谐振荡器,要求输出脉冲的振荡频率为 f 0 = 2

24、0KHz 占空比 D = 25% 。7.图(a 是 555定时器构成的单稳态电路,已知 u i 和 u c 的波形见图(b 。(1对应画出 u o 的波形。(2估算脉宽 t w 的数值。8.十进制计数器 T4160构成的计数器电路如图所示,试分析该电路是几进制计数器,画出状态 转换图。 T4160的功能表见下表。9.用代数法将下列函数化简为最简与或表达式。(1 ; (AC BC AB C B A ABC Y += (2 G BC E C B D C B C D AC B A Y +=10.在图中所示的时序电路中, X 为控制信号, Q 1、 Q 2为输出信号, CP 为一连续脉冲。(1画出其状

25、态转换图。(2说明电路的功能。11.设计一多数表决电路。要求 A 、 B 、 C 三人中只要有半数以上同意,则决议就能通过。但 A 还具有- 否决权,即只要 A 不同意,即使多数人意见也不能通过(要求用最少的与非门实现 。12.用 555定时器组成的多谐振荡器电路如下图所示,已知:V cc =15V, R 1=R2=5K, C=0.01F 。计算 振荡器振荡周期 T 。13.设计一个组合电路,其输入是十进制数的 8421编码,输出为 3循环码,见真值表。14.某产品有 A 、 B 、 C 、 D 四项质量指标。规定:A 必须满足要求,其它三项中只要有任意两项满足要 求,产品算合格,试列出真值表

26、,通过卡诺图求出产品合格的最简与或表达式,并画出用与非门实现 的逻辑图。15. 电路如图所示, 已知:CMOS 与非门 U OL =0V、 U OH =5V、I OH =0.51mA、三极管 =40、 U BE =0.7V、 U CES =0.2V。为实现 F=AB的逻辑功能,求 R b 的取值范围。16.如图所示电路图中,试问在哪些输入情况输出 Z=1 - 17. 已知 OC 门 I OL 25mA 、 I OH 100, 用 OC 门驱动三极管电路。 已知三极管 =20、 U BES =0.7V、 U CES =0.3V。 求电路中 R b 的到值。18. (1证明等式:C AB C B

27、C A AB +=+(2化简函数:Y 1= mn (0, 1, 3, 5, 8, 9+ d (10, 11, 12, 13, 14, 1519.试分析如图所示电路,写出驱动方程,状态方程,画出状态图,说明计数器类型。20.触发器电路如图所示,试根据 CP , A , B 的波形,对应画出输出端 Q 的波形,设触发器的初试状态 为 0。21.下图是 555定时器构成的施密特触发器,已知电源电压 V CC =12V,求:(1电路的 U T+, U T-和 U T 各为多少?(2如果输入电压波形如图,试画出输出 u O 的波形。(3若控制端接至 +6V,则电路的 U T+, U T-和 U T 各为多少? - 22.将下图所示电路化简成最简与或表达式。23.试判断如图所示电路中硅三极管工作在什么状态?并求集电极电位。五、综合题1.分析下图时序电路的逻辑

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论