移位寄存器模块功能测试2014_第1页
移位寄存器模块功能测试2014_第2页
移位寄存器模块功能测试2014_第3页
移位寄存器模块功能测试2014_第4页
移位寄存器模块功能测试2014_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字逻辑与数字系统实验数字逻辑与数字系统实验实验五:移位寄存器功能测试及设计实验五:移位寄存器功能测试及设计v学习移位寄存器的工作原理;学习移位寄存器的工作原理;v掌握移位寄存器的功能的测试方法。掌握移位寄存器的功能的测试方法。v掌握移位寄存器掌握移位寄存器VerilogVerilog语言实现法。语言实现法。实验目的实验目的实验原理实验原理移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试移位寄存器移位寄存器 移位寄存器移位寄存器是一种具有移位功能的寄存器,是一种具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作是指寄存器中所存的代码能够在移位脉冲的作用下依次用下依次左移左移或或

2、右移右移。既能左移又能右移的移。既能左移又能右移的移位寄存器称为双向移位寄存器,只需要改变左位寄存器称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位。、右移的控制信号便可实现双向移位。实验原理实验原理移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试 A、B、C、D为并行输入端;为并行输入端;QA、QB、QC、QD为并行输出端;为并行输出端;SR为右移串行为右移串行输入端,输入端,SL为左移串行输入端;为左移串行输入端; S1、S0为操作模式控制端;为操作模式控制端; CR为异步清零端;为异步清零端; CP为时钟脉冲输入端。为时钟脉冲输入端。实验原理实验原理-74LS194芯

3、片介绍芯片介绍实验原理实验原理移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试 74LS194有有5种不同操作模式:清零、左移、右移、置数以种不同操作模式:清零、左移、右移、置数以及保持。及保持。S1、S0和和CR 端的控制作用如下表所示。端的控制作用如下表所示。操作输入输出功能描述复位CLR控制S1S0串入SL SRDCBA时钟CLOCKQAQBQCQD10XXX X0 1 0 1X0000清零21101 01 10 1 0 1QBQCQD (SL) (n)左移31010 11 10 1 0 1(SR)QAQBQC(n)右移4111X X0 1 0 1ABCD置数5100X X0 1 0

4、 1QAQBQCQD(n)保持74LS194的使用方法的使用方法实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试1.测试移位寄存器模块测试移位寄存器模块74194的逻辑功能的逻辑功能(1)新建原理图文件)新建原理图文件Test_74194.bdf;如下图;如下图实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试操作输入输出功能描述复位CLR控制S1S0串入SL SRABCD时钟CLOCKQAQBQCQD10XX10 1 0 1X211010 1 0 1311110 1 0 1410110 1 0 1510010 1 0 1(2)编译;)编译;建立波形文建立

5、波形文件;仿真件;仿真;填表。;填表。实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试module lsr4(q,d,clk,cr); input d,clk,cr; output q; reg 0:3q; integer i; always (posedge clk) begin if (!cr) /如果如果cr等于零等于零 q=0; else begin q0=d; for (i=0;i3;i=i+1) qi+1=qi; end end endmodule2、右移位寄存器的、右移位寄存器的Verilog程序程序实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功

6、能及测试右移位寄存器的右移位寄存器的Verilog程序程序-仿真程序仿真程序 for (i=0;i3;i=i+1) 注意:没有注意:没有end结尾结尾 整型数定义关键字:整型数定义关键字:integer;日积月累日积月累移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试实验测试内容实验测试内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试(1)新建项目或打开项目新建项目或打开项目 -*.qpf(2)新建新建Verilog文件文件-*. V(3)编译;建仿真波形文件编译;建仿真波形文件-*.vwf;(4)分配管脚分配管脚:为输入输出信号分析管为输入输出信号分析管脚,编译,生成脚,编译,生成_*.sof文件,下载。文件,下载。 实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试测试表格测试表格操作输入输出复位crd时钟clkQAQBQCQD10XX211311411511实验内容实验内容移位寄存器的逻辑功能及测试移位寄存器的逻辑功能及测试思考题思考题 用用74LS19474LS194构成一个左循环移位寄存器,画出电路图并验证之;构成一个左循环移位寄存器,画出电路图并验证之; 用用74LS194

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论