74系列芯片功能介绍_第1页
74系列芯片功能介绍_第2页
74系列芯片功能介绍_第3页
74系列芯片功能介绍_第4页
74系列芯片功能介绍_第5页
已阅读5页,还剩47页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、74 系列数数字电路7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门Y=AB。7401、74LS01、74HC01 74ALS01 四 2 输入与非门(OCY=AB。7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02四 2 输入或非门。Y=/A+B。7403、74L03、74LS03、74ALS03、74S03、74HC037404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04 六反相器Y=/A。7405、74H05 74L

2、S05 74S05 74HC05 74F05、74ALS05六反相器( OC)Y=/A。7406、74LS06六反相缓冲器/驱动器(OG高压输出)Y二/A;是7405高耐压输出型,耐压30V。7407、74LS07、74HC07六缓冲器/驱动器(OC高压输出)Y=A; 30V 耐高压输出。7408、74LS08 74F08 74ALS08 74S08 74HC08 74C08四 2输入与门Y=AB。7409、74LS09 74F09、74ALS09 74S09 74HC09四 2 输入与门( OC)Y=AB。7410、74H10、74L10、74LS10、74ALS10、74S10、74HC1

3、0、74C10 74H11、74LS11、74S11、74F11、74ALS11 74HC11 三 3 输入与门 Y=ABC。7412、74LS12、74ALS12三 3 输入与非门(OCY=ABC。7413、74LS13双4输入与非门Y=ABCD。7414、74LS14、74HC14、74C1474H15 74LS15 74ALS15 74S15 三 3 输入与门(0QY=ABC。74 1 6、 74 LS 1 6六反相缓冲器 / 驱动器Y=/A;7417、74LS17六缓冲器/驱动器(0C高压输出)Y=A; 1 5V 耐压输出。74LS18双四输入与非门(施密特触发)Y二二/ABCD低电平

4、带负载能力是 74LS13的1/8。74LS19六反相器(施密特触发)丫二丫二/A;低电平带负载能力是74LS14的1/8。7420、74H20、 74L20、 74F20、 74 ALS20、 74LS20、 74S20、 74HC20、74C20双四输入与非门Y=/ABCD7421、74F21、74 ALS 21、74LS21、74HC21 双四输入与门Y=ABCD7422、74H22 74LS22、74S22、74ALS22 74HC22双四输入与非 门(OCY二二/ABCD是74XX 20的集电极开路型。7423 可扩展双 4 输入或非门(带选通端)1Y二二/1G(1A+1B+1C+1

5、D)+X, 2Y二二 /2G(2A+2B+2C+2D),X=746的输口 出。74LS24 四 2 输入与非门Y二二/AB;是74LS132低电平负载能力的1/8。7425 双 4 输入或非门(带选通端)Y=/G(A+B+C+D)7426、74LS26四2输入与非门(0C高压输出)Y二二/AB; 7403高耐压型,15V耐压输出。7427、74LS27、74F27、74ALS27 74HC27三 3 输入或非门7428、74ALS28 74LS28四2输入或非缓冲器Y=/A+B7430、74H30、74L30、74LS30、74ALS30、74S30、74HC30、74D30 8输入与非门Y=

6、ABCDEFGH7445BC十进制译码器/驱动器用作灯、继电器或MOS区动器;能吸收80mA电流;在BCD无效 输入状态下,所有输出维持高电平。功能表与74LS42相同。7446A/47、A74L46A/47、74LS47 BCD七段译码器 / 驱动器集电极开路输出直接驱动指示指示器;试灯输入;前 /后沿零灭 灯控制;灯光强度调节能力; 有效低电平输出; 驱动器输出最大电压; 46A、L46 为 30V、L47、LS47 为 15V;吸收电流,46V、47A 为 40mA L46、 L47 为 20mA, LS47O 24 mA。 7446与 74246、 7447与 74247分 别字形不同

7、,其他相同,可以互换。输入数据为 8421 码。功能表7448、74LS48 74C48BCD七段译码器/驱动器有效高电平输出; 内部有升压电阻因而无需外部电阻; 试灯输入; 前/后沿零灭灯控制;有灯光强度调制能力;输出最大电压 5.5V ;吸 收电流:7448为6.4 mA、74 LS48为6 mA。引脚图7446A相同。7449、74LS49 BCD七段译码器/驱动器高电平有效; 集电极开路输出; 灭灯输入;有灯光强度调制能力;74LS49输出电压最大5.5V,吸收电流8 mA。功能表7450、74H 50二2输入双与或非门一门可扩展;丫二丫二/AB+CD+X, X=746(的输出(745

8、0)或 X=74H60/74H62的输出(74H5C)。74L51、 74LS51、 74HC51、 74F51、 74C512 输入/3 输出双与或非 门1Y 二心二心A?1B?1C)+(1D?1E?1F)2 丫丫=/(2A?2B)+(2C?2D)。74HC58 2输入/3 输入(可扩展)1Y =1A?1B?1C+1D?1E?1F2 丫丫=2A?2B+2C?2D7460、 74H60双 4 输入扩展器最大并行连接数是4;对于7460,X二二ABCDl接到7423,7450 或7453的X和/X输入端时);对于74H6Q X=ABCD连接到7450,74H53 或74H55的X和/X输入端时)

9、。74H61 三 3输入扩展器74H62 四组输入与或扩展器X二二AB+CDE+FGH+连(接到 74H50, 74H53或 74H55的 X和 /X 输入 端时) 。74LS63六电流读出接口门Y=A将低电平输入电流转为低电平输出电压,将高电平输入电流转为输出电压;输入电流在50卩A以下时,输出为低电平,输入电 流在200卩A以上时,输出为高电平。74S64 74F64、74S65 4/2/3/2输入与或非门Y二二/ABCD+EF+GHI+JK74S64为图腾柱输出,74S65为集电极开路 输出。7468 双十进制计数器计数器 1 为二进制和五进制, 计数器 2 为十进制;初级能以 50MH

10、z 计数。7470与输入 J-K 正沿触发器(带置位和清除端)功能表74H71与或输入主从触发器(带预置端)功能表74LS71 与输入 RS 主从触发器(带预置和清除端)功能表7472、74H72、74L72 与输入 J-K 主从触发器(带预置和清除端) 功能表7473、74H73、74L73、74LS73、74HC73、74C73 双 J-K 主从触发 器(带清除端)功能表( 7473、74H73、74L73)7474、74 H74、74F74、74ALS74、74L74、74LS74A、74S74、74HC73、74C74双D型正沿触发器(带预置和清除端)功能表7475、74L75、74L

11、S75 74HC75 4 位双稳态 D型锁存器功能表7476、74 H76、 74LS76、 74HC76、 74C76双 J-K 主从触发器(带预置和清除端)功能表( 7476、 74H76)功能表( 74LS76、 74HC76、 74C76)74LS77、 74HC77 4位双稳态锁存器功能表74LS78A 74HC78双 J-K负沿触发器(带预置、公共清除和公共时钟端)功能表7480 门输入全加器功能表7482 2 位二进制全加器执行两个2位二进制的加法,每一位都有和(艺)输出,由第二位产生最后的进位( C2)。功能表7483A、74LS83A、74HC83、74C83 4位二进制全加

12、器(带超前进位) 功能表执行两个4位二进制数加法,每位有一个和(艺)输出,最后的进位(C4)由第4位提供;4位内部均有超前进位,产生进位项一般为10ns;与74283、74LS283功能相同,弓I脚排列不同。7485、 74LS85、 74F85、 74AL85、 74HC85、 74C85 4 位幅值比较器功能表74LS86、 74F86、 74ALS86、 74HC86、 74C86 四 2 输入异或门Y=A B=74H874 位二进制原码 / 反码、 O/I 电路功能表7490A、 74L90、 74LS90、 74C90 十进制计数器二分频和五分频;有门复零输入及门复置 9输入(提供B

13、CDS的补码 应用中使用);为利用计数器最大计数长度,可将B输入接QA输出, 输入计数脉冲加到输入 A之后,输出如功能表所述;将 QD输出接A 输入,并把输入计数加到在输出 QA处产生十分频方波的B输入,可 获得对称的十分频计数。复位/ 计数功能表 7491A、74L91、74LS91、74HC918 位移位寄存器7492A、74LS92、74HC92 十二分频计数器 二分频和六分频;有复位输入。7493A、74L93、74LS93、74HC93、74C93 4 位二进制计数器 二分频和六分频;有复位输入。功能表7494 4 位寄存器 执行右移操作,用作串入串出寄存器或双源并串转换器。 预置功

14、能表(位 A ,所有的典型) 7495A、74LS95B、74HC95、74C95 4 位并行存取移位寄存器 具有并行和串行输入、 并行输出、 模式控制和二个时钟输入; 有三种 运算方式,并行写入、右移(方向从 QA向QD、左移(方向从QD 向 QA)。7495 功能表7496、 74L96、 74LS96、 74HC96 5 位移位寄存器寄存器 完成二进制数据的并串或串并转换。功能表7497 同步 6 位二进制系数乘法器 执行固定系数或可变系数的分频;典型最高时钟频率32MHz当清除、选通和允许输入为低电平时, 计数器开始工作, 输出频率等于输入频率乘以输入系数M再除以64,即输出频率=M输

15、入频率/64,式中M=F?25+E?24+D?23+C?21+A?20状态与(或)系数功能表741008 位双稳态锁存器功能表74H101 与或输入 J-K 负沿触发器(带预置端)功能表74H102 与输入 J-K 负沿触发器(带预置和清除端)功能表74H103 双 J-K 负沿触发器(带清除端)功能表74H106 双 J-K 负沿触发器(带预置和清除端)功能表74107、74LS107A、74HC107、74C107 双 J-K 触发器(带清除端)功能表7410874109、74LS109A 74F109、74ALS109 74HC109双 J-K 正沿触发器(带预置和清除端)功能表7411

16、0、74F110与输入J-K主从触发器(带数据锁定)功能表74111、 74F111 双 J-K 触发器(带数据锁定)功能表见 74110、74LS112A 74F112、74ALS112 74S112、74HC112双 J-K 负沿触发器(带预置和清除端)功能表74LS113A 74S113 74F113、74ALS113 74HC113双 J-K 负沿触发器(带预置)功能表74LS114A 74F114 74ALS114 74F114 74HC114双 J-K 负沿触发器(带预置 公共清除和公共时钟端)功能表与74LS112A相同。74116 双 4 位锁存器功能表0双脉冲同步器 / 驱动

17、器产生具有控制功能的单个或一系列同步脉冲; 锁存工作保证输出脉冲 不被削波;高扇出的互补输出起接驱动系统时钟线。功能表174L121 单稳多谐振荡器外接电容CEXT(正)禾口 REXT/CEXT之间。使用内部定时电阻将 RINT 接Vcc,为提高脉冲宽度的精度和重复性,可在 REXT/CEXT口 Vcc之 间外接一电阻,而将 RINT开路。功能表74122、 74L122、 74LS122 可再触发单稳多谐振荡器 外接定时电容接CEXT和REXT/CEX之间。为提高脉冲宽度的精确性 和重复性,可在REXT/CEXTfl Vcc之间外接一电阻,而将RINT开路, 使用内部定时电阻时将 RINT接

18、Vcc为得到可变脉冲宽度,可在RINT(或REXT/CEX)T和Vcc之间外接一可变电阻。功能表74123、74L123、74LS123、 74HC123双可再触发单稳多谐振荡器可在CEXT和REXT/CEXT之间外接一定时电容。为改善脉冲宽度的精 确性和重复性,可在 REXT/CEX和Vcc之间外接一电阻,而将 RINT 开路。为得到可变脉冲宽度,可在 RINT(或REXT/CEXT和Vcc之间 外接一可变电阻。功能表74LS124、74S124双压控振荡器工作频率范围在0.12Hz和85MH(S124)之间。输出频率:74 LS124 为 1 X 10-4/CEXT; 74L124为 5X

19、 10-4/CEXT。74125、74LS125A、74HC125 四总线缓冲门(三态)当C=“0”时,丫二丫二A当C二二“ 1”时,输出为高电阻。74126、74LS126A、74HC126 四总线缓冲门(三态)当C二二“ 1”时,丫二丫二A当C=“0”时,输出为高电阻。丫二丫二/A+B74HC131、74LS131 3-8 线译码器(带地址锁存)功能表74132、74LS132、74S132、74F132、74HC132 四 2 输入与非施密特 触发器触发器Y=/AB。74 S133、74ALS133、 74LS133、 74HC133 13输入与非门Y/ABCDEFGHIJKLM74 S

20、134 12输入与非门(三态)输出控制端为低时,Y=/ABCDEFGHIJKL输出控制端为高时,输出禁 止。74 S135四异或/异或非门功能表74136、74ALS136、74LS136、74 ALS136、74HC136 四 2输入与或 门( OC)Y=A B=74LS137、74S137、74ALS137、74HCT137、74HC1373-8 线译码器(带地址锁存)功能表74 LS138、74S138、74F138、74ALS138、74HCT138、74HC138 3-8线译码器 /多路转换器功能表74 LS139、74S139、74HC139、74HCT139 双 2-4 线译码器

21、 / 多路 转换器.功能表74S140双4输入与非线驱动器(50Q)Y=/ABCD。0BCD-十进制译码器/驱动器直接驱动充气冷阴极显示管; 全部译码输入保证无效码的所有输 出都截止;NPN输出三极管在55V以下,最大反向电流为50mA功能表1BCD计数器/4位锁存器/BCD译码器/驱动器包括一个十分频(BCD计数器、一个4位锁存器和一个译 码器/Nixie管驱动器;计数器可接受达20MHZ勺输入时钟脉冲频率; 驱动器的输入与 74141 相同。功能表74143、 74144 4 位计数器 / 锁存器、七段发光二极管 / 灯驱动器74143,恒定电流15mA输出范围15V; 74144,指示器

22、15V 以上,25mA以上, 0C输出。74145功能表74147、74LS147、74HC147 10线十进制-4线BCD优先编码器功能表74148、 74LS148、 74F148、 74HC148 8-3线优先编码器功能表74 HC1498-8 线优先编码器功能表74150、 74 HC150、 74C150 16选 1 数据选择器(反相)功能表74151A、 74 LS151、 74F151、 74ALS151、 74S151、 74 HC151、 74C1518 选 1 数据选择器功能表74152A、 74 LS152、 74 HC152 8 选 1 数据选择器功能表74153、 7

23、4 L153、 74F153、 74ALS153、 74 LS153、 74S153、 74 HC153双 4 选 1 数据选择器功能表74154、74 L154、74 LS154、74 HC154、74C154、74ALS154 4-16线译码器 / 多路分配器功能表74155/156 、74 LS156/74 LS155 、74 HC155/74 HC156、 74ALS155/156 双 2-4 线译码器 / 多路分配双 2-4 线译码器,双 1-4 线分配器,三八线译码器, 1-8 线分 配器;155为图腾输出;156为0C输出。功能表( 2 线-4 线译码器或 1 线-4 线多路分配

24、器)74157、74F157、74ALS157、74 L157、74 LS157、74 S157、74 HC157、 74C157 四 2 选 1 数据选择器(同相)功能表74 LS158、74 S1 58、74F1 58、74ALS1 58、74 HC158 四 2 选 1 数据选择器(反相)引脚图与 74157 相同。功能表74159、74 HC1594-16 线译码器 / 多路分配器( OC)引脚图和功能表同 7415474160/161/162/16 、 74ALS160/161/162、 74LS160A/161A/163A、74S160/161/162/163 、74HC160/1

25、61/162/163 、74F160/161/162/163 、74C160/161/162/163 同步 4 位计数器160 为十进制计数器,直接清除; 161 为二进制计数器,直接清 除;162 为十进制计数器,同步清除; 163 为二进制计数器,同步清 除。两个高电平有效允许输入 P和T及动态进位输出使计数器易于级 联;T允许动态进位输出;在允许态若计数器外于最大值的状态,动 态进位输出变为高电平;对于160和162,动态进位输出=TQATQBTQCTQD功能表( 160/161 )74164、74 L164、74F164、74ALS164、74LS164、74 HC164、74 C16

26、48 位移位寄存器(串入并出)功能表74165、74 LS165、5、74 C165 8位移位寄存器(并入、互补串出)功能表74166、74 LS166、74 HC166、74F166 8 位移位寄存器(串 并 行串出)功能表74167BCD同步系数乘法器固定频率或可变频率的分频;典型最高时钟频率 32MHz当清除 选通置9和允许输入为低电平时,计数器开始工作,输出频率= M? 输入频率 /10 ,式中 M=D?23+C?22+B?21+A?20状态与 / 或系数功能表74 LS168A/169A、74F168/169、74A LS168/169、74 LS168/169 、74 HC168/

27、169 可预置 4 位同步可逆计数器168 为可预置超前进位可逆十进制计数器; 169 为可预置超前进 位可逆二进制计数器; 记数和预置操作完全同步; 快速记数时内有超 前进位;作 n 位级联的进位输出;时钟电路完全独立。功能表74170、74 LS170 4X4 寄存器阵(OC读/ 写寻址分开,可同时进行读和写;存放时间典型值20ns 组成4 位 4 字;可扩展到 n 位 1024 字;集电极开路输出; 74 LS670 与本 电路相似,只是为三态输出。写功能表74172 多口寄存器阵(三态)独立的读写地址可同时进行读写;每个都采用 2 位 8 字结构;三 态输出。74173、74LS173

28、、74HC173、74C173 4 位 D 型寄存器(三态) 功能表74174、74LS174、74F174、74ALS174、74S174、74HC174、74C174 六 D 型触发器(带清除端)功能表74175、74LS175、74F175、74ALS175、74S175、74HC175、74C175 四 D 型触发器(带清除端)功能表74176 可预置十进制计数器功能表十进制( BCD)二五混合进制74178、74179 4 位并行存取移位寄存器178、 179 功能表74180、74 HC1809位奇偶数发生器 / 校验器功能表74181、74LS181、74S181、74F181、

29、74 HC181 算术逻辑单元 / 功 能发生器能实现两个 4位字的 16种二进制算术运算及 16种逻辑运算(见 表a和表b);当与74182、74S182或74HC182超前进位电路共同使 用时,可完成高速算术运算; 若该电路引脚名称如引脚表所示, 则可 兼容有效高或有效低数据;该电路也可用作比较器, A=B输出是集电 极开路。功能表引脚表74182、74 S182、74F182、74 HC182超前进位发生器74 H183、74LS183 74 HC183双进位保存全加器功能表(每个加法器)74184BCDC进制转换器BC二进制转换器;可编程产生BCD9勺补码或BCD1啲补码BCDC进制转

30、换器功能表BCD9或 10的补码转换器功能表74185A二进制一BCD转换器引脚图与 74184 相同。功能表74190、74LS190、74F190、74 A LS190 、 74 HC190可预置BCD十进制同步可逆计数器(带方式控制)功能表74191、74LS191、74F191、74 A LS191、74 HC191 可预置二进制 同步可逆计数器(带方式控制)引脚图与 74190 相同。功能表74192、 74L192、 74LS192、 74F192、 74 A LS192、 74 HC192、 74C192可预置BCDf进制同步可逆计数器(双时钟带清除)功能表74193、 74L1

31、93、 74LS193、 74F193、 74 A LS193、 74 HC193、 74C193可预置4位二进制同步可逆计数器(双时钟带清除)引脚图与 74192 相同。功能表74194、74L194、74F194、 74S194、 74 HC194 4 位双向通用移位 寄存器典型最高时钟频率:74194、74LS194A为 36MHz74S194为 105MHz74 HC194的典型工作频率为454MHz功能表74195、 74LS195A、 74F195、 74S195、 74 HC195、 74 C195 4 位并 行存取移位寄存器典型最高时钟频率:74195、74LS195A为 39

32、MHz4S195为 105MHz74 HC195的典型工作频率为45MHz功能表74196/74197、 74LS196/197、 74S196/197 可预置十进制 / 二进制 计数器196可进行BCD进制、二一五进制计数,197为二进制计数。功能表741988 位移位寄存器并行寄存;右移(方向 QA到QH ;左移(方向QH到QA ;禁 止时钟。功能表741998 位移位寄存器并行寄存;移位(方向QA到QH ;禁止时钟。功能表74221、74LS221、74 HC221、74 C221 双单稳态多谐振荡器(有 施密特触发器引脚图与 74LS123 相同。功能表74S226 4 位并行锁存总线

33、收发器系统总线控制器用的通用收发器; 双排 4 位透明锁存器; 三态输出直 接驱动总线总线控制功能表输出控制功能表74HC237、74ALS237、74HCT2373-8 线译码器(带地址锁存功能表74HC238、74HCT2383-8 线译码器 / 多路分配器功能表74HC239 双 2-4 线译码器 / 多路分配器功能表74LS240、74F240、74ALS240、74HCT240、74S240、74HC240、74C240 八反相缓冲器 /线驱动器/ 线接收器(三态)当/1G和/2G同时为H时,Y二高阻;当/1G和/2G同时为L时,Y二/A。74LS241、74F241、74ALS24

34、1 74HCT241 74S241、74HC241 八缓冲器/线驱动器 /线接收器(三态)当/1G为H、/2G为L时,Y镐阻;当/1G为L、/2G为H时,Y=A 74LS242/243、 74F242/243、 74ALS242/243、 74HCT242/243、 74HC242/243、 74C242/243 四总线收发器(三态) /线驱动器 可在数据总线之间进行双通道异步通讯; 控制输入端的状态既决定数 据流的方向又决定数据口的模式; 242 为三态反相输出。功能表( 74LS242/243)功能表( 74HC242/243)74LS244、 74F244、 74ALS244、 74HC

35、T244、 74S244、 74HC244、 74C244八缓冲器 /线驱动器 /线接收器(三态)当/1G、/2G为H时,Y镐阻;当/1G、/2G为L时,Y=A74LS245 74F245 74ALS245 74HCT245 74HC245八缓冲器(三态)/ 线驱动器74246、74247、74LS247 BCD-七段译码器/驱动器低有效,集电极开路输出直接驱动显示器;有灯测试装置;前沿 /后 沿零熄灭; 能调节灯光强度; 246 耐压为 30V, 247 耐压为 15V; 74246 与 7446、74247与 7447字形不同,其他相同,因而可以互换。 功能表74248/249、74LS2

36、48/249BCD-七段译码器 / 驱动器有驱动灯缓冲器的有效高电平输出;有灯测试装置;前沿 /后沿零熄 灭;能调节灯光强度; 248 为有升压电阻, 249 为集电极开路输出, 引脚图与 74246 相同。功能表74251、 74LS251、 74F251、 74ALS251、 74S251、 74HC251 8 选 1数据选择器 / 驱动器(三态)功能表74LS253、 74S253、 74F253、 74ALS253、 74HC253 双 4 选 1 数据选择器(三态)功能表74LS256、 74F256 双 4 位可寻址锁存器功能表74LS257A、 74F257、 74ALS257、

37、 74S257、 74HC257 四 2 选 1数据选 择器(三态、同相)三态输出直接与系统总线接口,74LS257A吸收电流比74LS257大两倍。功能表74LS258A、 74F258、 74ALS258、 74S258、 74HC258 四 2 选 1数据选 择器(三态、反相)三态输出直接与系统总线接口,74LS258A吸收电流比74LS258大两倍。功能表74259、74LS259、74F259、74ALS259、74HC259 8位可寻址寄存 器功能表8 位并行输出存贮寄存器存贮时进行串并行转换;异步并行清除;有 效高电平译码器;可扩展成 n 位应用;有四种不同的功能模式。 锁存选择

38、表74LS260、74S260、74F260双 5 输入或非门Y/A+B+C+D+E74LS2612X4位并行二进制乘法器5位积一般26ns;同步操作锁存输出;可扩展成 m位Xn位运用。 功能表74265 四互补输出电路单元 1 和 4; Y二二/A, W=A 单元 2 和 3; Y二二/AB,W=AB74LS266、74HC266四 2 输入异或非门( OC)Y二二/A B =A?B + /A?/B。74273、74LS273 74S273 74F273 74ALS273 74HC273八 D型触 发器(带清除端)功能表74S2744X4位二进制乘法器(三态)三态输出:在45ns (典型)内

39、给出8位乘积;可给出位n位Xn位二 进制数因数积;当任一(或两个)G输入为高时,则所有八个输出都 截止。74276 四 J-K 触发器有滞后作用的负沿触发,时钟是独立的,滞后电压一般为200m V典型时钟输入频率50MHz缓冲输出。功能表742784位级联优先寄存器(输出可控)锁存数据输入,优先输出门。功能表74279、74LS27& 74HC279 四 /R/S 锁存器 双嵌位输入,图腾柱输出。功能表74 LS280、 74S280、 74F280、 74ALS280、 74HC2809 位奇偶数产生器/ 校验器功能表74S281 4 位并行二进制累加器有 15 种算术 / 逻辑操作; 有全

40、部移位功能; 可扩展成处理全超前进位 的 n 位字。算术功能表逻辑功能表 移位模式功能表74283、74LS283、74S283、74F283、74HC283 4 位二进制全加器 (带超前进位)功能与7483A、74LS283Affi同,只是表与 7483A相同。04X4位并行二进制乘法器(产生高位积)0C输出,产生高位积;一般在40ns内实现两个二进制数的位积乘法;可扩展成N位Xn位应用,16位积一典型70ns、32乘积一典型103ns。14X4并行二进制乘法器(产生低位积)OC输出,产生低位积;74284和74285可作为一组来使用;4X4以一些部分乘积用全加器合计。74290、 74LS

41、290 十进制计数器二分频和五分频;有门置零及门置 9 输入。电性能和功能分别与 7490A和74LS290A相同,只是改变了引线排列。BCD计数时序二五混合进制复位/ 计数功能表74 LS292、 74HC292 可编程分频器 / 数字定时器(最大 231)链式计数分频;从 22 的 231 数字程序。功能表74293、 74 LS293、 74HC2934 位二进制计数器二分频和八分频:有门置零输入。电性能和功能分别与7493A和74LS93相同,只是改变了引线排列。计数时序复位/ 计数功能表74 LS294、74HC294可编程分频器/数字定时器(最大215) 链式计数分频;从 22 的

42、 215 数字程序。功能表74 LS295B 4 位双向通用移位寄存器(三态)吸收电流三倍于LS295A并行输入,并行输出;三种操作模式,并 行寄存、右移(方向 QA到QD、左移(方向QD到QA。功能表74 LS2977 数字锁相环功能表(边沿控制相位检验器) 功能表(异或逻辑相位检验器)K控制端功能表74298、 74 LS298、 74F298、 74HC298 4 位 2 选 1 数据选择器(寄存 器输出)功能表74 LS299、 74 S299、 74F299、 74A LS299、 74HC299 8位双向通用移 位/ 存贮寄存器有多路输入 / 输出线;四种工作模式,保持(存贮)、左

43、移、右移、 送数;三态输出直接驱动总线;74LS323与本电路相似,但有同步清 除。功能表74LS320 晶体控制振荡器晶体控制振荡器/时钟脉冲,工作频率范围1Hz20MHz TTL电平 2 相输出,高电平( 5V-12V) 2 相输出。74LS321 晶体控制振荡器与74 LS320相类似,但有两个TTL电平减计数输出F/2和F/4。74 LS322/74F322 带符号扩展的 8 位移位寄存器多路输入 / 输出;三态输出直接驱动总线;有符号扩展功能;直接无 条件清除。功能表74LS323、74S323、74F323、74ALS323、74HC323 8 位通用移位 / 存贮寄存器有多路输入

44、 / 输出线;四种工作模式,保持(存贮)左移、右移、送数;三态输出直接驱动总线;74LS299与相电路相似,但有异步复位。功能表74LS324 压控振荡器(双相输出、允许控制)输出频率由外接元件决定;可在30120Hz之间任一频率下工作;若 在频控和范围输入端加2伏电压,则输出频率近似为(10-4CEXT有 互补输出。74LS325 双压振荡器(双相输出) 有两个独立的压控振荡器;输出频率由外接元件决定;可在 0.12Hz 和30MHZ之间任频率下工作;有互补输出。74LS326双压控振荡器(双向输出、允许控制) 两个独立的压控振荡器;输出频率由外接元件决定;可以 0.12Hz 和30Hz之间

45、任一频率下工作;有允许输入端;有互补输出。74LS327 双压控振荡器(单相输出) 两个独立的压控振荡器;输出频率有外接元件决定;可在 0.12Hz 和30MHz之间任意频率下工作。74S340、74S341、74S344 八缓冲器 / 线驱动器(三态)引脚图分别与 74LS240、 74LS241、74SL244 相同。功能表( 74LS340)功能表( 74LS341)功能表( 74LS344)74LS347 BCD-七段译码器/驱动器是74LS347R的抵压型;集电极开路输出,直接驱动指示器;有灯测试;前沿 / 后沿零灭灯;能调节灯产亮度;有效低电平输出;吸收电流24mA驱动器输出最大电

46、压7V,电流35 mA弓I脚图和功能表与 74LS47 相同。74LS3488-3 线优先编码器(三态) 将 8 个数据线编码为 3 线二进制(八进制)。功能表74351 双 8 选 1 数据选择器(三态)功能表74LS352、74F352、74ALS352 74HC352双 4 选 1 数据选择器(反相)74LS153的反相输出型。功能表74LS353、74F353、74ALS353、74HC353 双 4选 1数据选择器(三 态、反相)74LS253反相输出型。功能表74LS354/356、74HC354/356 8选 1数据选择器(三态、带地址锁存) 三态输出;带地址锁存;数据寄存器可选

47、择锁存( 354)或边沿触发 (356)。功能表74LS362 四相时钟发生器 / 驱动器用作TMS990C或其他微处理的时钟发生器/驱动器;高电平四相输出;互补TTL四相输出;由晶体或电容控制的自给振荡器;可外接振荡器; 使复位信号同步的施密特触发输入的时钟 D型触发器。74LS363八D锁存器(三态)VOH电平最小3.65V; 74LS363与本电路相似,只是典型 VOH最小为2.4V 。功能表74LS364八D触发器(三态)边沿触发D型触发器;VOH电平最小3.65V ; 74LS374与本电路相似, 只是典型VOH最小为2.4V。功能表74365A/366A、74LS365A/366A

48、 74F365A/366A 74HC365A/366A六缓冲器/总线驱动器(三态)三态输出; 365 为同相数据输出; 366为反相数据输出; /G1、/G2 为 公共控制。功能表74367 A/368A 、74LS367A/368A、74F367A/368A、74HC367A/368A 六 缓冲器/总线驱动器三态输出;367为同相输出;368为反相输出;G1非控制四个门(1 4), G2非控制其余二个门。功能表74LS373、74ALS373、74HCT373、74HC373、74S373、74F373、74C373八 D 触发器(三态) 三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿

49、触发;74LS363与74LS373相似,只是具有与 M0取口较高的VOH功能表74LS374、74ALS374、74HCT374、74HC374、74S374、74F374、74C374 八 D 触发器(三态)三态输出;置数全并行存取;缓冲控制输入; 时钟脉冲正沿触发;74LS364与74LS374相似,只是具有与MOS接口 较高的 VOH。功能表74LS375、74HC375 4位双稳态 D 型锁存器电性能和功能与74LS75相同,只是引脚排列不同。功能表(每个触发器)74376 四 J-K 非触发器 全缓冲输出;典型时钟输入频率 45MHz。功能表(每个触发器)74LS377、74F37

50、7、74S3777 八 D 触发器74XX273与本电路相似,只是有一个公共允许,而不是公共清除器。 功能表(每个触发器)74LS378、74F378、74S378、 74HC378 六 D 触发器74XX174与本电路相似,只是有一个公共允许,而不是公共清除器。功能表与74LS377相似。74LS379 74F379 74S379 74HC3794 D 触发器74XX175与本电路相似,只是有一个公共允许,而不是公共清除器。 功能表(每个触发器)74LS381/382、74F381/382、74S381 算术逻辑单元 / 功能触发器( 8 个功能)全并行4位算术逻辑单元;74LS381的G和

51、P输出具有超前进位级联;74LS382具有动态进位(Cn+4和溢出(OVR输出。与74LS382引脚图相比较,74LS382的第13、14脚分别为OVR和Cn+4功能表74LS384 74F384 74HC384 8位XI位2的补码乘法器2 的补数乘法;仅乘绝对值;可级联到任意位; 8 位被乘数据串行输出;LS384的典型最高时钟频率40MHz级联时,将一个电路的 艺输 出接后一电路的 K 输入,用模式输入指示哪个电路包含有最高位。 功能表74LS385、74F385四串行加法器 / 减法器缓冲时钟脉冲和直接清除输入; 2 的补数独立加 / 减;四个独立的和 (艺)输出,每个都与受S宁/A控制

52、端控制的各自的A与B输入有关。功能表74LS386、74HC386 四 2 输入异或门Y=A B=74390、74LS390、74HC390 双 4 位十进制计数器二一五进制或BCD 7409A和7L S90的两种型号;A和B触发器 都有独立的时钟,可构成两个分频和两个分频计数器;高电平清除, 置所有 4 个输出为低电平。BCD计数时序二五混合进制74393、74LS393、74HC393 双 4 位十进制计数器 (异步清除 )7493A、74LS93型,QA在内部连接输入B,高电平清除,置所有 4 个输出为低电平。功能表74 LS395、74F395 4 位可级联移位寄存器(三态)三态4位可

53、级联并入并出移位寄存器;74LS395A的吸收电流三倍于 74LS395。功能表74LS3968 位存贮寄存器功能表74LS398/399、74F398/399、74S398/399 4位 2选 1数据选择器74 LS398为双端输出,74LS399为单端输出;74 LS398与74 LS298 相似,只是采用倒相时钟。功能表74S412、74F412 多模式缓冲锁存器(三态)三态输出; 模式输入或选择输入可使输出在被使或被禁止的状态 下进行存贮;高电平输出典型值为 4V,可直接驱动大部分MOSt路; 可与英特尔 312 或 8212直接互换。数据锁存功能表状态触发器功能表74LS422可再触

54、发单稳态多谐振荡器(带清除)两个振荡器各有一个负触发输入端 A和一个正触发输入端B,每 端又可作禁止输入; 清除输入端低电平单脉冲可实现清除, 但不会被 清除触发。功能表74LS424二相时钟发生器/驱动器用作驱动所有8080A微处理;可以驱动12伏线;包括有晶体振 荡器,1 个九分频时钟相位发生器, 2 个高电平驱动器和辅助电路; 可与英特尔 8224 互换。7442 四门总线缓冲器(三态)C为高电平时,Y为高阻输出;C为低电平时,丫二丫二A7446 四门总线缓冲器(三态)C为低电平时,Y为高阻输出;C为高电平时,丫二丫二A若将丫丫到VCC 钳位二极管除去则完全与 74125相同;引脚与 7

55、4425 相同。74S428、74S438 系统控制器和总线驱动器双向数据通道:可与英特尔 8228 和 8238 互换。状态字表0/441/442/443/444 、74HC442/443/444 四 3 向总线收发器74 S440/441 为 0C输出,74LS442/443/444 为三态输出7400 TTL 2 输入端四与非门7401 TTL 集电极开路 2 输入端四与非门7402 TTL 2 输入端四或非门7403 TTL 集电极开路 2 输入端四与非门7404 TTL 六反相器7405 TTL 集电极开路六反相器7406 TTL 集电极开路六反相高压驱动器7407 TTL 集电极开

56、路六正相高压驱动器7408 TTL 2 输入端四与门7409 TTL 集电极开路 2 输入端四与门7410 TTL 3 输入端 3 与非门74107 TTL 带清除主从双 J-K 触发器74109 TTL 带预置清除正触发双 J-K 触发器7411 TTL 3 输入端 3 与门74112 TTL 带预置清除负触发双 J-K 触发器7412 TTL 开路输出 3 输入端三与非门0TTL 单稳态多谐振荡器1TTL 可再触发单稳态多谐振荡器2TTL 双可再触发单稳态多谐振荡器0TTL 三态输出高有效四总线缓冲门1TTL 三态输出低有效四总线缓冲门7413 TTL 4 输入端双与非施密特触发器7413

57、2 TTL 2 输入端四与非施密特触发器74133 TTL 13 输入端与非门74136 TTL 四异或门74138 TTL 3-8 线译码器 / 复工器74139 TTL 双 2-4 线译码器 / 复工器7414 TTL 六反相施密特触发器74145 TTL BCD十进制译码/驱动器7415 TTL 开路输出 3 输入端三与门0TTL 16 选 1 数据选择 / 多路开关1TTL 8 选 1 数据选择器0TTL 双 4 选 1 数据选择器1TTL 4 线 16 线译码器2TTL 图腾柱输出译码器 / 分配器3TTL 开路输出译码器 / 分配器4TTL 同相输出四 2选 1 数据选择器5TTL

58、 反相输出四 2选 1 数据选择器7416 TTL 开路输出六反相缓冲 /驱动器0TTL可预置BCD异步清除计数器1TTL 可予制四位二进制异步清除计数器2TTL可预置BCD同步清除计数器3TTL 可予制四位二进制同步清除计数器74164 TTL 八位串行入 / 并行输出移位寄存器74165 TTL 八位并行入 / 串行输出移位寄存器74166 TTL 八位并入 / 串出移位寄存器74169 TTL 二进制四位加 / 减同步计数器7417 TTL 开路输出六同相缓冲 / 驱动器74170 TTL开路输出4X4寄存器堆0TTL三态输出四位 D型寄存器1TTL带公共时钟和复位六D触发器2TTL带公

59、共时钟和复位四D触发器0TTL 9 位奇数 / 偶数发生器 / 校验器1TTL 算术逻辑单元 / 函数发生器74185 TTL二进制一BCD代码转换器0TTL BCD同步加/减计数器1TTL 二进制同步可逆计数器2TTL可预置BCD双时钟可逆计数器3TTL 可预置四位二进制双时钟可逆计数器4TTL 四位双向通用移位寄存器5TTL 四位并行通道移位寄存器6TTL 十进制 /二- 十进制可预置计数锁存器7TTL 二进制可预置锁存器 / 计数器7421 TTL 4 输入端双与门7422 TTL 开路输出 4输入端双与非门 74221 TTL 双/ 单稳态多谐振荡器74240 TTL 八反相三态缓冲器

60、 / 线驱动器74241 TTL 八同相三态缓冲器 / 线驱动器74243 TTL 四同相三态总线收发器74244 TTL 八同相三态缓冲器 / 线驱动器74245 TTL 八同相三态总线收发器0TTL BCD 7段15V输出译码/驱动器1TTL BCD7 段译码 /升压输出驱动器2TTL BCD7 段译码 /开路输出驱动器74251 TTL 三态输出 8选 1 数据选择器 /复工器74253 TTL 三态输出双 4 选 1 数据选择器 /复工器0TTL 双四位可寻址锁存器1TTL 三态原码四 2 选 1 数据选择器 /复工器2TTL 三态反码四 2 选 1 数据选择器 /复工器3TTL 八位

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论