[毕业论文]数字电子钟设计_第1页
[毕业论文]数字电子钟设计_第2页
[毕业论文]数字电子钟设计_第3页
[毕业论文]数字电子钟设计_第4页
[毕业论文]数字电子钟设计_第5页
已阅读5页,还剩19页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、毕毕业业设设计计(论论文文)题 目 数字电子钟 专 业 应用电子技术 学 号 学 生 姓 名 指导教师姓名 答 辩 日 期 2009 年 6 月 16 日 毕业设计(论文)评语毕业设计(论文)评语姓名: 班号: 专业:应用电子技术 毕业设计(论文)题目: 数字电子钟 工作起止日期: 2009 年 月 日起 2009 年 6 月 8 日止指导教师对毕业设计(论文)进行情况,完成质量及评分意见:_指导教师签字: 指导教师职称: 评阅人评阅意见:_评阅教师签字: 评阅教师职称: 答辩委员会评语:_根据毕业设计(论文)的材料和学生的答辩情况,答辩委员会作出如下评定:学生 毕业设计(论文)答辩成绩评定为

2、: 对毕业设计(论文)的特殊评语:_答辩委员会主任(签字): 职称:_答辩委员会副主任(签字): 答辩委员会委员(签字):_ _ _ _ _ _ _ _ _ _ 年 月 日毕业设计(论文)任务书毕业设计(论文)任务书 姓 名: 院 (系):应用电子与通信技术系 专 业:应用电子技术 班 号: 任务起至日期:2009 年 4 月 18 日至 2009 年 6 月 8 日 毕业设计(论文)题目:数字电子钟 立题的目的和意义:本次设计以数字电子为主,分别对 1s 时钟信号源、秒计时显示、分计时显示、小时计时显示、整点报时及校时电路进行设计,然后将它们组合,来完成时、分、秒的显示并且有整点报时和走时校

3、准的功能。并通过本次设计加深对数字电子技术的理解以及更熟练使用计数器、触发器和各种逻辑门电路的能力。 技术要求与主要内容: (1) 设计一个有“时” 、 “分” 、 “秒”(23 小时 59 分 59 秒)显示、且有校时功能的电子钟。(2) 整点报时在 59 分 51 秒、53 秒、55 秒、57 秒输出 750hz 音频信号,在 59 分 59 秒时输出 1000hz 信号,音响持续 1 秒,在 1000hz 音响结束时刻为整点 进度安排:3 月 30 日 导师与学生见面下达设计任务书4 月 20 日 开题5 月 18 日 中期检查6 月 8 日 结题验收 上交论文 同组设计者及分工: 指导

4、教师签字_ 年 月 日 教研室主任意见: 教研室主任签字_ 年 月 日摘 要多功能数字钟采用数字电路实现对“时” 、 “分” 、 “秒”数字显示的计时装置。具有时间显示、闹钟设置、报时功能、校正作用。走时准确、显示直观、精度、稳定等优点。电路装置十分小巧,安装使用也方便。同时在日期中,它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广大消费的喜爱。关键字:晶体振荡器、分频器、计数器、显示器和校时电路目目 录录摘要.i第一章绪论.11.1 目的和意义 .1第二章数字钟的组成和基本工作原理.22.1 振荡器 .32.2 分频器电路 .32.3 计数器 .32.4 译码显示电路.3

5、2.5 校时电路 .32.6 报时电路 .3第三章设计步骤与方法.43.1 振荡电路 .43.2 分频器电路 .43.3 计数器 .63.3.1 计数器六十进制的接法 .63.3.2 二十四进制计数器的接法 .63.4 译码显示电路 .73.5 校时电路 .93.6 整点报时电路 .103.6.1 控制门电路部分 .113.6.2 音响电路部分 .11第四章.组装与调试 .134.1 接通电源逐步调试 .134.2 按顺序对电路连线和调试 .13结论.14感谢信.15参考文献.16第一章 绪论20 世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了

6、社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点, ,因此在许多电子设备中被广泛使用。电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电

7、路来设计一个数字式电子钟,使其完成时间及星期的显示功能。1.1 目的和意义目的和意义本次设计以数字电子为主,分别对 1s 时钟信号源、秒计时显示、分计时显示、小时计时显示、整点报时及校时电路进行设计,然后将它们组合,来完成时、分、秒的显示并且有整点报时和走时校准的功能。并通过本次设计加深对数字电子技术的理解以及更熟练使用计数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器,例如 cd4060、cd4518,译码集成电路,例如 cd4511,led 数码管及各种门电路和基本的触发器等,电路使用 5 号电池共电,很适合在日常生活中使用。第二章 数字钟的组成和基本工作原理数字钟实际上是一个对

8、标准频率进行计数的计数电路。它的计时周期是 24 小时,由于计数器的起始时间不可能与标准时间(如北京时间)一致所以采用校准功能和报时功能。数字钟电路主要由译码显示器、校准电路、报时电路、时计数、分计数、秒计数器,振荡电路和单次脉冲产生电路组成。其中电路系统由秒信号发生器、“时”、“分”、“秒”计数器、译码器及显示器、校准电路、整点报时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现,将标准秒信号送入“秒计数器”,“秒计数器”采用 60 进制计数器,每累计 60 秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采

9、用 60 进制计数器,每累计 60 分钟,发出一个时脉冲信号,该信号将被送到时计数器。时计数器采用 24 进制计时器,可实现对一天 24 小时的计时。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过显示驱动电路,七段显示译码器译码,在经过六位 led 七段显示器显示出来。整点报时电路时根据计时系统的输出状态产生一个脉冲信号,然后去触发一音频发生器实现低、高音报时。校准电路时用来对“时”、“分”、“秒”显示数字进行校对调整的。如图 1 所示多功能数字钟的组成框图。译码驱动译码驱动时十位计数分频器电路分频器电路振荡器电路译码驱动译码驱动译码驱动译码驱动时个位计数分十位计数分十位计数秒十位计

10、数秒十位计数校时电路校分电路 图 1 数字钟组成框图2.1 振荡器振荡器振荡器是数字钟的核心,其的作用是产生一个频率标准时间频率信号,然后再由分频器分秒脉冲,因此,振荡器频率的精度与稳定度基本决定了数字电子钟的质量。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。采用石英晶体振荡器经过分频得到这一个频率稳定准确的 32768hz 的方波信号。保证数字钟的走时准确及稳定。2.2 分频器电路分频器电路分频器电路将 32768z 的高频方波信号经 32768(215)次分频后得到 1hz 的方波信号供秒计数器进行计数。

11、分频器实际上也就是计数器。本次设计是运用了cd4060 分频器进行分频,分频电路可提供 512hz 和 1024hz 的频率,在经cd4040 分频器进行一分频,为此电路输送一秒脉冲。2.3 计数器计数器时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为 60进制计数器,通常用 2 个十进位计数器的集成片组成,其中”秒”个位是十进制,秒十位为六进制。可采用反馈归零变”秒”十位为六进制,实现秒的六十进制。 ”分”计数器原理也一样。而根据设计要求。2.4 译码显示电路译码显示电路 是将数字钟的计时状态直观清晰地反

12、映出来,被人们的视觉器官所接受。显示器件选用 led 七段数码管。在译码显示电路输出信号的驱动下,显示出清晰、直观的数字符号.并且为保证数码管正常工作提供足够的工作电流。2.5 校时电路校时电路实际的数字钟电路由于秒信号的精确性和稳定性不可能做到完全(绝对)准确无误,加之电路中其它原因,数字钟总会产生走时误差的现象。因此,电路中就应该有校准时间功能的电路。2.6 报时电路报时电路当数字钟显示整点时,应能报时。要求当数字钟的“分”和“秒”计数器计到59 分 50 秒时,驱动音响电路,要求每隔一秒音响电路呜叫一次,每次叫声的时间持续 1 秒,10 秒钟内自动发出五声呜叫,且前四声低,最后一声高,正

13、好报整点。第三章 设计步骤与方法3.1 振荡电路振荡电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。如图2 所示电路通过非门构成的输出为方波的数字式晶体振荡电路,这个电路中,非门u1 与晶体、电容和电阻构成晶体振荡器电路,u2 实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电阻 r1 为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容 c1、c2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个 180 度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性

14、,从而保证了输出频率的稳定和准确。晶体 xtal1 的频率选为 32768hz。其中 c1 的值取 520 pf,c2 为 30pf。c1 作为校正电容可以对温度进行补偿,以提高频率准确度和稳定度。由于电路的输入阻抗极高,因此反馈电阻 r1可选为 10m。较高的反馈电阻有利于提高振荡频率的稳定性。图 2 振荡电路图3.2 分频器电路分频器电路由数字钟的晶体振荡器输出频率较高,为了得到 1hz 的秒信号输入,需要对振荡器的输出信号进行分频。实现分频器的电路是计数器电路,一般采用多级 2 进制计数器来实现。例如,将 32767hz 的振荡信号分频为 1hz 的分频倍数为32767(2) ,即实现该

15、分频功能的计数器相当于 15 极 2 进制计数器。本实验中采用 cd4060 来构成分频电路。cd4060 在数字集成电路中可实现的分频次数最高,而且 cd4060 还包含振荡电路所需的非门,使用更为方便。cd4060 计数为最高为14 级 2 进制计数器,首先由 u1(cd4060)的 q14(第 3 脚)产生 2hz 的振荡信号,然后由二进制计数器 cd4040 和两个 u3a(74ls20),u3b(74ls20)组成 120 计数器分频,从 u3b 的输出端输出一个的分脉冲,作为分钟计数器的分钟信号,按键开关 s 作为分钟调时有手动脉冲开关,每按动一次,从 u3b 的输出端输出一个脉冲

16、,同时 u2 的 q1管脚输出秒脉冲信号驱动发光二极管 led1,led2,作为秒指示(因为 2hz 的信号经 1位二进制计数器分频后为 1hz)。如图 3 所示。 图 3 分频电路 3.3 计数器计数器秒脉冲信号经过级计数器,分别得到“秒”个位、十位, “分”个位、十位以及“时”个位、十位的计时。 “秒”、 “分”计数器为 60 秒为 1 分、60 分为 1 小时、24 小时为 1天的计数周期,分别组成两个六十进制(秒、分)、一个二十四进制(时)的计数器。将这些计数器适当地连接,就可以构成秒、分、时的计数,实现计时的功能进制计数器。它们都可以用两个“二- 十进制”计数器来实现。六十进制计数器

17、和二十四进制计数器均可由双 bcd 加法计数器 cc4518 组成。因为一片 cc4518 内含有两个十进制计数器,因此用一片 cc4518 就可以构成六十进制或二十四进制计数器了。选取 cc4518 和与非门 cc4511、采用反馈复位法构成的六十进制和二十四进制加法计数器电路分别见图 4(a)和图 4 (b)所示。 1cp11en21cr71q131q241q351q46vss8vdd162cr152q4142q3132q2122q1112en102cp9a4518&1&vcc位位位位5v位位位位位位位位位图 4(a)计数器六十进制3.3.1 计数器六十进制的接法计数器六十进制的接法图 4

18、(a)个位为十进制.故 en=1,cr=0,计数到 9 以后自动清零,向高位进位信号采用 q4q3q2q1=1001,将 q4,q1送入与非门, 与非门的输出可以做进位信号。因为:当q4,q1不同时为 1,y 为 1 当 q4,q1同时为 1 时,y 为 0,同时计数器到 9 后自动清零,这时 y 又变为 1,即出现了一个上升沿。 十位接成六进制,利用 q4q3q2q1=0110 的信号清零,同时结合高位进位。3.3.2 二十四进制计数器的接法二十四进制计数器的接法 个位为进制计数器,当计数器计数到 24 时,即十位为 0010,个位为 0100 时,同时清零,达到了二十四进制计数器的目的,即

19、高位的 q2,底位的 q3送入与非门做清零信号,如图 4(b) 二十四进制计数器。1cp11e n21cr71q131q241q351q46vss8vdd162cr152q4142q3132q2122q1112e n102cp9a4518&1&vcc位位位位5v位位位位位位位位位4(b) 二十四进制计数器在这两个电路中,计数器的控制脉冲由 cp 端输入,1en 接高电平;计数器的控制脉冲由 en 端输入,状态如图 5 看出:当“计数器的状态由 1001 向 0000 转换时,1q4(2en)正好是一个下降沿,高位的计数器开始计数。在图 4 (a)中,将 2q3和 2q2 相与后接至 cr 端,

20、构成了六十进制计数器,在图 4(b)中,将 2q2 和 1q3相与后接至 cr 端构成了二十四进制计数器。为了保证电路能可靠地工作,在“秒” 、“分” 、 “时”计数器反馈复位支路中,加了一个 rs 触发器,如图 7 所示。cpq1q2q3q42e n(1q4)10011图 5 计数器状态qc qbe ncpcp1位位位位cr图 6“秒”进位电路各功能模块中用到的门电路可以采用 4011(四 2 输入与非门)来实现,其外部引线排列见图 7 所示。将与非门组成的 rs 触发器的输出接至计数器的复位端,展宽了复位和进位信号的脉冲宽度,使其在本位可靠地复位的同时向高位提供了进位触发c c 4 011

21、1 2 3 4 5 6 78910111213141a1b1y2y2a2bv ss3a3b4y3y4a4bv d d图 7 cc4011 引线排列3.4 译码显示电路译码显示电路数码管是数码显示器的俗称。常用的数码显示器有半导体数码管,荧光数码管,辉光数码管和液晶显示器等。译码和数码显示电路是将数字钟和计时状态直观清晰地反映出来,被人们的视觉器官所接受。显示器件选用 led 七段数码管。在译码显示电路输出的驱动下,显示出清晰、直观的数字符号。本设计所选用的是半导体数码管,是用发光二极管(简称 led)组成的字形来显示数字,七个条形发光二极管排列成七段组合字形,便构成了半导体数码管。半导体数码管

22、有共阳极和共阴极两种类型。共阳极数码管的七个发光二极管的阳极接在一起,而七个阴极则是独立的。共阴极数码管与共阳极数码管相反,七个发光二极管的阴极接在一起,而阳极是独立的。 当共阳极数码管的某一阴极接低电平时,相应的二极管发光,可根据字形使某几段二极管发光,所以共阳极数码管需要输出低电平有效的译码器去驱动。共阴极数码管则需输出高电平有效的译码器去驱动。当数字钟的计数器在 cp 脉冲韵作用下,按 60 秒为 1 分、60 分为 1 小时, 24 小时为 1 天的计数规律计数时,就应将其状态显示成清晰的数字符号。这就需要将计数器的状态进行译码并将其显示出来。我们选用的计数器全部是二-十进制集成片,“

23、秒” 、 “分” 、 “时”的个位和十位的状态分别由集成片中的四个触发器的输出状态来反映的。每组(四个)输出的计数状态都按 bcd 代码以高低电平来表现。因此,译码显示电路选用 bcd-7 段锁存译码驱动器 cc4511。七段显示数码管的外部引线排列见图 8a)、(b)。现以 60 进制“秒”计时电路为例,将计数器、译码显示器和显示数码管连在一起,其电路示意图见图 9 abcdefg15610 12456791038edc pdbafg 图 8(a) 译码器外引线排列 图 8(b) 二极管示意图2cr152cp92e n102q4142q1112q2122q3131q351q241q131e

24、n21cp11cr71q46vdd161vcc8u?4518&15le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115v5vabfcgdeabfcgdegdgd图 9 译码显示器和显示数码管3.5 校时电路校时电路实际的数字钟表电路由于秒信号的精确性不可能做到完全(绝对)准确无误,加之电路中其它原因,数字钟总会产生走时误差的现象。因此,电路中就应该有校准时间功能的电路。校准的方法很多,常用的有“快速校时法” 。现在以“分计时器”的校时电路为

25、例,简要说明它的校时原理,见图 10,与非门 1,2 构成的双稳态触发器,可以将 1hz 的“秒”信号和“秒计数器的进位信号”送至“分计数器的cp 端” 。两个信号中究竟选哪个送入由开关 k 控制,它的工作过程是这样的:当开关 k 置“b”端时,与非门 1 输出低电平,门 2 输出高电平。 “秒计数器进位信号”通过门 4 和门 5 送至“分计数器的 cp 端” ,使“分计数器”正常工作;需要校正“分计时器”时,将开关 k 置“a”端,与非门 1 输出高电平,门 2 输出低电平,门 4 封锁“秒计数器进位信号” ,而门 3 将 1hz 的 cp 信号通过门 3 和门 5 送至“分计时器”的 cp

26、 控制端,使“分计数器”在“秒”信号的控制下“快速”计数,直至正确的时间,再将开关置于“b”端,以达到校准时间的目的rr12345cp(1h z)v ddkab位位位位位位位位位位位位cp位图 10 校时电路1k51t3dg12345678v ddf2(500hz)f1(1kh z)a 1qqd1qa 2qc2qa 3qd3qa 4qc4y 1y 2y 3y 4y 5图 11 整点报时电路图3.6 整点报时电路整点报时电路数字钟整点报时是最基本的功能之一。现在设计的电路要求在离电路应在整点前 10 秒钟内开始整点报时,即当时间在 59 分 51 秒到 59 分 59 秒期间时,报时电路报时控制

27、信号每隔 1 秒钟鸣叫一次,每次持续时间为 1 秒,共响 5 次,前四次为低音 500hz,最后一声为高音 1000hz。整点报时电路的电路原理图如图 12 所示。3.6.1 控制门电路部分控制门电路部分 图 11 中与非门 1,3,5 的输入信号 q4,q3,q2,q1分别表示“分十位” “分个位” “秒十位”和“秒个位”的状态,下标中 d,c,b,a 分别表示组成计数器的四个触发器的状态。y1=qc4.qa4.qd3.qa3, y2=y1.qc2.qa2. y3=y2.qd1.f1(1khz), y4=y2.qd1.qa.f2(500hz).每当分和秒计数到 59 分 50 秒时,qd4.

28、qc4.qb4.qd4.=0101, qd3,qc3,qb3,qd3=1001,qd2,qc2,qb2,qa2=0101, qd1,qc1,qb1,qa1=0000可见,从 59 分 50 秒到 59 分 59 秒之间,只有秒个位计数,而分有十位,分的个位,秒的十位中 qc4=qa4=qd3=qa3=qc2=qa2=1 不变.将它们相”与”,即图 11 中y2=qc4.qa4.qd3.qa3.qc2.qa2作为控制信号,去控制 y3 和 y4.在每小最最后 10秒 y2=1,y3 输入端加有频率为 2048hz 的信号 b(可取自分频器 cd 的 q4 端),同时又受 qd1,qa1的控制,即

29、 c 就是在 59s 时,qd1qa1c=1,将 y4 关闭,y3 打开,b 信号通过 y3.y4 的输入端加有频率为 1024hz 的信号 a,同时又受 qd1,qa1 的控制,即在51,53,55,57s 时,c.qd1.qa1=1,将 y3 关闭 y4 打开,a 信号通过 y4,则 z=cqd1 qa1b+c.qd1,qa1a,即可实现前四响为 1024hz 的底音,后一响为 2048hz 的高音,最后一响完毕正好整点。qd1qc2qb3qa1d1qa100000000110010000111010000101101100011113.6.2 音响电路部分音响电路部分音响电路中采用射极输

30、出器,推动 8 的喇叭,三极管基极串接 lk 限流电阻,是为了防止电流过大损坏喇叭,集电极串接 51 限流电阻, 三极管选用高频小功率管即可。当 y5 端为高电平时,三极管 t 导通,有电流流经喇叭,使之发出鸣叫声。通过以上分析可知,当计时至 59 分 51、53、55、57 秒时,频率为 500hz 的信号通过喇叭,当计时至 59 分 59 秒时,频率为 1000hz 的信号通过喇叭,因而发出四低一高的声音,音响结束正好为 59 分 60 秒。cin11cout9cout10rst12q47q55q64q76q814q913q1015q121q132q143u14060clk10rst11q

31、19q27q36q45q53q62q74q813q912q1014q1115q121u24040x132768r321mr33100krr&rr&rr&2cr152cp92en102q4142q1112q2122q3131q351q241q131en21cp11cr71q46vdd161vcc8u?45182cr152cp92en102q4142q1112q2122q3131q351q241q131en21cp11cr71q46vdd161vcc8u?45182cr152cp92en102q4142q1112q2122q3131q351q241q131en21cp11cr71q46vdd161

32、vcc8u?4518&1&1&15le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11c12b13a15f14g8vss16vddu?45115le2c3li4bi1b6d7a9e10d11

33、c12b13a15f14g8vss16vddu?4511abfcgdeabcdefgds? 40195abfcgdeabcdefgds?40195abfcgdeabcdefgds?40195abfcgdeabcdefgds?40195abfcgdeabcdefgds?40195abfcgdeabcdefgds?401955v5v5v5v5v5v5v2567813511kt3dg4vddy1y2y3y4y5qc4qa4qd3qa3qc2qa2qd1qa1b(1k h z)a(500h z)&图 12 数字钟的布线第四章 组装与调试在实验板上组装组装电子时钟时,应严格按图连接引脚,注意走线整齐,布

34、局合理,器件的悬空端,清 0 端,置 1 端要正确处理。插拔集成芯片时要用力均匀,避勉芯片管脚在插拔过程中变弯,折断。4.14.1 接通电源逐步调试接通电源逐步调试如果出现错误,可先检查各芯片的电源线是否接上,并保证有正常的工作电压。按图 9 电路在数字电路实验箱上连线。它是由十进制加法计数器 cc4518、bcd-7段锁存译码驱动器 cc4511 和 led 七段数码管组成。观察在 cp 作用下数码管的显示情况。需要注意的是,cc4511 正常工作时,为高电平,le 应为低电平。按图 4 电路在实验箱上连线。因为 cc 4518 内含有两个同步十进制计数器,cc 4011 内含有四个 2 输

35、入与非门,因此分别用一片 cc4518 和 cc4011 就够了。按图4(a)电路连线,输出可接发光二极管。观察在 cp 作用下(cp 为 1hz 可直接由实验箱连续脉冲输出端提供)输出端发光二极管的状态变化情况,验证是否为六十进制计数器。按图 4(b)电路连线验证该电路是否为二十四进制计数器。其次安装的是晶体振荡电路电路。按图 2 电路连线,输出接发光二极管,观察发光二极管的显示情况。4.24.2 按顺序对电路连线和调试按顺序对电路连线和调试按图 10 所示在数字电路实验箱上对校时电路连线。将电路输出(门 5)接发光二极管。拨动开关,观察在 cp(1hz)作用下,输出端发光二极管的显示情况。

36、根据开关的不同状态,输出端输出频率之比约为 1:60, “开关 可以取自实验箱上的逻辑电平开关。参照图 11,对整点报时电路的安装因为报时电路发出声响的时间是 59 分 51 秒至 59分 60 秒之间,59 分的状态是不变的。图 12 中的 y2=1 不变。测试时,lkhz 的 cp 信号可由实验箱上获得,500hz的 cp 信号可将 lkhz 的信号经 d 触发器二分频得到。qalqdl端可接至十进制计数器的相应输出端。观察计数器在 cp 信号的作用下,喇叭发出声响的情况。将时间调整到 59 分 50 秒,观察报时电路能否准确报时。如果不正常,则需检查相应的cc4518 芯片。结 论数字钟

37、的设计涉及到模拟电子与数字电子技术。其中绝大部分是数字部分、逻辑门电路、数字逻辑表达式、计算真值表与逻辑函数间的关系、编码器、译码器显示等基本原理。数字钟是典型的时序逻辑电路,包含了计数器,二进制数,六进制数,六十进制,二十四进制,十进制数的概念。数字钟的设计与制作可以进一步加深对数字电路的了解,通过本次电子电路的设计,为数字电路的制作提供思路。我学到了很多东西,最重要的是去做好一个事情的心态,也许在你拿到题目时会觉得困难,但是只要你充满信心,一步一个脚印去实现它,就肯定会完成的。有时候画的线和其它线重要合时会看不到,有时又会明明连的是这个端点,一移动时却连到任外一个端点了,再加上电路有这么大

38、了,显示器的界面宽度又有限,所以做起来有点麻烦,一但搞不好就要重新来,这个时候就要你有足够的耐心了。从这次设计中我觉得我学到了以下东西:对于数字逻辑一些基本知识有了更深的了解,了解很多集成门电路芯片的使用,增强了面对困难勇于面对,勇于解决的信心。以往每做一次课程设计,感觉自己的收获总会不少,这次也不例外。做课程设计是为了让我们对平时学习的理论知识与实际操作相结合,在理论和实验教学基础上进一步巩固已学基本理论及应用知识并加以综合提高,学会将知识应用于实际的方法,提高分析和解决问题的能力。通过这次对数字钟的设计与制作,让我了解了设计电路的程序,也让我了解了关数字钟的原理与设计理念,要实现电路功能总要先设计,成功之后才实际接线的。但是最后的成品却不一定与理想的完全一样,因为,再

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论