60进制计数器设计_第1页
60进制计数器设计_第2页
60进制计数器设计_第3页
60进制计数器设计_第4页
60进制计数器设计_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、60进制计加法数器的设计设计报告姓名:学号:班级:应用电子1001系另1:电子工程系指导教师:时 间:2012-5-28 2012-6-11.概述2计数器设计目的3计数器设计组成32六十进制计数器设计描述 4设计的思路6设计的实现63. 六十进制计数器的设计与仿真7基本电路分析设计 7计数器电路的仿真104. 总结13遇到的问题及解决方法 13实验的体会与收获 141概述计数器是一个用以实现计数功能的时序部件, 它不仅可用来及脉冲数,还常用作 数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分, 有同步计数器和异步计数器

2、。根据计数制的不同,分为二进制计数器、十进制计 数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数 器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。 使用者只要借助于器件手册提供 的功能和工作波形图以及引出端的排列,就能正确运用这些器件。计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。 如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。计数器设计目的每隔1s,计数器增1;能以数字形式显示时间。熟练掌握计数器的各个部分的结构。计数器间的级联。

3、不同芯片也可实现六十进制。计数器设计组成用两个74IS192芯片和一个与非门实现。当定时器递增到59时,定时器会自动返回到00显示,然后继续计时。 本设计主要设备是两个74LS16 0同步十进制计数器,并且由200H Z 5V电源供给。作高位芯片与作低芯片位之间级联。两个芯片间的级联。2六十进制计数器设计描述设计的思路芯片介绍:74LS192为加减可逆十进制计数器,CPU端是加计数器时 钟信号,CPD是减计数时钟信号RD=1时无论时钟脉冲状态如何,直 接完成清零功能。RD=0, LD=0时,无论时钟脉冲状态如何,输入信 号将立即被送入计数器的输出端,完成预置数功能。十进制可逆计数器74LS19

4、2引脚图管脚及功能表74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除 和置数等功能,其引脚排列及逻辑符号如下所示:515 二 W 9P0QOP1QIP2Q2P3Q3CPUTCuD-CPdTCdb-PLMRCb)1412133267图5-4 74LS192的引脚排列及逻辑符号(a)引脚排列(b)逻辑符号图中:为置数端,为加计数端,-二为减计数端,*为非同步 进位输出端,为非同步借位输出端,PO、P1、P2、P3为计数器输入端,口为清除端,QO、Q1、Q2、Q3为数据输出端。输、入输出MRPLP3P2P1P0Q3Q2Q1Q0r iXXXXXXX00 :0000XXdcbadcba

5、011XXXX加计数011XXXX减计数利用两片74IS192分别作为六十进制计数器的高位和低位,分别与数 码管连接。把其中的一个芯片连接构成十进制计数器,另一个通过一个与门器件构成一个六进制计数器。如下图:vcc po MR tcd Ku pl 巴 旳设计的实现两芯片之间级联;把作高位芯片的进位端与下一级up端连接这是由两片74LS192连接而成的60进制计数器,低位是连接成为一个十进 制计数器,它的elk端接的是低位的进位脉冲。高位接成了六进制计 数器。当输出端为 0101的时候在下个时钟的上升沿把数据置数成 0000这样就形成了进制计数器,连个级联就成为了60进制计数器,分别可以作为秒和

6、分记时。方案的实现:使用200HZ时钟信号作为计数器的时钟脉冲。根据设计基理可知,计数器初值 为00,按递增方式计数,增到59时,再自动返回到00。此电路可以作为简易数 字时钟的分钟显示。下图为60进制计数器的总体框图。图1 系统总体框图3.六十进制计数器的设计与仿真基本电路分析设计十进制计数器(个位)电路本电路采用 74LS160乍为十进制计数器, 它是一个具有异步清零、同步置数、可以保持状态不变的十进制上升 沿计数器。功能表如下;表1十进制计数器功能表CPRDLDEPET工作状态X0XX置零10XX预置数X1101保持X11X0保持1111计数连接方式如下图:接她图2十进制计数器(个位)

7、十进制计数器(十位)电路译码显示ETQO QIQ2Q3cEP74LS1B0LDCPDQD1瑰按地图3十进制计数器(十位) 时钟脉冲电路接地图4时钟脉冲电路 置数电路译码显示Q0 Q1 Q2 Q3器的LD肾图5置数电路QB Q1 Q2 Q9译码显示电路图7译码显示电路选定仪器列表仪器名称型号数量用途同步十进制计数器74LS1922片级联构成60进制计数器与门74ALS09N各1个辅助设计构成其他计 数器共阴极显示器DCD-HEX2只显示数字计数电压源Vcc +5v1个提供电压时钟脉冲+5V 200Hz1个提供时钟脉冲电压计数器电路的仿真进入界面右击空白处,选择放置元件,进入元器件选择区,选择要放

8、置的元件, 然后单击放置。帶 S ei fir+ a CnaponfintSmbd (4N5:)J Master Dacab-seGioup;74LS00D74L500M74LM1L74LS01Uid ell (dr lllld75TD715TD匚74S羽IS74LS JC74F7441 S討 LSC2D74L5OEH74LS03P74L3O3H74LSA4N74LSC5D74LS05klFunncniQUAD 2 INUT ANDOCMedel guHTD:74LSC8DHyperlink74L5109N74LS10D74L510H7L5112DSearchinffConpumrits: 2

9、B2放置好各种器件之后,即可进行线路连接,同时标明所需参数值。设置元器件的 参数时,用鼠标双击,弹出属性对话框,分别给元件赋值,并设置名称标号。确认电路无误后,即可单击仿真按钮,实现对电路的仿真工作。观察结果看是否与理论分析的预测结果相同DCD HEW13zr r4AtEDBN-lEHa -m-nJiIi*fc-it-_CUlrkm 苗 u Hi7IE1B3DWC7LB1E2D116 ACt.74AL9DPN4总结遇到的问题及解决方法 在设计过程中我查阅了大量的资料,了解了许多关于计数器设计方面 的问题,进一步理解了各种元器件的使用方法。这次课程设计让我学到了很多,不仅掌握了简单的电子电路的设计与 制作,也掌握了毕业设计写作的方法和格式。在制作电路时,我深深 体会到连接电路时一定要认真仔细,每一步骤都要认真分析。本次课程设计也反映出很多问题,比如竞争一冒险现象是很常见的, 并且消除此现象并不是很容易,尤其是对结构复杂的电路而言,往往 消除了一处竞争一冒险现象,又产生了另一处,此问题需要我以后多 加注意。实验的体会与收获本设计原理简单,结构清晰,较为容易仿真成功。从本次课程设计中使我获益匪浅,在实验过程中要用心面对每一个问题,通过不断的努力去解决这些问 题.在解决设计问题的同时自己也在其中有所收获。首先使我

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论