电子电路基于PCI接口的IP验证平台_第1页
电子电路基于PCI接口的IP验证平台_第2页
电子电路基于PCI接口的IP验证平台_第3页
电子电路基于PCI接口的IP验证平台_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、基于pci接口的ip验证平台 (1) 感谢到访我的主页: 本文档格式为word,若不是word文档,则说明不是原文档。 若图片过大,下载后拉小即可。 该ip核验证平台采用altera cyclone系列fpga,型号为ep1c12q240c8,提供超过30万门系统资源和240k bit的内部高速fifo, 以及内部两个高速pll,可以合成10m到200m的系统核心时钟, 还提供36对高速lvds差分接口,大规模应用经过quartus设计工具优化后可以达到超过100mhz的系统工作频率,满足绝大多数用户的应用,性价比很高。 ip核验证平台采用6层板pcb设计,使用独立的外部时钟同步芯片,可以为p

2、ci及其它接口提供稳定的零延迟时钟系统电路,满足pci总线的时钟要求,使验证平台高速,稳定,可靠的工作。 s1500硬件验证板照片 以下为ip核验证平台提供的ip核的详细说明: 功能0 pci 桥设备 完全vhdl、verilog源代码设计提供,无时间限制; 支持pci总线桥规范1.1协议; 支持pci总线规范2.3协议; 即插即用,无需驱动,标准pci桥功能; 支持pci配置方式0,配置方式1; 支持pci配置空间,io空间,内存空间访问; 支持pci vga设备和isa桥功能; 支持pci中断和4个busmaster(dma)设备; 支持pci 延迟传送,retry重入功能; 内部pci读

3、写fifo各为512字节,4个pci读写请求队列; 内部集成旋转优先级仲裁结构,公平的pci主设备优先级设置; pci突发方式,133m字节/秒数据峰值传送; 功能1,2 16c950高速串口ip核设计 in: 20px 0px 0px; word-spacing: 0px; font: 14px/25px 宋体, arial; text-transform: none; color: rgb(0,0,0); text-indent: 0px; padding-top: 0px; white-space: normal; letter-spacing: normal; background-c

4、olor: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px完全vhdl源代码设计,标准接口模块化设计,可以移植到非 软件兼容16c550串口,提供windows2000和xp驱动程序和 测试程序; 波特率范围为300至115200,可以扩展至921600; 内部输入输出fifo各512字节,满足高速大容量串口通讯应用; 232方式全串口应用; 485自动翻转信号输出,控制7lb184自动收发切换; 可以外接光偶隔离; 占用700个宏单元

5、,1万5千门系统设计; 功能3 lpc接口功能 lpc接口ip核通过接口转换,提供对外部lpc控制器的 控制,外部lpc设备芯片为winbond w83627/83627hf,提 供两个串口,1个并口,1个软驱接口,1个键盘接口,1个鼠标 接口及硬件电压监控功能。 完全vhdl及verilog源代码设计,无时间限制; intel lpc规范1.1协议; 支持io和中断操作; 完全的lpc start、stop操作规范; 最小化等待延迟操作; 状态机协议自动恢复; padding-bottom: 0px; margin: 20px 0px 0px; word-spacing: 0px; font

6、: 14px/25px 宋体, arial; text-transform: none; color: rgb(0,0,0); text-indent: 0px; padding-top: 0px; white-space: normal; letter-spacing: normal; background-color: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px提供windows xp和2000驱动(因为系统无法对两个lpc进

7、行操作,因为端口定义都是一样的,所以采用转换方式操作,避 免冲突); 占用400个宏单元,约1万门系统设计; 功能4 pci多功能通用主设备 通用32位外部总线接口,24位地址总线接口输出,busmaster 方式数据传送,输入输出fifo各为1k字节; 可以连接外部io设备,如a/d,d/a等; 内部提供sdram参考设计,可以直接连接外部sdram和 flash等存储设备; 最大提供64个输入输出gpio; amcc s5933兼容寄存器和busmaster工作方式; 可以为用户定制io接口连接外部设备; 占用600个宏单元,1万5千门系统设计,外部接口频率最大可 以达到80mhz,连接s

8、dram可以达到66mhz工作频率; lvds接口设计输出; 功能5 pci ide接口 完全vhdl源代码设计,标准模块化设计,可以移植到 支持ata-6协议; 标准pci native方式pci ide接口; p style=padding-right: 0px; padding-left: 0px; padding-bottom: 0px; margin: 20px 0px 0px; word-spacing: 0px; font: 14px/25px 宋体, arial; text-transform: none; color: rgb(0,0,0); text-indent: 0px

9、; padding-top: 0px; white-space: normal; letter-spacing: normal; background-color: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0pxbusmaster ide接口支持; 标准pci host方式,windows自带驱动; 支持pio 0,1,2,3和多字dma 0、1、2方式; 支持udma33/66设计;(如果需要,请联系技术支持) 建议使用80针排线,减小干扰; 外部22欧姆终结电阻,减小反射波干扰,匹配阻抗; 内部fifo输入输出各512字节,可以根据客户需求增加; 2200个宏单元设计,5.5万门系统设计,33.33mhz工作频率; 欢迎到访:您还在到处查找市场分析/调研报告/各类论文吗?在这里可以找到免费阅读西游文档:pci express实验开发平台与ip usb概述与ez-usb 2131q芯片 ff h1现场总线概述 ff hse现场总线概述 controlnet和ethernetip现场总线 ts61158现场总线介绍 基于niosii的i2c总线接口的实现 piccolo usb工具 gn

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论