四路抢答器电路组成及工作原理(含电路图)_第1页
四路抢答器电路组成及工作原理(含电路图)_第2页
四路抢答器电路组成及工作原理(含电路图)_第3页
四路抢答器电路组成及工作原理(含电路图)_第4页
四路抢答器电路组成及工作原理(含电路图)_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电路组成及工作原理四路竞赛抢答器总电路原理图如图1所示。I RR15Key = A30 OGKey = B030 OGVCCLlJGtwR3AAr-30 OCYOUR1VW-300C-计教电珞22J3 Key = CJ4 Key = DHEX士BUZZER mnc 41000 Hz7图l四路竞赛抢答器原理图1.抢答器电路原理:如图2, 101, 102, 103, 104分别为抢答器按钮的输入端,开始抢 答,假设101抢答成功,通过四D触发器输出QE,QUO,而 Q2,=Q3=Q4通过四输入与非门后,输出高电平,再经过反相器输出 低电平,再经过两输入与非门,输出低电平,此时四D触发器处于保 持

2、状态,并且其他按钮的输入不起作用,101的抢答信号被锁存。此 时LED1发光并且蜂鸣器发出响声。其他抢答按钮同理。:R5:rr1mQW/1:M::R7: W_i?必務箝嗪曲 o1011:VCC.U19A.IE上174HC0BNJV105 :啤 -Tior. lezl715DCDHEX741SQ0D二二 UiX _ :74LSQOJ迪妙贰P- - - .2:Ui6A74LS86DU13A图2抢答器部分电路图2 计时电路原理:计时电路为两片74LS160用置数法构成的31进制计数器,因为可以 为了让答题者直观的看到30S这个时间点,所以设置了 31进制的计数 器。两片的四个输入端均接低电平,两片的

3、输出端分别接七段译码管 直接显示数字,高位的74LS160芯片的QiQ接到一个二输入的与非门(U8A)输出到计数器的LD端、三输入与非门端、反相器端。输出到 LD端是为了构成31进制计数器,当高位变为3时,计数器置0。输出 到三输入与非门(U9A)和时钟脉冲、开关的电平信号一起输入到与非门中,这就是为什么能控制计时的开始与暂停了,当开关输入低电 平时,无论是否有时钟信号,时钟均不发生改变,此时时钟信号为无 效信号;而当开关输入高电平时,U8A输出也为高,因此,时钟信号 为有效信号,因此,凭借这样的类似锁存的电路,就可以控制计时的 开始与暂停。而当时间到了 30s时,U8A输出为低电平,时钟信号乂 成为无效信号,时间被停止在30s,此时将U8A信号通过一个反相器 输出到蜂鸣器,蜂鸣器发出响声。A33K3OM忧胱0074LS180D _JAU18A-74LS01D8 JI20A74LS32D7410H图3讣时器电路3.555函数发生器:输岀高电平时间:Tl=(Rl+R2)Cln2 输出低电平时间:T2=R2Cln2 振荡周期:T=(Rl+2R2)Cln25VvccVCCA1555 VIRTU

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论