数字电子课程设计报告_第1页
数字电子课程设计报告_第2页
数字电子课程设计报告_第3页
数字电子课程设计报告_第4页
数字电子课程设计报告_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数电课程设计报告 学院:交大电信学院 班级: 电信701 姓名: 李 清 实验一:半加器1. 原理电路图:2. 将半加器原理电路图进行封装:实验二:全加器1. 原理电路图:2. 选择file下拉菜单中的new project wizard,新建一个工程。3. 点击图中的next进入工作目录。4.在 栏目中设定新项目所使用的路径;在名称栏目中输入新项目的名字: q_adder,点击 next 按钮。对设计文件进行编译在 processing 菜单下,点击 start compilation 命令,对刚才的q_adder进行编辑。编译结束后,点击 确定 按钮。5仿真 (检查逻辑正确的情况下)建立仿

2、真文件:实验三:计数器的电路设计1. 相应参数的介绍和应该注意的东西:待测频率信号clk通过一个与门进入74390的第1个计数器的时钟输入端1clka,与门的另一端由计数使能信号enb控制:当enb = 1 时允许计数;enb = 0 时禁止计数。计数器1到4位输出q3、q2、q1和q0并成总线表达方式即q3.0,由图2.4.12左下角的output输出端口向外输出计数值,同时由一个4输入与门和两个反相器构成进位信号进入第2个计数器的时钟输入端2clka。 第2个计数器的4位计数输出是q7、q6、q5和q4,总线输出信号是q7.4。这两个计数器的总的进位信号,即可用于扩展输出的进位信号由一个6

3、输入与门和两个反相器产生,由cout输出。clr是计数器的清零信号。2 .原理电路图的连接:3. 输出逻辑波形图:(1)(2) 详细逻辑波形图:实验四. 频率计数器1. 建立一个新的原理图编辑窗口,然后连接好逻辑电路图后存盘(文件名可取 pli.bdf),最后为此建立一个工程。电路图如下2. 逻辑波形图:实验五:时序控制电路设计1. 逻辑电路图的连接:2. 经过调试查错后仿真的逻辑电路图:实验六.频率计顶层电路设计1. 电路图的连接:2. 当电路按上述的方法连接好后经过仿真后逻辑波形图:七 数字电子课程设计的总结:1. 经过这次数字电子课程设计让我进一步巩固了课本上所学的知识,我也很感兴趣,很喜欢这门课程上所学和所用。与此同时,我也更深一层的了解我们这课堂上所学的书本知识在日常生活和工作上怎样用!2. 通过这次的课程设计的应用,我也深深的感到自己还有很多的不足:不管是在知识理论上还是在知识的灵活应用上。我应该在以后

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论