译码器和数字选择器.doc_第1页
译码器和数字选择器.doc_第2页
译码器和数字选择器.doc_第3页
译码器和数字选择器.doc_第4页
译码器和数字选择器.doc_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子信息工程 姓名(学号):段宏坤(20121060177) 译码器和数字选择器一、实验目的1、熟悉集成译码器和数字选择器。2、掌握启程译码器和数字选择器的运用。3、学习组合逻辑电路的设计。二、实验仪器及材料1、双踪示波器2、器件:74LS00 二输入端四“与非”门 1片74LS20 四输入端双“与非”门 1片74LS139 双2-4译码器 1片74LS153 双4选1数字选择器 1片三、实验内容1、译码器逻辑功能测试:将 74LS139译码器按图 3.1接线,按表 3.1分别置位输入电平,填输出状态表。输入输出使能选择EA1A0Y3Y2Y1Y0H1111LLL1110LLH1101LHL1011LHH0111输出端Y0:输出端Y1:输出端Y2:输出端Y3:2、译码器转换将双 24线译码器转换为 38译码器。、画出转换电路图。、在实验箱上接线并验证设计是否正确。、设计并填写该 38线译码器逻辑功能表,画出输入、输出波形。电路仿真:输出端依次从1Y0接到2Y3; 输出端1Y0:输出端2Y3:3、数据选择器的测试及应用、将双 4选 1数据选择器 74LS153参照图 3.2接线,测试其逻辑功能并填写功能表 3.2。、将实验箱上 4个不同频率的脉冲信号接到数据选择器 4个输入端,将选择端置位,使输入端可以分别观察到 4种不同频率的脉冲信号。、分析上述实验结果并总结数据选择器作用。 输出控制选择端数据输入端输出EA1A0D3D2D1D0YL0HLLL1LLLH1LLHL1LLHH1LHLL0LHLH0LHLL0LHLH1电路仿真:4、应用设计、用 24线译码器 74LS139和少量逻辑门设计一个 1位全减器。列出真值表和卡诺图,画出原理图,在实验箱上接线并验证设计是否正确。、用 4选 1数据选择器 74LS153和少量逻辑门设计一个 1位全加器。列出真值表和卡诺图,画出逻辑图,在实验箱上接线并验证设计是否正确。全减器:输入输出ABCDnCn+10000000111010110110110010101001100011111电路仿真:输出端Dn:输出端Cn+1:全加器:输入输出ABCCi+1Si0000000101010010111010001101101101011111电路仿真:输出端Si:输出端Ci+1:五、实验报告4、总结组合逻辑电路的设计方法。答:译码器和数据选择器使用体会:在使用这两个集成芯片时,要根据题目要求先列出真值表,再根据真值表写出输出表达式,根据表达式和两个芯片的各自接法画出电路图,最后实

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论