数字电路题库.doc_第1页
数字电路题库.doc_第2页
数字电路题库.doc_第3页
数字电路题库.doc_第4页
数字电路题库.doc_第5页
已阅读5页,还剩41页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、 填空题1、 与非门的逻辑功能为 。2、 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。3、 三态门的“三态”指 , 和 。4、 逻辑代数的三个重要规则是 、 、 。5、 为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态6、 同步RS触发器中R、S为 电平有效,基本R、S触发器中R、S为 电平有效7、 7、在进行A/D转换时,常按下面四个步骤进行, 、 、 、_。8、 计数器按增减趋势分有 、 和 计数器。9、 TTL与非门输入级由 组成。两个OC门输出端直接接在一起称为 。10、 在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用 ,要有推拉式输出级,又要能驱动总线应选用 门。11、 一个触发器可以存放 位二进制数。12、 优先编码器的编码输出为 码,如编码输出A2A1A0=011,可知对输入的 进行编码。13、 逻辑函数的四种表示方法是 、 、 、 。14、 移位寄存器的移位方式有 , 和 。15、 同步RS触发器中,R,S为 电平有效,基本RS触发器中R,S为 电平有效。16、 常见的脉冲产生电路有 17、 触发器有 个稳态,存储8位二进制信息要 个触发器。18、 在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 ,触发方式为 式或 式的触发器不会出现这种现象。19、 常见的脉冲产生电路有 ,常见的脉冲整形电路有 、 。20、 数字电路按照是否有记忆功能通常可分为两类: 、 。21、 TTL与非门电压传输特性曲线分为 区、 区、 区、 区。22、 寄存器按照功能不同可分为两类: 寄存器和 寄存器。23、 逻辑代数的三个重要规是 、 、 。24、 逻辑函数F= 25、 常用的BCD码有 、 、 、 等。常用的可靠性代码有 、 等。 26、 逻辑函数的四种表示方法是 、 、 、 。27、 TTL与非的VOFF称为 ,VON称为 28、 触发器有两个互补的输出端Q、,定义触发器的1状态为 ,0状态为 ,可见触发器的状态指的是 端的状态。29、 一个触发器可以记忆 位二进制代码,四个触发器可以记忆 位二进制代码。30、 主从JK触发器的特性方程 。31、 施密特触发器 是将 变为矩形波输出。32、 DAC是将 的电路。33、 分析数字电路的主要工具是 ,数字电路又称作 。34、 逻辑代数的三个重要规则是 、 、 。35、 TTL与非门电压传输特性曲线分为 区、 区、 区和 区。36、 常见的脉冲产生电路有 ,常见的脉冲整形电路有 、 。37、 时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。38、 为了实现高的频率稳定度,常采用 振荡器;单稳态触发器受到外触发时进入 态。39、 对于共阳接法的发光二极管数码显示器,应采用 电平驱动的七段显示译码器。40、 在进行A/D转换时,常按下面四个步骤进行, 、 、 、_。41、 三态门具有 、 、 三种状态。42、 施密特触发器和单稳态触发器是一种脉冲 电路,多谐振荡器是一种脉冲 电路。43、 TTL或非门多于输入端的处理是 。44、 逻辑函数的四种表示方法是 、 、 、 。45、 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。46、 触发器有 个稳态,存储8位二进制信息要 个触发器。47、 半导体数码显示器的内部接法有两种形式:共 接法和共 接法。48、 数字电路按照是否有记忆功能通常可分为两类: 、 。49、 逻辑代数中3种基本运算是 , , 。50、 逻辑代数中三个基本运算规则 , , 。51、 逻辑函数的化简有 , 两种方法。52、 A+B+C= 。53、 TTL与非门的uIUOFF时,与非门 ,输出 ,uIUON时,与非门 ,输出 。54、 组合逻辑电路没有 功能。55、 竞争冒险的判断方法 , 。56、 触发器它有 稳态。主从RS触发器的特性方程 ,57、 主从JK触发器的特性方程 ,D触发器的特性方程 。58、 数字电路中,常用的计数进制 , , , 。59、 逻辑代数函数常用的4种表示方法 , , ,_。60、 逻辑函数的最简与或式的标准是 , 。61、 = 。62、 具有推拉输出结构TTL门电路的输出端不允许直接 。63、 对于与非门闲置输入端可直接与 连接。64、 触发器具有 功能,常用来保存 信息。65、 触发器的逻辑功能可以用 、 、 、 、来描述。66、 施密特触发器主要是将变化缓慢的信号变换成 脉冲。67、 常用的可靠性代码有_、_。68、 化简逻辑函数的方法有_、_。69、 三态输出门能输出_、_、_。70、 555定时器的最基本应用有_、_、_。71、 计数器按进制不同分为_、_、_。72、 组合逻辑电路由各种 组成;而时序逻辑电路由 和 组成,且 必不可少,它主要由 组成。73、 DAC是将 转换为 。74、 完成数制转换 (101011111)2=( )16( )8421BCD ,(3B)16=( )10( )8421BCD75、 三种基本的逻辑运算关系是()、()、()。76、 Z=AB+AC的对偶式为( )。77、 晶体三极管有三种工作状态:( )、( )、( ),在数字电路中三极管一般作为开关元件使用,即工作在( )和( )78、 存储8位二进制信息,要( )个触发器。79、 JK触发器特征方程为 。 80、 逻辑函数的表达形式主要有 , , , 四种。81、 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(3FF)16=( )2=( )10=( )8421BCD82、 使用或非门做反相器使用其他输入端应接 电平、异或门做反相器使用其他输入端应接 电平。83、 数字电路中,三极管通常工作在 和 状态。84、 常用的组合逻辑电路有 、 、 、 、 、 等。85、 在译码器、寄存器、全加器三者中,不是组合逻辑电路的是 。86、 对16个输入信号进行编码,至少需要 位二进制数码。87、 时序逻辑电路由 和 两大部分组成,常用的表示方法有 、 、 、 。88、 3位二进制计数器,最多能构成模值为 的计数器。89、 十进制计数器最高位输出的频率是输入CP脉冲频率的 倍。90、 A/D转化过程有 、 、 、 四个步骤。91、 若系统要求DAC的分辨率优于0.025%,则至少需要 位的D/A转换器。92、 半导体存储器分为 和 两类。93、 一个16384个存储单元的ROM,每个字8位,它有 个字,有 条数据县和 条地址线。94、 数字信号只有 和 两种取值。95、 十进制123的二进制数是 ;八进制数是 ;十六进制数是 。96、 设同或门的输入信号为A和B,输出函数为F。若令B=0,则F= 若令B=1,则F= 97、 三态门的输出有 、 、 三种状态。98、 设JK触发器的起始状态Q=1若令J=1,K=0,则 。若令J=1,K=1,则 。99、 BCD七段翻译码器输入的是 位 码,输出有 个。100、 一个N进制计数器也可以称为 分频器。101、 有一个6位D/A转换器,设满度输出为6.3V,输入数字量为110111,则输出模拟电压为 。102、 设ROM容量为256字8位,则它应设置地址线 条,输出线 条。103、 用256字4位RAM,扩展容量为1024字8位RAM,则需要 片。104、 按逻辑功能的不同特点,数字电路可分为 和 两大类。105、 在逻辑电路中,三极管通常工作在 和 状态。106、 (406)10=( )8421BCD 107、 一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。108、 TTL集成JK触发器正常工作时,其和端应接 电平。109、 单稳态触发器有两个工作状态 和 ,其中 是暂时的。110、 一般ADC的转换过程由 、 、 和 4个步骤来完成。111、 存储器的存储容量是指 。某一存储器的地址线为A14A0 ,数据线为D3D0 ,其存储容量是 。112、 逻辑函数的表达形式主要有 、 、 、 四种。 113、 一般A/D转换过程要经过 、 、 、 四个步骤。114、 存储器EPROM2764芯片的存储容量是 KB,有 根数据线和 根地址线。115、 D/A转换器位数越多,其分辨率越 。116、 半导体存储器分为 和 两类。117、 根据逻辑功能的不同特点,数字电路可分为 和 两大类。它们的主要区别是: 。118、 一个8选1的数据选择器有 个数据输入端, 个地址输入端。二、选择题1、有八个触发器的二进制计数器,它们最多有( )种计数状态。A、8; B、16; C、256; D、642、下列触发器中上升沿触发的是( )。 A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为( ),或门表达式为( )。 A、Y=A+B;B、Y=AB;C、Y=;D、Y=4、十二进制加法计数器需要( )个触发器构成。A、8; B、16; C、4; D、35、逻辑电路如右图,函数式为( )。 A、F=+; B、F=+C; C、F=; D、F=A+6、逻辑函数F=AB+BC的最小项表达式为( ) A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m77、74LS138译码器有( ),74LS148编码器有( ) A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。8、单稳态触发器的输出状态有( ) A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态1、对于MOS门电路,多余端不允许( ) A、悬空 B、与有用端并联 C、接电源 D、接低电平2、右图表示( )电路,图表示( )电路、与门 、或门、非门 、与非门、卡诺图、表示的逻辑函数最简式分别为( )和( ) A、F=+ B、F=B+D C、F=BD+D、F=BD+4、逻辑电路如图,函数式为( )A、 F=+ B、 F=+ C、 F=+C D、 F=A+B C5、一位8421BCD码计数器至少需要 个触发器。BA.3 B.4 C.5 D.106、下列逻辑函数表达式中与F=A+B功能相同的是( )A A、 B、 C、 D、7、施密特触发器常用于( ) A、脉冲整形与变换 B、定时、延时 C、计数 D、寄存8、施密特触发器的输出状态有 A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态1、对于MOS门电路,多余端不允许 A、悬空 B、与有用端并联 C、接电源 D、接低电平2、一个8选1多路选择器,输入地址有 ,16选1多路选择器输入地址有 。 A、2位 B、3位 C、4位 D、8位3. 同步计数器和异步计数器比较,同步计数器的显著优点是 。A A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。4. 把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。D A.4 B.5 C.9 D.205. 下列逻辑电路中为时序逻辑电路的是 。 A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器6、下列逻辑函数表达式中与F=A+B功能相同的是 A、 B、 C、 D、7、施密特触发器常用于 A、脉冲整形与变换 B、定时、延时 C、计数 D、寄存8、单稳态触发器的输出状态有 A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态9.一位8421BCD码计数器至少需要 个触发器。BA.3 B.4 C.5 D.101.下面各图中输出为高电平的是 . 。2.在何种输入情况下,“与非”运算的结果是逻辑0。 A全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是13. 逻辑函数F= 。A.B B.A C. D. 4. 为实现将JK触发器转换为D触发器,应使 。A.J=D,K= B. K=D,J= C.J=K=D D.J=K=5. 边沿式D触发器是一种 稳态电路。A.无 B.单 C.双 D.多6. 多谐振荡器可产生 。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波7. 八路数据分配器,其地址输入端有 个。A.1 B.2 C.3 D.4 8. 8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。A.1 B.2 C.4 D.89、一位8421BCD码计数器至少需要 个触发器。A.3 B.4 C.5 D.1010、一个16选1多路选择器输入地址有 A、2位 B、3位 C、4位 D、8位1. 当逻辑函数有n个变量时,共有 个变量取值组合? A. n B. 2n C. n2 D. 2n2.逻辑函数F= 。A.B B.A C. D. 3. 一位八进制数可以用( )位二进制数来表示。A. 2 B. 3 C. D. 164. 以下电路中常用于总线应用的有 。A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门5.对于TTL与非门闲置输入端的处理,下列说法错误的是 。A.接电源 B.通过电阻3k接电源 C.接地 D.与有用输入端并联6.对于D触发器,欲使Qn+1=Qn,应使输入D= 。A.0 B.1 C.Q D.7. N个触发器可以构成能寄存 位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N8.石英晶体多谐振荡器的突出优点是 。A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭9. 若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.5010. 在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器1.在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是( )。 A、多谐振荡器; B、单稳态触发器; C、施密特触发器; D、双稳态触发器2.有八个触发器的二进制计数器,它们最多有( )种计数状态。A、8; B、16; C、256; D、643.在数字电路中,晶体管的工作状态为:( )A、饱和; B、放大; C、饱和或放大; D、饱和或截止4.下列逻辑代数运算错误的是:( )A、A+A=A; B、A=1; C、AA= A ; D、A+=15.以下各电路中,属于组合逻辑电路的是:( )A、定时器; B、译码器; C、寄存器; D、计数器6. 十二进制加法计数器需要( )个触发器构成。A、8; B、16; C、4; D、37.下列函数中等于A的是:( )A、A+1; B、A(A+B); C、A+B; D、A+8. 逻辑函数Y=AB+C+BC+BCDE 化简结果为:( )A、Y=AB+C+BC; B、Y=AB+C; C、Y=AB+BC; D、Y=A+B+C9.一位十六进制数可以用( )位二进制数来表示。A. B. C. D. 1610十进制数25用8421BCD码表示为( )。A.10 101 B.0010 0101 C.100101 D.101011、相同为“0”不同为“1”它的逻辑关系是 ( )A、或逻辑 B、与逻辑 C、异或逻辑2、Y (A,B,C,)=m(0,1,2,3)逻辑函数的化简式 ( )A、Y=AB+BC+ABC B、Y=A+B C、Y=3、 A、Y= B、Y处于悬浮状态 C、Y=4、下列图中的逻辑关系正确的是 ( )A.Y= B.Y= C.Y=5、下列说法正确的是 ( )A、主从JK触发器没有空翻现象 B、JK之间有约束 C、主从JK触发器的特性方程是CP上升沿有效。6、下列说法正确的是 ( )A、同步触发器没有空翻现象 B、同步触发器能用于组成计数器、移位寄存器。 C、同步触发器不能用于组成计数器、移位寄存器。7、下列说法是正确的是 ( )A、异步计数器的计数脉冲只加到部分触发器上 B、异步计数器的计数脉冲同时加到所有触发器上 C、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A、施密特触发器的回差电压U=UT+-UT- B、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C、施密特触发器的回差电压越小,电路的抗干扰能力越强 9、下列说法正确的是 ( )A、多谐振荡器有两个稳态 B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是 ( )A、 555定时器在工作时清零端应接高电平 B、555定时器在工作时清零端应接低电平C、555定时器没有清零端1、相同为“1”不同为“0”它的逻辑关系是 ( )A、或逻辑 B、与逻辑 C、同或逻辑2、Y (A,B,C,)=m(0,1,4,5)逻辑函数的化简式 ( )A、Y=AB+BC+ABC B、Y=A+B C、Y=3、A、Y= B、Y处于悬浮状态 C、 Y=4、下列图中的逻辑关系正确的是 ( )A.Y= B.Y= ABC C.Y=5、用n位二进制代码对2n 个信号进行编码的电路是 ( )A、二十进制编码器 B、二进制译码器 C、二进制编码器6、同步时序逻辑电路中,所有触发器的时钟脉冲是( )A、在同一个时钟脉冲的控制下 B、后一个触发器时钟脉冲是前一个触发器输出提供的。 C、时钟脉冲只加到部分触发器上。7、利用异步置数法获得N进制计数器时( )A、 应在输入第N个计数脉冲后,使计数器返回到初始的预置数状态 B、应在输入第N+1个计数脉冲后,使计数器返回到初始的预置数状态C、应在输入第N-1个计数脉冲后,使计数器返回到初始的预置数状态8、有6个触发器的二进制计数器,它们最多有( )种计数状态。A、8 B、16 C、649、施密特触发器主要是将变化缓慢的信号变换成( )A、尖脉冲 B、正弦波 C、矩形波 10、4位权电阻网络D/A转换器,VREF=-8V,RF=R,当输入1001时,输出电压值是( )A、1/9 B、9 C、9/21、多谐振荡器( )1)有两个稳定状态 2)一个稳定状态,一个暂稳态。 3)无稳定状态。2、三极管可靠截止的条件是( )1)UBE0 2)UBE 0 3)UBE=0、7V3、同或运算的逻辑式是( )1)Y=AB 2)Y= 3)Y=AB4、余3BCD码是( )1)恒权码 2)无权码 3)以上二者都不是。5、用卡诺图化简逻辑函数时,8个相邻最小项合并,可以消去( )个变量。1)1 2)2 3)36、D触发器的逻辑功能有( )1)置0、置1 2)置0、置1 、保持 3)置0、置1 、保持、计数7、重叠律的基本公式是( )1)A+A=2A 2)A+A=A 3)AA=A28、由四个触发器构成十进制计数器,其无效状态有( )1) 四个 2)五个 3)六个9、通常,具有同样功能的TTL电路比CMOS电路工作速度( )1)高 2)低 3)差不多10、在不影响逻辑功能的情况下,CMOS或非门的多余端可( )1)接高电平 2)悬空 3)接低电平1、有八个触发器的二进制计数器,它们最多有( )种计数状态。A、8; B、16; C、256; D、642、下列触发器中上升沿触发的是( )。 A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为( ),或门表达式为( )。A、Y=A+B;B、Y=AB;C、Y=;D、Y=4、十二进制加法计数器需要( )个触发器构成。A、8; B、16; C、4; D、35、逻辑电路如右图,函数式为( )。 A、F=+; B、F=+C; C、F=; D、F=A+6、逻辑函数F=AB+BC的最小项表达式为( ) A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m77、74LS138译码器有( ),74LS148编码器有( ) A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。8、单稳态触发器的输出状态有( ) A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态1.下列各式中的四变量A、B、C、D的最小项是: 。(A)ABCD (B)AB(C+D) (C)+B+C+ (D)A+B+C+D2.Y=的反函数为 。 (A)= (B)= (C)= (D)=3.四个逻辑变量的取值组合共有 。 (A)8 (B)16(C)4 (D)154.已知逻辑函数F(A,B)ABAB,是函数值为1的A,B取值组合是: 。 (A)00,11 (B)01,00 (C)01,10 (D)01,115.20488位RAM芯片,其数据线的个数是: 。 (A)11 (B)8 (C)14 (D)2111 离散的,不连续的信号,称为( )A、模拟信号 B、数字信号2 组合逻辑电路通常由( )组合而成。A、门电路 B、触发器 C、计数器3 十六路数据选择器的地址输入(选择控制)端有( )个A、16 B、2 C、4 D、84 一位8421BCD码译码器的数据输入线与译码输出线的组合是( )A、4:6 B、1:10 C、4:10 D、2:45 能实现脉冲延时的电路是( )A、多谐振荡器 B、单稳态触发器 C、施密特触发器68线3线优先编码器的输入为 ,当优先级别最高的有效时,其输出 的值是( ) A、111 B、010 C、000 D、1017JK触发器在CP作用下,若状态必须发生翻转,则应使( )A、J=K=0 B、J=K=1 C、J=O,K=18有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A、10110110110010000000 B、101101010010000100009有一位二进制数码需要暂时存放起来,应选用( )A、触发器 B、2选1数据选择器 C、全加器10EPROM是指( )A、随机读写存储器 B、可编程逻辑阵列可编程只读存储器 D、可擦除可编程只读存储器1离散的,不连续的信号,称为( )。A模拟信号 B.数字信号2组合逻辑电路通常由( )组合而成。A门电路 B.触发器 C.计数器38线3线优先编码器的输入为I0I7 ,当优先级别最高的I7有效时,其输出的值是( )。 A111 B.010 C.000 D.1014十六路数据选择器的地址输入(选择控制)端有( )个。 A16 B.2 C.4 D.85一位8421BCD码译码器的数据输入线与译码输出线的组合是( )。A4:6 B.1:10 C.4:10 D.2:46常用的数字万用表中的A/D转换器是( )。A逐次逼近型ADC B.双积分ADC C.并联比较型ADC7ROM属于( )。A组合逻辑电路 B.时序逻辑电路8有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )。 A.1011-0110-1100-10000000 B.1011-0101-0010-000100001、若在编码器中有50个编码对象,则要求输出二进制代码位数为 位。 A.5 B.6 C.10 D.502、在下列逻辑电路中,不是组合逻辑电路的有 。A.译码器 B.编码器 C.全加器 D.寄存器3、多谐振荡器可产生 。A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波4、以下电路中可以实现“线与”功能的有 。A. TTL与非门 B.三态输出门 C.OC门5、一个 4 位移位寄存器可以构成最长计数器的长度是 。 A.8 B.12 C.15 D.16 6、满足特征方程 的触发器称为 。A、D触发器 B、JK触发器 C、T/触发器三、判断题1、逻辑变量的取值,比0大。 ( )2、对于MOS门电路多余端可以悬空。 ( )3、计数器的模是指对输入的计数脉冲的个数。 ( )4、JK触发器 的输入端 J 悬空,则相当于 J = 0。 ( )5、时序电路的输出状态仅与此刻输入变量有关。 ( )6、RS触发器的输出状态Q N+1与原输出状态Q N无关。 ( )7、JK触发器的 J=K=1 变成 T 触发器。 ( )8、各种功能触发器之间可以相互转换。 ( )9、优先编码只对优先级别高的信息进行编码。 ( )10、组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。( )1、对于JK触发器J=K=1时,输出翻转。 ( )2、一个存储单元可存1位2进制数。 ( )3、同一CP控制各触发器的计数器称为异步计数器。 ( )4、对MOS门电路多余端不可以悬空。 ( )5、函数式F=ABC+AB+AC= (3、5、6、7) ( )6、JK触发器的输入端J悬空,相当于J=1。 ( )7、时序电路的输出状态仅与此刻输入变量有关。 ( )8、一个触发器能存放一位二进制数。 ( )9、计数器随CP到来计数增加的称加计数器。 ( )10、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )1、逻辑变量的取值,比大。 ( )2、一个存储单元可存1位2进制数。 ( )3、若两个函数具有不同的真值表,则两个逻辑函数必然不相等。 ( )4、对MOS门电路多余端不可以悬空。 ( )5、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。( )6、JK触发器的输入端J悬空,相当于J=1。 ( )7、时序电路的输出状态仅与此刻输入变量有关。 ( )8、三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )9、与非门的逻辑功能是:有0出1,全1出0。 ( )10、施密特触发器能作为幅值鉴别器。 ( )1. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 ( )2.格雷码具有任何相邻码只有一位码元不同的特性。 ( )3. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。 ( )4. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。 ( )5. 一般TTL门电路的输出端可以直接相连,实现线与。 ( )6. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功( )7. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。 (

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论