数字电子技术题库.doc_第1页
数字电子技术题库.doc_第2页
数字电子技术题库.doc_第3页
数字电子技术题库.doc_第4页
数字电子技术题库.doc_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

知识点(一)数字逻辑基础(1)进制与进制之间的转换(2)与逻辑和与门电路(3)或逻辑和或门电路(4)非逻辑和非门电路(5)与非门电路(6)集成门电路(7)逻辑代数定律与逻辑函数化简(二)组合逻辑电路(8)组合逻辑电路的分析与设计(9)编码器(10)译码器(11)加法器(12)数值比较器(13)数据选择器(三)时序逻辑电路(14)RS触发器(15)D触发器与数据寄存器(16)移位寄存器(17)JK触发器与计数器(四)555时基电路与石英晶体多谐振荡器(18)定时器(19)施密特触发器(20)多谐振荡器(五)数模与模数转换(21)数模转换电路DAC(22)模数转换电路ADC(六)半导体存储器(23)只读存储器ROM(24)随机存储器RAM题库(一)数字逻辑基础(1)进制与进制之间的转换1在数字电路中,通常用数字 来表示高电平,用数字 来表示低电平。2某二进制数由4位数字组成,其最低位的权是 ,最高位的权是 。3完成下列进制的转换:(00011111)2=( )10 ; (10)10=( )2 ;(1111)2=( )8 ; (10)8=( )2 ;(011111)2=( )16 ; (2A)16=( )2 。(01010101)8421=( )10 ; (32)10=( )8421 ;4二进制数只有( )数码。A0 B.1C0、1 D.0、1、25十六进制数只有( )数码。A0F B.1FC016 D.1166一位十六进制数可以用( )位二进制数来表示。A1 B.2C4 D.16(2)与逻辑和与门电路7“Y等于A与B”的逻辑函数式为 。8与门电路是当全部输入为 时,输出才为“1”。9开关串联的电路可以用“与”逻辑表示。 ( )10门电路可以有多个输出端。 ( )11门电路可以有多个输入端。 ( )(3)或逻辑和或门电路12“Y等于A或B”的逻辑函数式为 。13开关并联的电路可以用“或”逻辑表示。 ( )(4)非逻辑和非门电路14“Y等于A非”的逻辑函数式为 。15非门电路是当输入为 时,输出为“0”;当输入为 时,输出为“1”。16.写出下列门电路的名称: (5)与非门电路17“Y等于(A与B)非”的逻辑函数式为 。182输入端与非门电路在输入端为( )状态下输出为0。A00 B.01C10 D.11192输入端或非门电路在输入端为( )状态下输出为1。A00 B.01C10 D.1120已知某2输入端的与非门电路输入波形如图所示,试绘出输出波形Y.AB(6)集成门电路21三态门的三种输出状态分别是 、 、和 。22TTL集成电路使用的电源电压典型值是( ) A12 V B3 V C6 V D5V23CMOS集成电路使用的电源电压范围是( ) A012 V B3 18V C69V D5V24以下电路中可以实现“线与”功能的是( )。A.与非门 B.三态输出门(3S门) C.集电极开路门(OC门) D.以上都不能25CMOS集成电路输出电压的动态范围大于TTL集成电路。 ( )26不要用手接触CMOS器件芯片的管脚,因为人体静电容易损坏芯片。 ( )(7)逻辑代数定律与逻辑函数化简27如果逻辑变量A1,则A= 。28. 以下表达式中符合逻辑运算法则的是( )。 A.CC=C2 B.1+1=10 C.0或B或A=B或AB或AB D.都不是51两个多位二进制数进行比较,应先从( )开始比较。A最高位 B.最低位C次高位 D.次低位52数值比较器7485作为单级使用,A数为0010,B数为1100,则比较结果按顺序在“FAB”端以( )数据形式呈现。A010 B.001C100 D.11053数值比较器7485作为多级使用,A数为10000001,B数为10000001,则比较结果按顺序在“FAB”端以( )数据形式呈现。A010 B.001C100 D.00054比较器是对两个二进制数中“1”的数量多少进行比较。 ( )(13)数据选择器55数据选择器具有多个输入端, 个输出端。56数据选择器能在地址码的控制下,从 路输入信号中选择 路信号进行输出。57一个16选一的数据选择器,其地址输入(选择控制输入)端有( )个。A1 B.2C4 D.1658一个8选一数据选择器的数据输入端有( )个。A1 B.8C3 D.4(三)时序逻辑电路(14)RS触发器59触发器具有 功能,可用来保存 信息。60将 端信号引入输入端称为反馈,触发器具有 功能是反馈电路作用的结果。61一个触发器可记录一位二进制代码,它有( )个稳态产状态。A.0 B.1 C.2 D.3 62触发器只可以保持“1”状态,不能保持“0”状态。( )63RS触发器两个输出端的状态始终相反。( )64无反馈电路也能构成触发器。( )65当RS触发器的和端加上如图所示的波形时,试绘出Q端的输出波形(设初始状态为1)。(15)D触发器与数据寄存器66因为一个触发器只能保存一位二进制数据,所以8位数据寄存器电路由 个触发器构成。67用多根数据线同时输入数据或同时输出数据的方式称为数据 输入或 输出方式。68设并行数据寄存器的输入端状态为10001111,经过CP信号触发后,其输出状态为 。69移位寄存器可分为 移位寄存器、 移位寄存器和 移位寄存器。70边沿型触发器的直接复位端和直接置位端不受CP脉冲信号的控制。 ( )71当CP脉冲信号有效时,D触发器的输出状态等于输入状态。 ( )72当CP脉冲信号无效时,D触发器的输出状态为0。 ( )73当CP脉冲信号有效时,D触发器的输出状态保持不变。 ( )74当CP脉冲信号的有效边沿没有来到时,D触发器的输出状态一定与输入状态相同。( )75N个触发器可以构成能寄存( )位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N76存储8位二进制信息要( )个触发器。A.2 B.3 C.4 D.877在CP上升沿有效的D触发器的输入端加上如图所示的波形时,试绘出Q端的输出波形(设初始状态为0)。CPD78在CP下降沿有效的D触发器的输入端加上如图所示的波形时,试绘出Q端的输出波形(设初始状态为0)。CPD(16)移位寄存器79用一根数据线按位输入数据或输出数据的方式称为数据 输入或 输出方式。80在左移寄存器中,数据移动的方向是 ,完成由低位至高位的移动。81既能左移又能右移的数据寄存器称为 寄存器。82在N位移位数据寄存器中,要将数据写入和并行输出必须要有 个CP脉冲;要将数据写入和串行输出必须要有 个CP脉冲。(17)JK触发器与计数器83欲使JK触发器实现的功能,则输入端J应接 ,K应接 。84欲使JK触发器实现的功能,则输入端J应接 ,K应接 。85欲使JK触发器实现的功能,则输入端J应接 ,K应接 。86欲使JK触发器实现的功能,则输入端J应接 ,K应接 。87T触发器是JK触发器在 条件下的触发器。88T触发器是JK触发器在 条件下的触发器。每来一个CP脉冲,T触发器的状态就 。89计数器通常是对 个数进行计数。90通过计数器 法可实现任意多位数进制的计数方式。91时序逻辑电路的特点是,输出不仅取决于当时 的状态,还与电路 的状态有关。92构成一个六进制计数器最少要采用 个触发器,这时构成的电路有 个无效状态。93构成一个十进制计数器最少要采用 个触发器,这时构成的电路有 个无效状态。94同步计数器和异步计数器相比较,同步计数器的显著优点是( )A工作速度高 B触发器利用效率高电路简单 D以上都不对95下列逻辑电路中为时序逻辑电路的是( )A数值比较器 B加法器C数据寄存器 数据选择器96个触发器可以构成能寄存()位二进制数码的寄存器N N+1N-1 097一位8421BCD码计数器至少需要( )个触发器。3 45 10988位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。1 24 899用二进制异步计数器从0做加法,计到十进制200,则最少需要( )个触发器。2 67 8100对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=( )。A.0 B.1 C.Q D.101对于JK触发器,若J=K,则可完成( )触发器的逻辑功能。A.RS B.D C.T D.T102在CP脉冲上升沿有效的JK触发器加上如图所示的波形时,试绘出Q端的输出波形(设初始状态为0)。CPJK103在CP脉冲上升沿有效的T触发器加上如图所示的波形时,试绘出Q端的输出波形(设初始状态为0)CPT104已知时钟脉冲的波形,画出触发器输出端Q的波形(设初始状态为0)。CPCPQ1J1KC1(四)555时基电路与石英晶体多谐振荡器(18)定时器105555集成电路的脚电平低于1/3VCC时,脚输出 电平;脚电平高于2/3VCC时,脚输出 电平。106555是一种中规模的数字集成电路。 ( )107555时基电路的逻辑输出既可以从电源正极与输出端之间输出,也可以从电源负极与输出端之间输出。 ( )108555时基电路的逻辑输出只能出现“0”和“1”之一。 ( )109555时基电路输出低电平时的电压值为0,输出高电平时的电压值接近VCC。 ( )(19)施密特触发器110输入信号从低电平上升时的转换电平和从高电平下降时的转换电平不同,其差值称为 。111在施密特触发器中,当输入信号在回差电压范围内时,其输出状态为( )。A发生变化 B保持原状态C低电平 D低电平112由555时基电路构成的施密特触发器的回差电压是( )。A1/3VCC B2/3VCCCVCC D1/2 VCC113施密特触发器的输出信号是( )。A矩形波 B三角波C正弦波 D锯齿波114施密特触发器有( )种输出状态。A1 B2C3 D4115555时基电路构成的定时器脚电平大2/3VCC,脚电平大于1/3VCC,其输出状态为( )。A0态 B1态C原态 D翻转(20)多谐振荡器116多谐振荡器是一种能反复输出 波的自激振荡电路。117石英晶体振荡器是利用石英晶体的 效应制成的一种谐振器件。(五)数模与模数转换(21)数模转换电路DAC118数模转换器简称DAC,D代表 ,A代表 ,C代表电路。119在数模转换电路中,输出模拟电压数值与输入的数字量之间( )关系。A成正比 B成反比孔不入 C无 120在数模转换电路中,数字量的位数越多,分辨输出最小电压的能力( )。A越稳定 B越弱 C越强 121在数模转换电路中,当输入数据全部为“0”时,输出电压等于( )。A电源电压 B0V C基准电压 122在数模转换电路中,当输入数据全部为“1”时,输出电压( )。A接近基准电压 B接近0 C等于基准电压123在数模转换电路中,当输入数据只有最高位为“1”时,输出电压等于( )。A基准电压 B1/2基准电压 C电源电压124一个8位数字量输入的DAC,其输出电平的级数为( )。A64 B128C256 D512125温度、压力、位移、声音等物理量可以被人为控制,所以它们是数字量。 ( )。126连续变化的电压、电流是数字量。 ( )127三角波、锯齿波是数字量。 ( )128矩形脉冲是数字量。 ( )129DAC电路将数字量以线性正比关系转换为模拟量。 ( )130数模转换器AD7520是CMOS类型。 ( )(22)模数转换电路ADC131常用的ADC类型有 型和 型。132在模数转换电路中,输出数字量与输入模拟信号之间( )关系。A成正比 B成反比 C无133在模数转换电路中,输出数字量的位数越多,分辨率( )。A越稳定 B越低 C越高134集成模数转换器ADC0809单极性模拟电压输入范围为( )。A5V B55V C05V135将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为( )。A采样 B量化C保持 D编码136用二进制码表示指定离散电平的过程称为( )。A采样 B量化C保持 D编码137ADC电路是将连续变化的模拟量转换成有限位数的数字量。 ( )138ADC电路的取样保持是对模拟信号的幅度进行周期性地取值并保持一段时间。( )。139模数转换器ADC0809是CMOS类型。 ( )(六)半导体存储器(23)只读存储器ROM140存储器用来存放 信息。141存储器可分为 和 两类。142存储器的容量为 乘以数据 。143可一次性改写的存储器是( )。AROM BPROMCE2PROM DFlash Memory144可多次电擦除改写的存储器是( )。AROM BPROMCE2PROM DFlash Memory145ROM属于( )逻辑电路。A组合 B时序 C都不是146只读存储器ROM在运行时具有( )。A读/无写 B无读/写C读/写 D无读/无写147对于只读存储器ROM,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论