序列检测器仿真verilog.doc_第1页
序列检测器仿真verilog.doc_第2页
序列检测器仿真verilog.doc_第3页
序列检测器仿真verilog.doc_第4页
序列检测器仿真verilog.doc_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

0101/110序列检测器仿真1. 实验目的熟悉Modelsim仿真软件的使用方法,了解状态机的建模方法,使用ModelSim仿真QuartusII工程。2. 实验内容l 用HDL语言的输入方式,实现0101/110序列检测器。l 用modelsim进行仿真l 下载至DE0开发板上观察实验结果3. 代码分析(以0101序列检测器为例)1) 状态图如下:St0St1St3St2St0St1St20/01/00/01/11/00/00/01/00/00/01/01/01/00/1图3.1 0101(左)/110(右)序列检测状态图2) 主模块中首先定义了本次实验的所有输入输出接口及各个状态。其中,因为有4种状态,所以current为2位。/0101 Sequential detectormodule lab1a (vin,cp,ncr,vout); input vin,cp,ncr; output vout; reg vout;reg 1:0 current,next; parameter s0=2b00,s1=2b01,s2=2b10,s3=2b11; 3) 然后设置异步清零,在cp上升沿则沿触发器状态翻转。 always (posedge cp or negedge ncr) begin if (ncr) current = s0; else current Start Simulation选择所需的的测试文件点击OK后如下图点击View = Wave在Object中添加信号然后点击Run All开始仿真5. 实验结果的测试和分析0101序列检测器的仿真图形如下:110序列检测器的仿真图形如下:检验后结果正确。6. 实验总结通过这次试验,我明白了序列检测器的原理以及Modelsim的基本使用方法。7. 参考文献

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论