微机1-2章练习题.ppt_第1页
微机1-2章练习题.ppt_第2页
微机1-2章练习题.ppt_第3页
微机1-2章练习题.ppt_第4页
微机1-2章练习题.ppt_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、8088的指令执行过程,12章 练习题,下列CPU中属于准16位的是 。 A)8080 B)8086 C)8088 D)80386SX 8088的外部数据总线为 位。 A)8 B)16 C)32 D)64 8086CPU的内部结构由 组成。 A)ALU,EU,BIU B)ALU,BIU,地址加法器 C)寄存器组,ALU D)EU,BIU,BIU的功能是 。 A)计算有效地址 B)分析指令,产生控制信号 C)与存储器或I/O端口之间进行传送,并能形成物理地址 D)进行算术运算与逻辑运算,在8086中,不属于总线接口部件的是 。 A)20位的地址加法器 B)指令队列 C)段地址寄存器 D)通用寄存

2、器,指令队列的作用是 。 A)暂存操作数地址 B)暂存操作数 C)暂存指令地址 D)暂存预取指令,8086的指令队列的长度是 字节。8088的指令队列的长度是 字节。 A)4个 B)5个 C)6个 D)8个,每当8086的指令队列中有 空字节, 8088的指令队列中有 空字节, BIU就会自动把指令取到指令队列中。 A)1个 B)2个 C)3个 D)4个,8086CPU中BIU从存储器预取指令,它们采用 的原则。 A)先进先出 B)先进后出 C)后进先出 D)自由出入,下列寄存器都存在于BIU部件的是 。 A)SP、CS B)IP、DS C)BP、IP D)FR、SP,8086中堆栈地址指针S

3、S:SP分属于 。 A)BIU、EU B)BIU、BIU C)EU、BIU D)EU、EU,8086 CPU内部共有 个16位寄存器。 A)12 B)13 C)14 D)16,不属于EU部分的寄存器是 。 A)IP B)BP C)DI D)SP,在8086中,地址加法器和BP分别属于 。 A)BIU,EU B)BIU,BIU C)EU,BIU D)EU,EU,8086/8088的状态标志有 个,控制标志有 个 A)3 B)4 C)5 D)6,8086/8088中,一个最基本的总线周期由 个时钟周期(T状态)组成。 A)1 B)4 C)2 D)6,在8086/8088中,在T1状态,CPU往总线

4、发出 信号。 A)数据 B)状态 C)地址 D)其它,总线周期为T1、T2、T3、T4,若要增加等待状态TW,它应插在 之后。 A)T1 B)T2 C)T3 D)T4,若在一个总线周期中,CPU对READY信号进行了次采样,那么该总线周期共包含_个时钟周期。 A)5 B)6 C)7 D)8,8086有 个地址/数据复用引脚。 A)8 B)16 C)20 D)32,8086复位时所需的RESET信号至少应维持 时钟周期的高电平。 A)2个 B)4个 C)2个 D)4个,在下列信号中,都属于输入信号的是 。 A)HOLD,INTR,DT/ R B)READY ,HLDA,M/ IO C)RESET

5、,HOLD,MN/MX D)M/IO,ALE,TEST,CPU访问内存时,RD开始有效时对应的状态是: A)T1 B)T2 C)T3 D)T4,8086/8088的存储器可以寻址1MB的空间,在对I/O进行读写操作时,20位地址中只有 有效。 A)高16位 B)低16位 C)低8位 D)高8位,8086/8088的存储器可以寻址1MB的空间,在对I/O进行读写出操作时,20位地址中只有低16位有效。这样,I/O地址的寻址空间为 。 A)64K B)256K C)128K D)10K,关于中断NMI和INTR的触发方式,下列说法正确的是 。 A)NMI是上升沿触发,INTR是低电平触发 B)NM

6、I是下降沿触发,INTR是低电平触发 C)NMI是上升沿触发,INTR是高电平触发 D)NMI是下降沿触发,INTR是高电平触发,8086CPU的引脚中,接收外部中断请求输入信号的引脚有 。 A)15个 B)8个 C)2个 D)1个,当8086CPU从总线上撤消地址,而使总线的低16位置成高阻态时,其最高4位用来输出总线周期的 。 A)数据信息 B)控制信息 C)状态信息 D)地址信息,8086有两种工作模式,即最小模式和最大模式,它由 决定。 A)BHE/S7 B)MN/MX C)INTA D)HOLD=“1”,在8086的总线周期中,ALE在T1周期有效,它是一个 。 A)负脉冲,用于锁存

7、地址信息 B)负脉冲,用于锁存数据信息 C)正脉冲,用于锁存地址信息 D)正脉冲,用于锁存数据信息,CPU响应DMA传送请求的信号是 。 A)READY B)HLDA C)RD D)WR,8086CPU在进行I/O写操作时,M/IO和DT/R必须是 。 A)0 0 B)0 1 C)1 0 D)1 1,INTA信号是位于连续周期中的 个负脉冲。 A)1 B)2 C)3 D)4,8086最小工作模式的特点是 。 A)CPU提供全部的控制信号 B)需要总线控制器8288 C)不需要8286收发器 D)由编程进行模式设定,在8088系统中,只需1片8286就可以构成数据总线收发器。而8086则要 片8

8、286。 A)1 B)2 C)3 D)4,在8086系统中需要 片8282作为地址锁存器。 A)1 B)2 C)3 D)4,8086工作于最大模式下的特点是 。 A)CPU提供全部的控制信号 B)需要CPU收发器 C)需要总线控制器8288 D)由编程进行模式设定,在最大模式系统中,之所以需要总线控制器,原因在于 。 A)控制信号的驱动能力不够 B)解决主、协处理器之间的协调工作问题 C)解决主、协处理器之间的协调工作及对总线共享问题 D)控制信号不够,在8086系统中,CPU被启动后,IP及四个段寄存器的初始状态是 。 A)全部清0 B)全部被置成FFFFH C) IP=FFFFH, 四个段

9、寄存器清0 D)CS=FFFFH,其它的寄存器被清0,对于8086,将 信号作为低位数据的选通信号。 A) AD0 B) AD15 C) AD7 D) AD8,8086的存储系统采用“字节编址结构”,现有一个存储字地址为5678H,则该地址所在的存储体称为 。 A)偶存储体、其数据线接在低8位的D0D7上 B)奇存储体、其数据线接在低8位的D0D7上 C)偶存储体、其数据线接在高8位的D8D15上 D)奇存储体、其数据线接在高8位的D8D15上,BHE信号和A0合起来表示当前在总线上出现的从偶地址单元或端口读一个字节的正确序列为: 。 A)BHE为低电平,A0为低电平 B)BHE为低电平,A0

10、为高电平 C)BHE为高电平,A0为低电平 D)BHE为高电平,A0为高电平,8086 CPU可访问的存储器空间为1MB组成,实际上分为奇数存储体和偶数存储体两部分,对于偶数存储体的选择信号是 。 A)HOLD B)BHE C)AD0 D)HLDA,8086 CPU可访问的存储器空间为1MB,它分为奇数存储体和偶数存储体两部分,其中奇数存储体的选择信号是 。 A)ALE B)BHE C)A0 D)HOLD,8086 CPU可访问的存储器空间由1MB组成,实际上分为奇数存储体和偶数存储体两部分,对于奇数存储体的选择信号是BHE,对于偶数存储体的选择信号是AD0,对于每个存储体内存储单元的选择信号

11、是 。 A)A19A1 B)A18A1 C)A19A0 D)A18A0,在8086中,用一个总线周期访问一个字数据时,必须是 。 A)BHE=A0=0 B)BHE=0、A0=1 C)BHE=1、A0=0 D)BHE=1、A0=1,已知物理地址为FFFF0H,且段内偏移量为A000H,若对应的段基址放在DS中,则DS应为 。 A)5FFFH B)F5FFH C)5FFF0H D)F5FF0H,在8086系统中,CPU被启动后,IP及四个段寄存器的初始状态是 。 A)全部清0 B)全部被置成FFFFH C) IP=FFFFH, 四个段寄存器清0 D)CS=FFFFH,其它的寄存器被清0,8086C

12、PU经加电复位后,执行第一条指令的地址是 。 A)FFFFH B)03FFFH C)0FFFFH D)FFFF0H,8086系统复位后,下面的叙述错误的是_。 A)系统从FFFF0H处开始执行程序。 B)系统此时能响应INTR引入的中断。 C)系统此时能响应NMI引入的中断。 D)DS中的值为0000H。,8086存储器读周期中,数据开始的状态是 。 A)T1 B)T2 C)T3 D)T4,8086存储器写周期中,数据开始的状态是 。 A)T1 B)T2 C)T3 D)T4,在8086的总线写周期中,微处理器给出的控制信号(最小模式下),WR,RD,M/IO分别是 。 A)1,0,1 B)0,

13、1,0 C)0,1,1 D)1,0,0,在8086的最小模式系统中,M/IO、RD和WR当前信号为、,表示现在进行的是_。 A)I/O读 B)I/O写 C)存储器写 D)存储器读,在8086的写周期中,各信号出现的正确序列为_。 A) ALE的下降沿、地址信号、数据信号 B) ALE的上升沿、地址信号、数据信号 C) 地址信号、ALE的下降沿、数据信号 D) 地址信号、ALE的上升沿、数据信号,课堂习题,8088CPU有6个状态标志,其中的4个是_、_、_、_。 8086的存储器空间最大为_,利用_方法可以实现16位寄存器对20位地址的寻址,写出取指令时,20位物理地址的形成情况_。 加电启动时,8086的启动程序应从_开始执行。该执行单元一般存放_指令。 8086CPU在内部结构上由_和_组成 8086CPU的四个段寄存器分别是_、_、_、_。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论