数电-组合逻辑电路(二).ppt_第1页
数电-组合逻辑电路(二).ppt_第2页
数电-组合逻辑电路(二).ppt_第3页
数电-组合逻辑电路(二).ppt_第4页
数电-组合逻辑电路(二).ppt_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、习题讲解:P210-4.3,全加器,习题讲解:P210-4.5,习题讲解:P210-4.6,第四章 组合逻辑电路(二),内容提要: 本章重点介绍组合逻辑电路的特点、分析与设计。在此基础上,介绍常用的集成组合逻辑电路,包括如编码器、译码器、数据选择器等,了解其电路的逻辑功能、输出输入的逻辑关系、利用它们实现逻辑功能。最后介绍组合逻辑电路上存在地竞争冒险现象,产生的原因及消除的方法。,4.3 若干常用的组合逻辑电路,4.3.2 译码器 译码器就是将每个输入的二进制代码译成对应的输出高、低电平信号,和编码器逆过程。常用的译码器分为二进制译码器、二十进制译码器和显示译码器。 一、二进制译码器 1、基本

2、原理 即将N位二进制代码译成2N个 高低电平信号,称为N线 2N线 译码器。如N3,则可译2N8个 高低电平信号,称为3线8线译 码器。,4.3 若干常用的组合逻辑电路,其真值表如右表 各输出端逻辑式为,4.3 若干常用的组合逻辑电路,2、二极管与门阵列 构成的3位二进制译 码器 二极管构成的译码器 优点是电路比较简单 。缺点是电路的输入 电阻低输出电阻高。 另外存在输出电平移 动问题。通常用在中 大规模的集成电路中。,4.3 若干常用的组合逻辑电路,3.中规模集成译码74HC138 74HC138是由CMOS门构成的3线8线译码器,其逻辑图如图所示:,4.3 若干常用的组合逻辑电路,其逻辑功

3、能表为,4.3 若干常用的组合逻辑电路,由分析可知,输出端的逻辑式是以输入的三个变量最小项取反的形式,故这种译码器也叫最小项译码器。,4.3 若干常用的组合逻辑电路,例3.3.2 试用两片3线8线译码器74HC138组成4线16线译码器,将输出的4位二进制代码D3 D2 D1 D0译成16个独立的低电平信号Z0 Z15。 解:由于74HC138为3线8线译码器,要构成4线16线译码器,需要4个输入地址线,故要除了74HC138的3个输入端外,还要利用附加控制端,根据74HC138功能表,利用S1和S2及S3,4.3 若干常用的组合逻辑电路,4.3 若干常用的组合逻辑电路,4.3.3 数据选择器 一、数据选择器的工作原理 数据选择其就是在数字信号的传输过程中,从一组数据中选出某一个来送到输出端,也叫多路开关 现以双4选1数据选择器74HC153为例说明数据选择器的工作原理。 其内部电路如右图所示:,4.3.3 数据选择器,4.3.3 数据选择器,例4.3.4试用双4选1数据选择器74HC153组成8选1数据选择器。 解:“四选一”只有2位地址输入,从四个输入中选中一个;“八选一”的八个数据需要3位地址代码指定其中任何一个,故利用S做为第3位地址输入端,其实现电路如右图所示: 输出端的逻辑式为,4.3.3 数据选择器,例4.3.5 试用4选1数据选择器实现交通信号灯监视电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论