《电子电路设计与制作》 任务七 时序逻辑电路的设计与制作单元测试题_第1页
《电子电路设计与制作》 任务七 时序逻辑电路的设计与制作单元测试题_第2页
《电子电路设计与制作》 任务七 时序逻辑电路的设计与制作单元测试题_第3页
《电子电路设计与制作》 任务七 时序逻辑电路的设计与制作单元测试题_第4页
《电子电路设计与制作》 任务七 时序逻辑电路的设计与制作单元测试题_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第七章1.时序逻辑电路的输出不仅和当时输入的逻辑值有关,而且与电路以前曾输入过的逻辑信号有关,这类逻辑电路称为(时序逻辑电路)2.按照时序逻辑电路的工作方式可将(时序逻辑电路分为同步时序逻辑电路为异步时序逻辑电路)。3.时序逻辑电路通常包括组合(电路和存储电路)两部分,时序逻辑电路中的组合逻辑电路可以非常简单,但必须有存储电路,且存储电路的输出必须反馈输入端,与输入信号一起决定电路的输出状态。4.数字钟就是一种典型的(时序逻辑电路)5.秒计数器,分计数器为(60进制计数器);6.时计数器和周计数器分别是(24进制)和(7进制计数器);7.秒脉冲发生器是由(555构成的多谐振荡器);8.报时电路是由(一个555构成的单稳态触发器)和(一个555的多谐振荡器)组成。9.校时电路则由(数据选择器)和(单次脉冲)发生器构成。10.秒脉冲发生器采用(555构成多谐振荡器)来实现。11.秒、分计数模块均采用(74ALS160构成的60进制计数器)进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模的时钟信号则是秒计数器的进位信号。12.74ALS160是(可预置数的十进制计数器)。13.60进制计数器采用(同步脉冲计数),14.时计数模块采用两片(74ALS160构成的24进制计数)器进行计数15.整点报时由(555单稳态触发器以及555多谐振荡器)构成。16.其功能是在整点时用频率为1000HZ的脉冲波驱动扬声器发声(2秒钟)。17.当分计数模块没有进位信号,即没有计数到59时,IC1的2脚输入为(高电平),3脚输出(低电平)。18.IC2的4脚为(低电平),IC2处于(清零)状态,其3脚始终(输出低电平),扬声器不发出声响。19.而当分计数模块有进位信号时,IC1的2脚输入为(低电平),此时IC1具有(延时)功能,它的3脚将会输出时间为Tw的高电平20.在IC1的3脚输出高电平的这段时间内,IC2的4脚为(高电平),IC2处于(正常工作)状态,21.校时电路由(数据选择器)及(单次脉冲发生器)组成23.74ALS160是(可预置数的十进制同步计数器)24.RCO:(进位输出端,计数满9的时候为1,其余状态为0)。25.ENT、ENP:(计数控制端,二者均为1是,正常计数;只要有一个为0时,计数器工作在保持状态)。26.CLK:(时钟输入端,上升沿有效)。27.LOAD:(同步并行置数控制端,低电平有效)。28.CLR:(异步清零输入端,低电平有效)。29.74ALS160具有(超前进位)功能,当计数溢出时,进位输出端RCO输出一个高电平脉冲,宽度为AQ的高电平部分30.74ALS160加上各种门电路可以构成(任意的N)为计数器。31.CD4511是一个用于(驱动共阴极LED(数码管)显示器的BCD码—七段码译码器).32.CD4511是具有(BCD转换、消隐和锁存控制、七段译码及驱动)功能的CMOS电路。33.CD4511能提供(较大的拉电流,可直接驱动LED显示器)。34.(74ALS157)是4路的2选1数据选择器35.74HC113是(两路JK触发器).36.与分秒计数模块一样用反馈清零法将高位的输出端1Q和低位输出端3Q用与非门连接到高位的MR端即可实现(0到23的计数).37.电路通过按键改变(JK触发)的输出状态,其输出状态控制数据选择器74ALS157使能端EN,EN为低电平时,选通A路信号;EN为高电平时,选通B路信号。38.将A、B路信号分别接上(单次脉冲)和(各计数模块)的进位信号,这样便可实现在自动计时和校时两个状态间的相互切换39.单次脉冲则由简单的按键电路产生,设置了(7个按键可以对时、分、秒的十位)和(各位分别进行校准),快捷方便40.555内部结构包括(两个电压比较器C1)和(C2,一个基本RS触发器)和(一个集电极开路的放电三极管TD)三部分构成41.Vi1是比较器C1的反相输入端,也称(阈值端),用(TH)表示。42.Vi2是比较器C2的同相输入端,也称(触发端),用(TR)表示。43.555定时器的逻辑功能主要取决于(比较器C1、C2的工作状态)。44.为了提高电路的负载能力,在输出端接(缓冲器G4)。45.TD与R接成的反相输出端VO′与VO在高、低电平状态上(完全相同)。46.CD4511的管脚功能A3、A2、A1、A0:(BCD码输入端)。47.CD4511的管脚功能LT:测试(输入端),LT=0时,译码输出全为1,七段均(发亮),显示“8”,用来(检测数码管是否损坏)。48.CD4511的管脚功能BI:消隐输入(控制端),当LT=1,BI=0时,译码输出全为0,数码管的每一段均(处于熄灭状),不显示数字。49.CD4511的管脚功能LE:锁定(控制端),当LE=0时,允许译码输出。LE=1时译码器是(锁定状态),译码器输出被保持在LE=0时的数值。50.CD4511内接有(上拉电阻),故只需在输出端与(数码管段之间串入限流电阻)即可工作。51.CD4511该译码器还有(拒伪码)功能,当输入码超过1001时,输出全为0,数码管(熄灭)。52.74ALS157E:工作(控制端),当E=0时,芯片(正常工作);当E=1时,输出全为(0)。53.74ALS157S:(使能端),当S=0时,选通(I0路);当S=1时,选通(I1路)。54.74ALS04是(六输入非门).55.74ALS00是(四2输入与非门).56.74AS10为(三3输入与非门)57.(74AS08)为四2输入与门58.74ALS32是(四2输入或门)第七章1.时计数器是(A)进制A.24进制B.7进制C.9进制D.8进制2.周计数器是(B)进制A.24进制B.7进制C.12进制D.8进制3.报时电路是(A)组成A.由一个555构成的单稳态触发器和一个555的多谐振荡器B.由一个555构成的双稳态触发器C.由一个555构成的双稳态触发器和一个555的多谐振荡器D.由一个555构成的单稳态触发器4.74ALS160是可预置数的(C)进制计数器A.8进制B.12进制C.10进制D.7进制5.由两片74ALS160扩展为(A)进制的计数器A.60B.40C.55D.506.当低位计数器计数满(B)时,其进位端RCO输出高电平A.7B.9C.8D.107.用反馈清零法将高位的输出端1Q和2Q用与非门连接到高位的MR端即可实现(D)的计数A.1到58B.0到60C.1到59D.0到598.时计数模块采用两片74ALS160构成的(C)进制计数器进行计数A.12B.36C.24D.109.分秒计数模块一样用反馈清零法将(A)A.高位的输出端1Q和低位输出端3QB.低位的输出端1Q和低位输出端3QC.高位的输出端3Q和低位输出端3QD.高位的输出端1Q和高位输出端3Q10.整点报时由(B)构成A.555多谐振荡器B.555单稳态触发器以及555多谐振荡器C.555单稳态触发器D.555双稳态触发器以及555多谐振荡器11.在整点时用频率为1000HZ的脉冲波驱动扬声器发声(A)秒钟A.2B.4C.5D.312.IC2的4脚为低电平,IC2处于清零状态,其3脚始终输出(C)电平A.高B.中C.低13.3脚将会输出时间为Tw的(A)电平A.高B.低C.中14.EN为低电平时,选通(C)路信号A.BB.CC.AD.D15.EN为高电平时,选通(B)路信号A.AB.BC.CD.D16.设置了(A)个按键可以对时、分、秒的十位和各位分别进行校准,快捷方便A.7B.6C.5D.917.555内部结构包括(A)构成A.两个电压比较器C1和C2,一个基本RS触发器和一个集电极开路的放电三极管TDB.一个电压比较器C1,一个基本RS触发器和一个集电极开路的放电三极管TDC.两个电压比较器C1和C2D.两个电压比较器C1和C2,一个基本RS触发器和一个集电极开路的放电三极管TD18.74ALS160是可预置数的(A)进制同步计数器A.十进制B.十二进制C.八进制D.七进制19.RCO:进位输出端,计数满9的时候为(C),其余状态为0A.0B.2C.1D.320.ENT、ENP:计数控制端,二者均为(B)是,正常计数;只要有一个为(B)时,计数器工作在保持状态A.2,2B.1,0C.2,0D.1,121.CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码—(D)段码译码器A.10B.6C.8D.722.LT:测试输入端,LT=0时,译码输出全为(A),七段均发亮,显示“8”,用来检测数码管是否损坏A.1B.2C.0D.323.BI:消隐输入控制端,当(B)时,译码输出全为0,数码管的每一段均处于熄灭(消隐)状态,不显示数字A.LT=0,BI=0B.LT=1,BI=0C.LT=1,BI=1D.LT=0,BI=124.LE:锁定控制端,当LE=0时,允许译码输出。(C)时译码器是锁定(保持)状态,译码器输出被保持在LE=0时的数值A.LE=0B.LE=2C.LE=1D.LE=325.CD4511的真值表该译码器还有拒伪码功能,当输入码超过1001时,输出全为(B),数码管熄灭A.1B.0C.2D.326.74ALS157是(A)选择器A.4路的2选1数据B.4路的3选2数据C.4路的3选1数据D.5路的2选1数据27.E:工作控制端,当(B)时,芯片正常工作A.E=1B.E=0C.E=3D.E=228.E:工作控制端,当(B)时,输出全为0A.E=0B.E=1C.E=2D.E=329.S:使能端,当S=0时,选通(D)路A.I2B.I1C.I3D.I030.S:使能端,当S=1时,选通(A)路A.I1B.I0C.I2D.I331.74HC113是(B)JK触发器A.一路B.二路C.三路D.四路32.74ALS04是(A)输入非门A.六B.五C.七D.十33.74ALS00是(C)A.四1输入与非门B.三2输入与门C.四2输入与非门D.四3输入与非门34.74AS10为(B)A.三1输入与非门B.三3输入与非门C.四3输入或门D.三2输入与非门35.74AS08为(D)A.三2输入与门B.四3输入与门C.三3输入或门D.四2输入与门36.74ALS32是(C)A.四2输入与门B.三2输入或门C.四2输入或门D.四2输入与非门37.计数器以秒为单位从(A)A.24递减到0B.24递减到1C.25递减到1D.0递加到2438.555内部结构(B)是C1和C2的基准电压A.VR1B.VR1和VR2C.VR1和VR3D.VR239.555内部结构(A)是控制电压输入端A.VCOB.VC1C.VCCD.VR240.555定时器的逻辑功能主要取决于(D)的工作状态A.C2B.RS触发器C.C1D.C1、C241.为了提高电路的负载能力,在输出端接(C)A.RS触发器B.C1C.缓冲器G4D.三极管TD42.TD与R接成的反相(B)在高、低电平状态上完全相同。A.输出端VO′B.输出端VO′与VOC.输出端VC1与VOD.输出端VO43.74ALS160RCO:进位输出端,计数满(D)的时候为1,其余状态为0A.6B.7C.8D.944.由555产生的(C)脉冲由此输出至秒计数器输入端A.2HzB.3HzC.1HzD.6Hz45.校时电路由哪两部分(AC)组成A.数据选择器B.JK触发器C.单次脉冲发生器D.RS触发器46.(B)是比较器C2的同相输入端A.VR2B.Vi2C.VC2D.VC147.74ALS160具有(A)功能A.超前进位B.负载C.消隐D.BCD转换任务七:1.秒计数器,分计数器为60进制计数器;时计数器和周计数器分别是24进制和7进制计数器(对)2.秒计数器,分计数器为10进制计数器;时计数器和周计数器分别是24进制和7进制计数器(错)3.秒计数器,分计数器为60进制计数器;时计数器和周计数器分别是12进制和7进制计数器(错)4.秒计数器,分计数器为60进制计数器;时计数器和周计数器分别是24进制和16进制计数器(错)5.分计数器,时计数器为60进制计数器;秒计数器和周计数器分别是24进制和7进制计数器(错)6.秒脉冲发生器是由555构成的多谐振荡器;报时电路是由一个555构成的单稳态触发器和一个555的多谐振荡器组成。校时电路则由数据选择器和单次脉冲发生器构成。(对)7.秒脉冲发生器是由555构成的多谐振荡器;报时电路是由两个555构成的单稳态触发器和一个555的多谐振荡器组成。校时电路则由数据选择器和单次脉冲发生器构成。(错)8.秒脉冲发生器是由555构成的多谐振荡器;报时电路是由一个555构成的单稳态触发器和两个555的多谐振荡器组成。校时电路则由数据选择器和单次脉冲发生器构成。(错)9.秒脉冲发生器是由555构成的多谐振荡器;报时电路是由一个555构成的单稳态触发器和一个555的多谐振荡器组成。校时电路则由数据选择器和多次脉冲发生器构成。(错)10.555定时器是一种结构简单、使用方便灵活、用途广泛的多功能电路(对)11.555定时器是一种结构复杂、使用方便灵活、用途广泛的多功能电路(错)12.555定时器是一种结构简单、使用方便灵活、用途不广泛的多功能电路(错)13.10.555定时器是一种结构简单、使用不方便、用途少的多功能电路(错)14.74ALS160是可预置数的十进制同步计数器(对)15.74ALS160是可预置数的十六进制同步计数器(错)16.74ALS160是不可预置数的同步计数器(错)17.74ALS160是可预置数的二进制同步计数器(错)18.74ALS160是可预置数的十进制的计数器(错)19.CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码—七段码译码器,是具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路。(对)20.CD4511是一个用于驱动共阳极LED(数码管)显示器的BCD码—七段码译码器,是具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路。(错)21.CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码—六段码译码器,是具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路。(错)22.整点报时电路则有门电路构成的判断模块对时计时和分计时的输出进行判断,从而实现整点报时。(对)23.整点报时电路则有门电路构成的判断模块对时计时和秒计时的输出进行判断,从而实现整点报时。(错)24.整点报时电路则有门电路构成的判断模块对周计时和分计时的输出进行判断,从而实现整点报时。(错)25.整点报时电路则有门电路构成的判断模块对时计时和分计时的输出不进行判断,从而实现整点报时。(错)26.秒、分计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(对)27.时、分计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(错)28.秒、周计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(错)29.秒、分计数模块均采用74ALS160构成的10进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(错)30.秒、分计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及五段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(错)31.秒、分计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号不是秒计数器的进位信号。(错)32.秒、分计数模块采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一相同的是秒计数模块是用秒脉冲作为时钟信号,分计数模块的时钟信号则是秒计数器的进位信号。(错)33.时计数模块采用两片74ALS160构成的24进制计数器进行计数,再由译码器及七段LED显示。(对)34.时计数模块采用两片74ALS160构成的16进制计数器进行计数,再由译码器及七段LED显示。(错)35.时计数模块采用两片74ALS160构成的24进制计数器进行计数,再由译码器及五段LED显示。(错)36.74ALS160具有超前进位功能,当计数溢出时,进位输出端RCO输出一个高电平脉冲,宽度为AQ的高电平部分。74ALS160加上各种门电路可以构成任意的N为计数器。(对)37.74ALS160不具有超前进位功能,当计数溢出时,进位输出端RCO输出一个高电平脉冲,宽度为AQ的高电平部分。74ALS160加上各种门电路可以构成任意的N为计数器。(错)38.74ALS160具有超前进位功能,当计数溢出时,进位输入端RCO输入一个高电平脉冲,宽度为AQ的高电平部分。74ALS160加上各种门电路可以构成任意的N为计数器。(错)39.74ALS160具有超前进位功能,当计数溢出时,进位输出端RCO输出一个高电平脉冲,宽度为AQ的高电平部分。74ALS160加上各种门电路不可以构成任意的N为计数器。(错)40.74ALS160具有超前进位功能,当计数开始时,进位输出端RCO输出一个高电平脉冲,宽度为AQ的高电平部分。74ALS160加上各种门电路不可以构成任意的N为计数器。(错)任务七:1.秒脉冲发生器采用什么构成多谐振荡器来实现。答:5552.图7-1秒脉冲电路设计图图2-14中OUT引脚为555的输出端,即由555产生的1Hz脉冲由此输出至秒计数器输入端。接通电源后,电容C6被充电,当2脚的电压上升到2/3VCC时,3脚输出低电平,此时电容放电,2脚电压下降。当2脚电压下降到1/3VCC时,3脚输出高电平。电容器C6放电所需的时间为:当放电结束时,VCC通过R6、R7向电容C6充电,2脚电压由1/3VCC上升到2/3VCC所需的时间为:当2脚电压上升到2/3VCC时,电路又翻转,输出低电平。如此周而复始,于是,在电路的输出端就得到一个周期性的矩形波。其振荡频率为:由于此处需要产生1Hz的脉冲,所以由其振荡频率公式取6C=10Μf,可以计算出:答:3.秒、分计数模块均采用74ALS160构成的60进制计数器进行计数再由译码器及七段LED显示其构成,唯一不同的是秒计数模块是用秒脉冲作为时钟信号,什么则是秒计数器的进位信号。答:分计数模块的时钟信号4.整点报时由555单稳态触发器以及555多谐振荡器构成。其框图如图7-9所示。图7-9555多谐振荡器框图其功能是在整点时用频率为1000HZ的脉冲波驱动扬声器发声2秒钟。当分计数模块没有进位信号,即没有计数到59时,IC1的2脚输入为高电平,3脚输出低电平。此时,IC2的4脚为低电平,IC2处于清零状态,其3脚始终输出低电平,扬声器不发出声响。而当分计数模块有进位信号时,IC1的2脚输入为低电平,此时IC1具有延时功能,它的3脚将会输出时间为Tw的高电平,Tw的计算公式为:,要使得Tw=2s,根据公式可计算出R1=100kΩ,C1=20μF。在IC1的3脚输出高电平的这段时间内,IC2的4脚为高电平,IC2处于正常工作状态状态,由公式可以算出R2=510Ω,R3=470Ω,C3=1μF,IC2的3脚输出频率为1000HZ的脉冲波驱动扬声器发声。其电路设计如图7-10所示:图7-11电路设计图答:5.电路通过按键改变JK触发器的输出状态,其输

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论