计算机专业基础综合(总线)模拟试卷2资料_第1页
计算机专业基础综合(总线)模拟试卷2资料_第2页
计算机专业基础综合(总线)模拟试卷2资料_第3页
计算机专业基础综合(总线)模拟试卷2资料_第4页
计算机专业基础综合(总线)模拟试卷2资料_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机专业基础综合(总线)模拟试卷2(总分:56.00,做题时间:90分钟)一、<B>单项选择题1-40小题。下列每题给出的四个选项中,只有一个选项是最符合题目要求的。</B>(总题数:23,分数:46.00)1.总线周期的类型包括()。

A.内存读周期/写周期

B.I/O读周期

C.I/O写周期

D.以上均是

√按照总线周期区分为内存读周期、内存写周期、I/O读周期、I/O写周期四种类型。2.在串行通信中,根据数据传输方向不同可以分成三种方式,不包括的方式是()。

A.单工

B.双工

C.半单工

D.半双工根据数据传输方向不同,可以分为单工、半双工和全双工三种通信方式,不存在所谓的半单工方式。单工通信是指数据单方向传送;半双工通信是指数据可以两个方向传送,但同一时刻只能一个方向传送;全双工通信是指数据可以同时两个方向传送。3.计算机要对声音信号进行处理时,必须将它们转换成数字声音信号。最基本的声音信号数字化方法是取样一量化法。若量化后的每个声音样本用2个字节表示,则量化分辨率是()。

A.1/2

B.1/1024

C.1/65536

D.1/131072量化后的每个声音样本用2个字节(16位)表示,2^16=65536,其倒数就是量化分辨率。模拟音频转换成数字音频需要经过采样、量化和编码三个过程。其中量化是将每个采样点得到的幅度值用数字表示,量化位数(又称采样精度)表示存放采样点幅度值的二进制位数,它决定了模拟信号数字化后的动态范围。在相同的采样频率下,量化位数越大,则采样精度越高,声音的质量也越好,声音信息的存储量也相应越大。4.在系统总线中,地址总线的位数()。

A.与机器字长有关

B.与存储单元个数有关

C.与存储字长有关

D.与存储器带宽有关地址总线的位数与存储单元个数有关,地址总线的位数越多,可访问的存储单元个数就越多。系统总线按传送信息的不同可以细分为地址总线、数据总线和控制总线。地址总线由单方向的多根信号线组成,用于CPU向主存、外设传输地址信息;数据总线由双方向的多根信号线组成,CPU可以沿这些线从主存或外设读入数据,也可以沿这些线向主存或外设送出数据;控制总线上传输的是控制信息,包括CPU送出的控制命令和主存(或外设)返回CPU的反馈信号。地址总线宽度决定了CPU可以访问的最大的物理地址空间,简单地说就是CPU到底能够使用多大容量的主存。例如,32位地址线可寻址的最大容量为232=4096MB(4GB)。5.标准总线内部结构包含()。

A.数据传送总线

B.仲裁总线

C.公用总线

D.以上三项均是

√总线内部结构包括:数据传送总线、仲裁总线、中断和同步总线以及公用总线。6.下列关于总线仲裁方式的说法中,不正确的是()。

A.独立请求方式总线控制逻辑复杂,但响应时间最快

B.计数器定时查询方式下,有一根总线请求线(BR)和一根设备地址线

C.分布式仲裁控制逻辑不需要中央仲裁器

D.链式查询方式对电路故障最敏感独立请求方式每个设备均有一对总线请求线和总线允许线,总线控制逻辑复杂,但响应速度快,故选项A正确。计数器定时查询方式采用一组设备地址线,故选项B错误。链式查询方式对硬件电路故障敏感,且优先级不能改变,故选项D正确。分布式仲裁方式不需要中央仲裁器,每个主模块都有自己的仲裁号和仲裁器,多个仲裁器竞争使用总线,故选项c正确。7.下面关于PCI总线的叙述中,不正确的是()。

A.HOST总线不仅连接主存,还可以连接多个CPU

B.PCI总线体系中有三种桥,它们都是PCI设备

C.以桥连接实现的PCI总线结构不允许多条总线并行工作

D.桥的作用可使所有的存取都按CPU的需要出现在总线上8.下列关于总线的同步传输控制和异步传输控制的说法中,不正确的是()。

A.同步传输控制是指通信双方使用同一个时钟信号进行同步

B.总线时钟可以由CPU的总线控制逻辑部件提供

C.异步传输控制是指在总线上传送数据时,允许通信双方各自使用自己的时钟信号,采用“应答方式”解决数据传输过程中的时间配合关系

D.异步传输控制双方共同使用同一个时钟信号进行同步

√同步传输控制是指在总线上传送数据时,通信双方使用同一个时钟信号进行同步,这个时钟信号通常可以由CPU的总线控制逻辑部件提供,称为总线时钟。异步传输控制是指在总线上传送数据时,允许通信双方各自使用自己的时钟信号,采用“应答方式”解决数据传输过程中的时间配合关系。9.系统中的地址总线的位数与()相关。

A.机器字长

B.实际存储单元个数

C.存储字长

D.地址寄存器的位数

√地址总线的位数与最大存储单元个数相关,也与MAR的位数相关。地址总线的宽度决定了CPU可以访存的最大物理地址空间。地址总线的位数与实际存储单元个数是无关的,而MAR的位数与其是相关的,一般这二者是相等的。10.集中裁决方式包括()。

A.链式查询方式

B.计数器查询方式

C.独立请求方式

D.以上三者均是

√集中裁决方式包括:链式查询方式、计数器查询方式、独立请求方式。11.总线的一次信息传送过程大致分为()阶段。I.请求总线Ⅱ.总线仲裁Ⅲ.寻址(目的地址)Ⅳ.信息传送V.状态返回(错误报告)

A.1、Ⅱ、Ⅲ、Ⅳ、V

B.Ⅱ、Ⅲ、Ⅳ

C.I、Ⅲ、Ⅳ、V

D.I、Ⅱ、V总线的一次信息传送过程可以分为:请求总线、总线仲裁、寻址(目的地址)、信息传送、状态返回(错误报告)五个过程。12.访问内存所得到信息经()传送到CPU。

A.数据总线

B.地址总线

C.控制总线

D.总线控制器系统总线按传送内容的不同可分为地址总线、数据总线和控制总线。地址总线由单向多根信号线组成,可用于CPU向主存、外设传送地址信息;数据总线由双向的多根信号线组成,CPU可以沿着这些线从主存或外设读入数据,也可发送数据;控制总线上传输控制信息,包括控制命令和反馈信号等。访问内存所得到的信息是数据信息,通过数据线传送至CPU。13.接口的主要功能包括()。I.数据转换Ⅱ.数据缓冲与时序配合Ⅲ.提供外部设备和接口的状态Ⅳ.实现主机和外部设备之间的通信联络控制V.电平匹配和负载匹配

A.仅Ⅱ、Ⅲ、Ⅳ

B.I、Ⅱ、Ⅲ、Ⅳ、V

C.仅Ⅲ、Ⅳ、V

D.仅I、Ⅱ、Ⅳ、V(1)数据转换:不同类型的数据必须经过转换过程才能被对方识别和接收。(2)数据缓冲与时序配合:在接口电路中,一般设置几个数据缓冲寄存器,从而使接口具备一定的缓冲存储能力。(3)提供外部设备和接口的状态:在接口线路中设置设备和接口状态寄存器,CPU可以通过读取其内容了解外部设备和接口线路的工作状态,调整对外部设备及数据接口的指令。(4)实现主机和外部设备之间的通信联络控制:主要通信联络控制工作包括设备选择、操作时序的控制与协调、中断的请求与批准、主机命令与I/O设备状态的交换和传递。(5)电平匹配和负载匹配:总线信号电平通常是与TTL兼容的,而外设的I/O信号有TTL电平和其他规格的电平。当电平不同时,需经过接口电路进行电平转换。14.下面关于串行传输的叙述中,不正确的是()。

A.串行总线的数据在数据线上按位进行传输

B.串行总线是一种信息传输信道

C.串行传输需要一组数据线,线路的成本高,适合于近距离的数据传输

D.串行传输方式可分为同步方式和异步方式两种串行总线的数据在数据线上按位进行传输,因此只需要一根数据线,线路的成本低,适合于远距离的数据传输。串行总线是一种信息传输信道。在信息传输通道中,携带数据信息的信号单元叫作码元,每秒通过信道传输的码元数称为码元传输速率,简称波特率。串行传输方式可分为同步方式和异步方式两种。在异步传输方式中,每个字符要用一位起始位和若干停止位作为字符传输的开始和结束标志,需占用一定的时间。所以在进行数据块传送时,为了提高速度,一般把每个字符前后的附加位去掉,而将若干个字符作为一个数据块一起传送,在数据块的开始和结尾处用一个或若干个同步字符作标志。这种方式称为同步串行传输方式。15.下面关于并行传输的叙述中,不正确的是()。

A.并行总线的数据在数据线上同时有多位一起传送

B.并行传输每一位要有一根数据线,因此有多根数据线

C.衡量并行总线速度的指标是平均数据传输率,即总线上传输的平均信息量

D.为了减少线路的数量,可以将并行方式和串行方式结合起来并行总线的数据在数据线上同时有多位一起传送,每一位要有一-根数据线,因此有多根数据线。并行传输比串行传输速度要快得多,但需要更多的传输线。衡量并行总线速度的指标是最大数据传输率,即单位时间内在总线上传输的最大信息量。为了减少线路的数量,可以将并行方式和串行方式结合起来。16.某总线在一个总线周期中并行传送4字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为33MHz,则总线带宽是()。

A.148MB/s

B.168MB/s

C.132MB/s

D.172MB/s设总线带宽用Dr表示,总线时钟周期用T=1/f表示,一个总线周期传送的数据量用D表示,根据定义可得:17.下面关于Futurebus总线的说法中,正确的是()。

A.Futurebus总线与结构、处理器、技术无关

B.Futurebus总线基本上是一个异步数据定时协议

C.Futurebus总线提供对容错和高可靠性系统的支持

D.以上三种

√Futurebus是一个高性能的异步总线标准。其技术要求是:(1)一个与结构、处理器、技术无关的开发标准。(2)基本上是一个异步数据定时协议。(3)允许采用可选的同步式协议,用来实现高速的块数据传送。(4)支持32位或64位寻址,数据线的长度动态可变(32位、64位、128位、256位),以满足不同带宽的要求。(5)全分布式的并行仲裁协议及集中式仲裁协议,并支持线路交换式和分离业务协议。(6)提供对容错和高可靠性系统的支持。(7)提供对Cache共享存储器的支持。(8)提供一个兼容的消息传递定义。18.异步传输方式是指没有统一的时钟,也没有固定的时间间隔,完全依靠传送双方相互制约的“握手信号”来实现定时控制。在下列各种情况中,最应采用异步传输方式的是()。

A.I/0接口与打印机交换信息

B.CPU与主存交换信息

C.CPU和总线交换信息

D.CPU内部的各个部件I/O接口和打印机之间的速度差异较大,应采用异步传输方式来提高效率。异步定时方式能保证两个工作速度相差很大的部件或设备之间可靠地进行信息交换。19.如果一个总线中并行传送64位数据,总线频率为66MHz,则总线带宽是()。

A.1056MB/s

B.528MB/s

C.2112MB/s

D.4224MB/s64位=8B,Dr=D×f=8B×66×106/s=528MB/s。20.若时钟频率为120MHz,传送一个32位字需要8个时钟周期,则该总线系统的数据传输速率是()。

A.20MB/s

B.60MB/s

C.40MB/s

D.80MB/s总线的最大数据传输率又称总线带宽,即每秒传输的字节数。总线带宽=总线宽度×总线频率。由于传送4字节的数据需要8个时钟周期,因此,总线带宽为4B×120MHz÷8=60MB/s。21.在32位总线系统中,若时钟频率为500MHz,传送一个32位字需要5个时钟周期,则该总线系统的数据传送速率是()。

A.200MB/s

B.400MB/s

C.600MB/s

D.800MB/s时钟频率为500MHz,即每秒可以执行500M时钟周期,而数据的传送速率是32位/5个时钟周期,即1秒内有100M个数据传送过程,每一次传送32位(4B),因此,总线系统的数据传送速率是400MB/s。22.CPU总线是一种()。

A.与CPU直接相连的系统总线

B.时钟同步型输入/输出总线

C.高速串行总线

D.局部总线

√23.系统级的总线是用来连接()。

A.CPU内部的运算器和寄存器

B.主机系统板上的所有部件

C.主机系统板上的各个芯片

D.系统中的各个功能模块或设备

√二、<B>综合应用题41-47小题。</B>(总题数:5,分数:10.00)24.总线的功能有哪些?从功能区分,总线由哪三部分组成?各自对计算机系统性能有什么影响?__________________________________________________________________________________________正确答案:(正确答案:计算机总线是计算机各部件之间传输信息的公共通路,包括传输数据(信息)信号的逻辑电路、管理信息传输协议的逻辑线路和物理连线。从总线各自承担的不同功能,分为数据总线、地址总线、控制总线三部分。数据总线在计算机部件之间传输数据信息,它的时钟频率和宽度的乘积正比于它支持的最大数据输入/输出能力。地址总线在计算机部件之间传输地址(内存地址、I/O地址)信息,它的宽度决定了系统可以寻址的最大内存空间。控制总线给出总线周期类型、I/O操作完成的时刻、DMA周期、中断等有关的控制信号。)25.存储器读/写总线周期的功能有哪些?__________________________________________________________________________________________正确答案:(正确答案:存储器读/写总线周期以猝发式传送为基本机制,一次猝发式传送总线周期通常由一个地址周期和一个或几个数据周期组成。存储器读/写周期的解释,取决于PCI总线上的存储器控制器是否支持存储器/Cache之间的PCI传输协议。如果支持,则存储器读/写一般是通过Cache来进行;否则,以数据非缓存方式来传输。)26.接口按数据传输宽度分为哪几类?按操作的节拍分为哪几类?按信息传送的控制方式分为哪几类?__________________________________________________________________________________________正确答案:(正确答案:(1)按数据传输宽度分类①并行接口:主机与接口、接口与外部设备之间都是对1字节或几字节各位同时进行处理的方式完成信息传递工作的,即每次传送1字节或几字节的全部代码。因此并行接口的数据通路是按字或字节设置的。一般当I/O设备本身是按照并行方式工作,并且主机与外部设备之间距离较近时,选用并行接口。②串行接口:接口与主机之间完全按照并行的方式传递数据。但接口与I/O设备之间有时是按照每次传送一位的方式实现数据传递,即每字节是按位依次传送的。因此要求串行接口必须设置具有移位功能的数据缓冲器,以实现数据格式的串一并转换。同时还要求接口中使用同步定时脉冲信号来控制信息的传递速率,以保证信号能够在接口与外部设备之间实现同步串行传送。一般的低速I/O设备、计算机网络的远程终端设备以及通信系统的终端采用串行接口。(2)按操作的节拍分类①同步接口:同步接口的数据传送是按照CPU的控制节拍进行的。无论是CPU与接口之间,还是接口与外部设备之间的数据交换都由CPU的控制节拍来协调,与CPU的节拍同步。这种接口的控制简单,但其操作时间必须与CPU的时钟同步。②异步接口:异步接口不由CPU的时钟控制。CPU与I/O设备之间的信息交换采用应答方式。连接在总线上的任何两个设备均可以交换信息,在交换信息的两个设备中,负责控制和支配总线控制权的设备称为主设备,与主设备交换信息的设备称为从设备。如将CPU看作主设备,将I/O设备看作从设备。在信息交换时,主设备发出交换信息的“请求”信号,经过接口传送给从设备,从设备完成主设备指定的操作后向主设备发出“回答”信号。按这种一问一答的方式分步完成信息的交换。其中从“请求”到“回答”之间的时间是由完成操作所需的实际工作时间决定的,与CPU的时钟节拍无关。(3)按信息传送的控制方式分类根据接口对信息传送的控制方式,可将接口分为:有程序控制的输入/输出接口;程序中断输入/输出接口;直接存储器存取(DMA)接口。)27.分布式裁决方式

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论