青岛科技大学数字电子技术期末考试复习题及参考答案_第1页
青岛科技大学数字电子技术期末考试复习题及参考答案_第2页
青岛科技大学数字电子技术期末考试复习题及参考答案_第3页
青岛科技大学数字电子技术期末考试复习题及参考答案_第4页
青岛科技大学数字电子技术期末考试复习题及参考答案_第5页
已阅读5页,还剩55页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

单选择题

第一章

1.y=A8+赤A反的最简表达式是()o

A.BC.A+BD.A

第一章难度1C2分

2.丫=48+8小。。+8万的最简表达式是()。

A.BB.48C.除CDD.1a办B

第一章难度1C2分

3.函数尸(A,B,C,D)=Em(2,3,4,5,7,8,9,1315)的最简与或式是()。

A.F=ABC+BD+ABC+ACD+ABC;

B.F=ABC+BCD+ABC+ACD+ABC;

C.FABC+ABC+ABC+ACD+ACD+BD;

D.F=ABC+ABC+ABC+BD.

第一章难度1D2分

4.以下式子中不正确的是()。

A.1«A=AB.A+A=AC.A+B=A+BD.1+A=1

第二章难度1C2分

5.已知y=A8+B+A3下列结果中正确的是()o

A.Y=AB.Y=BC.Y=A+BD.Y^A+B

第一章难度1C2分

6.在四变量逻辑表达式F=AB+C+ABCD中,能称为最小项的是()。

A.ABCB.ABC.CD.ABCD

第一章难度1D2分

7.组合电路是由()组成的。

A.存储电路B.门电路C.逻辑电路D.数字电路

第二章难度1B2分

8.逻辑电路中的与门和或门是相对的,即正与门负()门,正或门就是负()。

A.或门或门B.或门与门

C.与门与门D.与门或门

第一章难度1B2分

9.有一个TTL与非门,其输入端与地间并接一个电阻Ri,当Ri小于关门电阻Roff

时,此TTL与非门(),输出高电平。

A.开启B.关闭C.低电平D.高电平

第一章难度1B2分

10.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A.或非门B.与非门C.异或门D.0C门第

一章难度1D2分

11.当输入只要有一个高电平时输出为低电平,只有当输入全为低电平时输出才

为高电平,具有此逻辑功能的电路为()。

A.或非门B.与非门C.与或非门D.异或门

第一章难度1A2分

12.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A.通过大电阻接地O1.5KQ)B.悬空

C.通过小电阻接地(<1KQ)D.通过电阻接Vcc

第一章难度1D2分

13.正逻辑电路中的“1”表示()。

A.高电平B.低电平C.数字1D.低电压

第一章难度1A2分14.

与非门其逻辑功能的特点是(A)。

A.当输入全为1,输出为0B.只要输入有1,输出为0

C.只有输入全为0,输出为1

第一章难度1A2分

15.或非门其逻辑功能的特点是()。

A.当输入全为1,输出为0B.只要输入有0,输出为1

C.只有输入全为0,输出为1

第一章难度1C2分16.

下列说法不正确的是()

A.集电极开路的门称为0C门

B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)

C.0C门输出端直接连接可以实现正逻辑的线或运算

D.利用三态门电路可实现双向传输

第一章难度1C2分

17.逻辑函数Y(A,B,C)=工(0,2,4,5)的最简与或非式为()。

A.~AC+ABB.AB+AC

C.AC+ABD.AB+AC+BC

第一章难度1A2分

18.逻辑函数丫=4。+4?。+3。。(后+尸)的最简的与或式(O)

A、AC+BD;B、AC+ABDC,AC+BD、A+BD

第一章难度1B2分

19.逻辑函数的F=Q+A质+8C的标准与或式为()o

A、Z(2,3,4,5,7)B、21,2,3,4,6)

C、£(0,123,5)D、»3,4,5,6,7)

第一章难度1A2分

20.TTL门电路的工作电源一般是()。

A.25VB.+5VC.3V—18VD.8V第

一章难度2B2分

第二章

1.下列各种常用逻辑器件中,属于组合逻辑器件的有()。

A.74LS153B.74LS160C.74LS194D.74LS161

第二章难度1A2分

2.在下列各种电路中,属于组合电路的有()。

A.译码器B.触发器C.寄存器D.计数器

第二章难度1A2分

3.下列各种电路中,不属于组合电路的有()。

A.译码器B.编码器C.加法器D.计数器

第二章难度1D2分

4.一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A.4B.6C.8D.16

第二章难度1C2分

5.半加器和的输出端与输入端的逻辑关系是()。

A.与非B.或非C.与或非D.异或

第二章难度1D2分

6.TTL集成电路74LS138揖约用万3宪牛码器为输出低电平有效,若输入

为A2A1AO=1O1时,输出:P7y6y5P4%%%为()。

A.00100000B.11011111C.11110111D.00000100

第二章难度1B2分

7.以下判断错误的是()。

A.数字比较器可以比较数字大小

B.实现两个一位二进制数相加的电路叫全加器

C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.

编码器可分为普通全加器和优先编码器

第二章难度1B2分

8.组合逻辑电路的特点是()0

A.输出只取决于该时刻的输入B.具有记忆功能

C.输出不仅取决于该时刻的输入.而且与原来的状态有关

第二章难度1A2分

9.组合逻辑电路任何时刻的输出信号,与该时刻的输入信号(),与电路原

来所处的状态()o

A.有关无关B.无关无关

C视情况而定无关D.无关有关

第二章难度1A2分

10.若用与非门组成一个四位二进制译码器,则所需与门的个数为(

A.8个B.16个C.32个D.64个

第二章难度1B2分

11.下表1所列真值表的逻辑功能所表示的逻辑器件是()o

输入输出

161412

bhhl!IoY2YiYo

1XXXXXXX1]1

01XXXXXX110

001XXXXX101

0001XXXX100

0001XXX011

00001XX010

000000■X001

00000001000

表1

A.译码器B.选择器C.优先编码器D.比较器

第二章难度2c2分

12.图2所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的

CS&S2sl结果是()0

图2

A.11OOOB.11OO1C.1O111D.1O1O1

第二章难度2A2分

13.74LS138是()o

A时序逻辑器件B.组合逻辑器件C.定时器件D整形器件第

二章难度1B2分

14.共阳型七段数码管各段点亮需要()。

A.高电平B.接电源C.低电平D.接公共端

第二章难度2c2分

第三章

1.指出下列电路中能够把串行数据变成并行数据的电路应该是()。

A.JK触发器B.3/8线译码器

C.移位寄存器D.十进制计数器

第三章难度2c2分

2.有记忆功能的电路是()0

A.与非门B.异或门C.加法器D.触发器

第二章难度]D2分

3.图3所示为由或非门构成的基本SR触发器,输入S、7?的约束条件是()。

A.册0B.S7?=lC.夕庐0D.济庐1

第三章难度1A2分

图3图4

4.SR触发器电路如图5所示,已知X、Y波形,判断0的波形应为A、B、C、D中

的()。假定触发器的初始状态为0。

(a)(b)

图5

第三章难度1B2分

5.假设JK触发器的现态0W,要求/4),则应使()。

A.尸X,e0B.7=0,仁义C.J=l,K=XD.产KA

第三章难度1B2分

6.电路如图6所示。实现=Q"+A的电路是()。

第三章难度3D2分

7.电路如图7所示。实现QAi=》7的电路是()。

图7

第三章难度2B2分

8.电路如图8所示。输出端Q所得波形的频率为CP信号二分频的电路为

()o

A.B.C.D.

图8

第三章难度1B2分

9.将D触发器改造成T触发器,如图9所示电路中的虚线框内应是(

Q

图9

A.或非门B.与非门C.异或门D.同或门

第三章难度3c2分

10.基本RS触发器,当R、S都是高电平时,该触发器具有()功能。

A.置0B.置1C.不定D.保持

第三章难度1C2分

11.基本RS触发器有()个允许输入。

A.1B.2C.3D.4

第三章难度1C2分

12.双稳态触发器触发脉冲过窄,将会使电路出现的后果是()。

A.空翻B.正常翻转C.触发而不翻转D.不定

第三章难度1C2分

13.基本RS触发器改为同步RS触发器,主要解决了()问题。

A.输入端的约束B.RS端直接控制C.计数使用时发生空翻

第三章难度1B2分

14.同步JK触发器改为主从JK触发器主要解决了()问题。

A.输入端约束B.输入端直接控制C.计数使用时发生空翻

第三章难度1C2分

15.下列功能的触发器中,()不能构成移位寄存器。

A.SR触发器B.JK触发器C.D触发器D.T和T'触发器。

第三章难度1D2分

16.设图10中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用

下,输出电压波形恒为0的是()图。

第三章难度1C2分

第四章

1.时序逻辑电路设计的任务是()o

A.给定功能,通过一定的步骤设计出时序电路

B.研究电路的可靠性

C.研究电路如何提高速度

D.给定电路,通过一定的步骤说明电路的功能

第四章难度1A2分

2.计数器是()。

A.整形器件B.组合逻辑器件C.定时器件D.时序逻辑器件

第四章难度1D2分

3.以下何种电路具有记忆能力()

A.门电路B.组合逻辑电路C.时序逻辑电路D.多谐振荡电路

第四章难度1C2分

4.时序逻辑电路一般可以分两类,即()0

A.组合逻辑电路和时序逻辑电路B.门电路和触发器

C.同步型和异步型D.模拟电路和数字电路

第四章难度2C2分

5.输入1000Hz脉冲信号,要获得10Hz的输出脉冲信号需要用多少进制计数器实

现()。

A.10进制B100进制C.50进制D.5进制

第四章难度2B2分

6.一个5位的二进制加计数器,由00000状态开始,经过75个时钟脉冲后,此

计数器的状态为()。

A.01011B.01100C.01010D.00111

第四章难度1A2分

7.图11所示为某计数器的时序图,由此可判定该计数器为。

第四章难度1A2分8.

电路如图12所示,假设电路中各触发器的当前状态Q2Q1Q0为100,请问在时

钟作用下,触发器下一状态Q2Q1Q0为()。

图12

A.101B.100C.OilD.000

第四章难度2c2分

9.电路图13所示。设电路中各触发器当前状态Q2Q1Q0为110,请问时钟CP作

用下,触发器下一状态为()o

图13

A.101B.010C.110D.111

第四章难度2D2分

10.电路如图14所示,74LS191具有异步置数的逻辑功能的加减计数器,其功能

表如表2已知电路的当前状态Q3Q2Q1Q0为1100,请问在时钟作用下,电路的下

一状态Q3Q2Q1Q0为()□

0000

图14

A.1100B.1011C.1101D.0000

表274LS191功能表

LDCT~U/DCPD\aQQa

XX

0X4d、d,dod\d2a

100tXXXX加法计数

101tXXXX减法计数

11XXXXXX保持

第四章难度1D2分

11.图15所示电路的功能为()o

图15

A.并行寄存器B.移位寄存器C.计数器D.序列信号发生器

第四章难度1B2分

12.下列描述不正确的是()。

A触发器具有两种状态,当Q=1时触发器处于1态

B.时序电路必然存在状态循环

C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.

边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻

现象

第四章难度1A2分

13.4位移位寄存器,现态Q3Q2Q1Q0为1100,经左移1位后其次态为()。

A.0011或1011B.1000或1001C.1011或1110D.0011或1111

第四章难度2B2分

14.现欲将一个数据串延时4个CP的时间,则最简单的办法采用()。

A.4位并行寄存器B,4位移位寄存器

C.4进制计数器D.4位加法器

第四章难度1B2分

15.一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz,经过

()可转换为4位并行数据输出。

A.8msB.4msC.8MD.4M

第四章难度1B2分

16.由3级触发器构成的环形和扭环形计数器的计数模值依次为()o

A.8和8B.6和3c.6和8D.3和6

第四章难度1D2分

17.若要产生振荡频率高度稳定的矩形波,应采用

A.十进制计数器B.单稳态触发器

C.施密特触发器D.石英晶体多谐振荡器

第四章难度1D2分

18.将一个正弦波信号转换成同一频率的矩形波,应采用

A.十进制计数器B.单稳态触发器

C.施密特触发器D.石英晶体多谐振荡器

第四章难度1C2分

19.耍把不规则的脉冲信号变换成等宽等幅的脉冲信号.应采用。

A.十进制计数器B.单稳态触发器

C.施密特触发器D石英晶体多谐振荡器

第四章难度1B2分

20.利用定时器555可以设计实现

A.全加器B.多谐振荡器C.寄存彝D.译码器

第四章难度1B2分

21.把一个频率为lOKHz的矩形波变换成一个IKHz的矩形波应采用一

A.十进制计数器B单稳态触发器

C.施密特触发器D.石英晶体多谐振荡器

第四章难度1A2分

第五章

1.下列几种A/D转换器中,转换速度最快的是一

A.并行A/D转换器B.计数型A/D转薪器

C.逐次渐进型A/D转换器D.双积分A/D转换器

第五章难度1A2分

2.要将方波脉冲的周期扩展100倍,可采用()。

A.10级施密特触发器B.10位二进制计数器C

一百进制计数器D.10位D/A转换器

第五章难度1C2分

3.一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,

输出电压为()Vo

A.1.28B.1.54C.1.45D.1.56

第五章难度2C2分

4.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字

量为1101时,输出电压为()。

A.8.125VB.4VC.6.25VD.9.375V

第五章难度2A2分

5.一个8位D/A转换器的分辨率为()o

A.0.004B.0.04C.0.08D.0.08

第五章难度2A2分

6.一个D/A转换器应不包含

A.保持B.量化C.编码D.箪稳态触发器

第五章难度1D2分

7.就实质而言,D/A转换器类似于A/D转换器类似于

A.译码器编码器B.编码密译码器

C.寄存器编码器D.反相器触发器

第五章难度1A2分

8.8位D/A转换器当输入数字量只有最低位为1时,输出电压为0.02V,若输入

数字量只有最高位为1时,则输出电压为()Vo

A.0.039B.2.56C.1.27D.都不是

第五章难度1B2分

9.D/A转换器的主要参数有()、转换精度和转换速度。

A.分辨率B.输入电阻C.输出电阻D.参考电压第

五章难度1A2分

10.就逐次逼近型和双积分型两种A/D转换器而言,前者的(),

后者的()□

A.抗干扰能力强转换速度快

B.转换速度快抗干扰能力强

C.输出电阻大输出电阻小

D.输入电阻小输入电阻大

第五章难度1A2分

11.用二进制码表示指定离散电平的过程称为()。

A.采样B.量化C.保持D.编码

第五章难度1D2分

多选题

第一章

1.下列表达式()与丫=48+入方+4月相等。

A.BB.AB+BC.A+BD.A

第一章难度1BC2分

2.下列表达式()与丫=4+48+78。]而CD福等。

A.BB.ABC.A+B+C+DD.才B'C+0

第一章难度1CD2分

3.下列表达式()与丫=4+8+。相等。

A.^4BCB.ABC.A+B+C+DD.ABC

第一章难度1AD2分

4.逻辑函数的表示方法中具有唯一性的是()。

A.真值表B.逻辑表达式C.逻辑图D.卡诺图

第一章难度2AI)2分

5.与非门其逻辑功能的特点是()。

A.当输入全为1,输出为0B.所有输入为0,输出为0

C.只有输入全为0,输出为1D.只要输入有1,输出为0

第一章难度2AB2分

6.或非门其逻辑功能的特点是()。

A.当输入全为1,输出为0B.只要输入有0,输出为1

C.只有输入全为0,输出为1D.只要输入有1,输出为0

第一章难度2ACD2分

7.对于TTL数字集成电路来说在使用中应注意到()。

A.电源电压极性不得接反,其额定值为5V

B.与非门不使用的输入端接“1”

C.三态门的输出端可以并接,但三态门的控制端所加的控制信号电平只能使

其中一个门处于工作状态,而其它所有相并联的三态门均处于高阻状态

D.或非门不使用的输入端接“0”

第一章难度2ABCD2分

8.八输入端的TTL或非门,在逻辑电路中使用时,其中有5个输入端是多余

的,对多余的输入端应作如下处理,正确的方法有()。

A.将多余端与使用端连接在一起B.将多余端悬空

C.将多余端通过一个电阻接工作电源D.将多余端接地

E.将多余端直接接电源

第一章难度2AD2分

9.下列说法正确的为()。

A.TTL与非门输入端可以接任意电阻B.TTL与非门输出端不能关联使用

C.译码器、计数器、全加器、寄存器都是组合逻辑电路

D.N进制计数器可以实现N分频

E.某一时刻编码器只能对一个输入信号进行编码

第一章难度2BDE2分

10.下图1的TTL电路中,()能够实现非功能。

ABC

图1

第一章难度3ABC2分

11.下图2的CMOS电路中,()能够实现非功能。

ABC

图2

第一章难度3AC2分

第二章

1.荧光数码管的特点是()。

A.工作电压低,电流小B.字形清晰悦目C.运行稳定可靠,视距较大D.寿命

长第二章难度2AC2分

2.半导体数码显示器的特点是()。

A.运行稳定可靠,视距较大B.数字清晰悦目C.工作电压低,体积

D.寿命长

第二章难度3BCD2分3.

下列说法正确的是()。

A.半加器是全加器的基础

B.由四个1位全加器可以实现两个4位二进制数的加法运算

C.逻辑加法1+1=10

D.二进制数的加法1+1=10

第二章难度2ABD2分

4.下列说法正确的为()。

A.编码器可以将十进制数编码

B.译码与编码是相反的过程

C.3位二进制译码器需要3个与非门

D.74LS138是编码器

第二章难度2AB2分

5.下列说法正确的为()。

A.半导体数码管也称LED数码管

B.半导体数码管只能共阴极

C.74LS247采用共阴极数码管

D.74LS247三个控制端正常工作时接高电平。

第二章难度2AD2分

6.下列说法正确的为()。

A.4位二进制译码输出16路信号

B.二-十进制译码输出10路信号

C.将译码器74LS138型改接成16路数据分配器

D.数据选择器74LS153型8选1

第二章难度2AB2分

7.具有记忆功能的电路是()。

A与非门B异或门C.寄存器D.触发器

第二章难度2CD2分

8.组合逻辑电路是可以由()组成。

A.存储电路B.TTL与非门C.逻辑电路D.CMOS与非门

第二章难度2BD2分

第三章

1.下列说法正确的是()。

A.译码器属于时序电路

B.加法器属于组合电路,

C.寄存器属于数字电路

D.计数器属于模拟电路

第三章难度2BC2分

2.下列说法正确的为()。

A.JK触发器都可以用来组成移位寄存器

B.将D触发器的Q端与D端连接就可构成T'触发器

C.D触发器有翻转功能D.JK

触发器的JK端连在一起就是T触发器

第三章难度2ABD2分

3.下列说法正确的为()。

A.74LS194是单向移位寄存器

B.74LS194可以串行和并行输入

C.两片74LS194型4位移位寄存器组成16位移位寄存器

D.寄存器用来暂时存放数据

第三章难度2BD2分

4.指出下列触发器中,哪些触发器具有翻转的逻辑功能()。

A.JK触发器B.RS触发器C.「触发器D.D触发器E.T触发器

第三章难度2ACDE2分

5.下列功能的触发器中,()不能构成移位寄存器。

A.SR触发器B.JK触发器C.T触发器D.丁触发器

第三章难度2CD2分

第四章

1.在异步计数器中,计数从0计到144时,需要多少个触发器()。

A.4个B.5个C.6个D.7个E.2X4个

第四章难度2DE2分

2.具有12个触发器个数的二进制异步计数器,它们具有以下哪几种状态(

)O

A.256种B.4096种C.1024X4种D.6536种

第四章难度2BC2分

3.555集成定时器由()等部分组成。

A电压比较器B.电压分压器C.三极管开关输出缓冲器

D.JK触发器E.基本RS触发器

第四章难度2ABCE2分

4.一个十位二进制加法计数器,在0.002秒内选通,假定初始状态为0,若计

数脉冲频率为250KHZ,在选通脉冲终止时,计数器的输入脉冲为()个,

计数终止时,计数器的输出状态为()。

A.250个B.500个C.750个D.0111110100E.111110100

第四章难度2BD2分

5.关于计数器的描述哪些是正确的()。

A.计数器有同步和异步之分

B.计数器只有二进制和十进制两种

C.由并型寄存器组成环型计数器

D.有可逆计数器

第四章难度2AD2分

6.通常用二进制和十进制得到任意进制的计数器,可以用()等方法。

A.清零法B.置数法C.设计法

第四章难度1AB2分

7.关于74LS192型同步计数器,下列描述哪些是正确的()。

A.只能加法B.不能减法

C.是可逆的D.用两片可以构成百位制计数器

第四章难度2CD2分

8.关于74LS160计数器,下列描述哪些是正确的()。

A.可以串型置数功能B.有保持功能

C.是异步计数器D.与74LS161功能表相同

第四章难度2BD2分

9.关于74LS290计数器,下列描述哪些是正确的()。

A.是同步计数器B.有置9输入端C.有清零输入端D.只有一个时钟信号

第四章难度2BC2分

10.关于同步与异步计数器,下列描述哪些是正确的()。

A.异步计数器结构简单

B.同步计数器速度快

C.改变异步计数器的时钟信号,可以将加法计数器变成减法计数器

D.同步计数器用同一时钟信号

第四章难度2ABCD2分

11.时序电路分析时,与下列哪些()有关系。

A.逻辑状态表B.状态循环图C.状态方程D.输出方程

第四章难度2ABCD2分12.

关于555定时器的说法哪些是正确的()。

A.555定时器可以组成单稳、双稳和无稳触发器

B.无稳触发器也叫做多谐震荡器

C.555定时器只有TTL定时器一种

D.555定时器中有基本RS触发器

第四章难度2BD2分

13.关于无稳触发器,下列说法哪些是正确的()。

A.需要触发信号才工作

B.输出矩形脉冲

C.输出正负脉冲的宽度相同

D.占空比与电阻值有关

第四章难度2BD2分

14.关于无稳触发器,下列说法哪些是正确的()。

A.减小电容,频率升高

B.增大两个电阻值,频率升高

C.提高叫c,频率升高

D.由CB555组成整荡器的频率可以到300KHZ

第四章难度2AD2分

第五章

1.D/A转换器的转换误差是一个综合性的静态性能指标,通常()等内容来

描述转换误差。

A.偏移误差B.增益误差C.非线性误差D.输入电阻

第五章难度2ABe2分

2.逐次逼近型A/D与并行比较型A/D转换器进行比较,如下说法正确的有()。

A.前者电路结构简单,转换速度慢

B.前者位数越多,转换时间越长

C.后者转换速度极高的优点,

D.后者需要提供2"+1个比较器。

第五章难度2BC2分

3.关于权电阻型、62〃网络型、权电流型等D/A转换器,如下说法正确的有()。

A.权电阻型D/A转换器的精度取仅仅决于权电阻精度

B.乃2〃网络型D/A转换器获得较高精度

C.权电流型D/A转换器可获得较高的转换速度。

D.权电流型D/A转换器可以消除模拟开关导通电阻产生的影响第

五章难度2BCD2分

4.一个8位D/A转换器的分辨率为()。

A./B.0.004C.0.04D.2-8

28-1

第五章难度2AB2分

5A/D转换的过程可分为()。

A.采样B.保持C.量化D.编码

第五章难度2ABCD2分

6D/A转换器的主要参数有()和()转换速度。

A.分辨率B.输入电阻C.输出电阻D,转换精度第

五章难度2AD2分

判断题

第一章

1逻辑运算中,能把所有可能条件组合及其结果一一对应列出的表格称为真值表。

第一章难度1T2分

2.逻辑电路中的与门和或门是相对的,即正与门就是负或门,正或门就是负与门。

第一章难度1T2分

3.与非门的多余端不允许接地。

第1章难度]T2分

4.TTL与非门输入端同时悬空时,相当于输入端不加电平,故输出为高电平。

第一章难度1F2分

5.使用TTL数字集成电路时,电源电压极性不能接反,其额定值为5V0

第一章难度1T2分

6.逻辑变量的取值,1比。大。

第一章难度1F2分

7.因为逻辑表达式A+B+AB=A+B成立,所以AB=O成立。

第一章难度1F2分

8.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约

束项当作1,也可当作Oo

第一章难度1T2分

9.正逻辑电路中的“1”表示高电平。

第一章难度1T2分

10.三态门电路的输出有高电平、低电平2种状态。

第一章难度1F2分

H.TTL与非门多余的输入端应悬空。

第一章难度1F2分

12.将2003个“1”异或起来得到的结果是Oo

第一章难度1T2分

13.异或与同或是非的关系。

第一章难度1T2分

第二章

1.用二进制代码表示具有某种含义的信息称为编码。在数字电路中,能实现编码

功能的电路称编码器。

第二章难度1T2分

2.八路数据分配器的地址输入端有8个。

第二章难度1F2分

3.优先编码器可以让多路信号同时输入。

第二章难度1T2分

4.74LS139型译码器有4路输入、两路输出。

第二章难度1F2分

5.半导体数码管中七个发光二极管共阴极接法时,低电平发光。

第二章难度1F2分

6.数据选择器输入端子少、输出端子多。

第二章难度1T2分

第三章

1.有触发器4个稳定状态。

第三章难度1F2分

2.触发器有记忆功能。

第三章难度1T2分

3rp,触发器没有保持功能。

第三章难度1T2分

第四章

1.并行寄存器比串行寄存器存数的速度快。

第四章难度1T2分

2.双向寄存器可以左移或者右移数码。

第四章难度1T2分

3.同步计数器比异步计数器的工作速度更快。

第四章难度1T2分

4.凡具有两个稳定状态的器件都可构成二进制计数器。

第四章难度1T2分

5.异步计数器各个触发器之间的翻转是不同步的,与CP脉冲也是不同步的。

第四章难度1T2分

6.寄存器存放数码的串行方式是数码各位从各对应位输入端同时输入到寄存器

中。

第四章难度1F2分

7.一个触发器可以存储一位二进制代码,用N个触发器就可以存储N位二进制

代码。

第四章难度1T2分

8.计数器除了能对输入脉冲进行计数,还能作为分频器用。

第四章难度1T2分

9.环形计数器实际上是一个自循环的移位寄存器。

第四章难度1T2分

10.将尖顶波变换成与它对应的等宽的脉冲,应采用单稳态触发器。

第四章难度1F2分

11.单稳态电路输出脉冲宽度取决于充电电容的大小。

第四章难度1T2分

12.为了将三角波换为同频率的矩形波,应选用单稳态触发器。

第四章难度1T2分

13.由555定时器构成的三种电路中,施密特触发器和单稳态触发器是脉冲的整

形电路。

第四章难度1T2分

第五章

1.图1所示R-2R网络型D/A转换器的转换公式为外=-"£0x2,。

2/=0

第五章难度1F2分

图1

2.D/A转换器实际的包络线与两端点间的直线比较仍可能存在误差,这种误差称

为非线性误差。

第五章难度1T2分

3.转换器的位数越多,能够分辨的最小输出电压变化量就越小。

第五章难度1T2分

4.就逐次逼近型和双积分型两种A/D转换器而言,双积分型的抗干扰能力强,

而逐次逼近型的转换速度快。

第五章难度1T2分

5.D/A转换器类似于译码器,A/D转换器类似于编码器。

第五章难度1T2分

6.逐次逼近型A/D转换器中有D/A转换器。

第五章难度1T2分

7.D/A转换器的主要参数有分辨率、转换精度和转换速度。

第五章难度1T2分

计算题

第一章

L(a)将与或型药丫=A+3+C转换为与非一与非表达式,(b)将与非一与非表达式

Y=ABCD转换为与或表达式。

解:(a-)Y=A+B+C=ABC

(b)Y^AB~-CD^AB+CD第一章难度110分

2.分析如图1所示逻辑电路的功能。

Y=ABAB=AB+AB

当A和B相等时(0或1),输出为1;当A和B不等时,输

出为0,同或门。

JP

第一章难度110分

3.设有四种组合逻辑电路,输入A、B、C、D如图2所示,其对应的输出波形W,写

出的简化逻辑表达式。

/nn_nrLnn_rTr

1_TLJ

解:波形图与逻辑状态表功能相同,只有从上到下对着A、B、C、D四个变量的16

种取值与输出W为1的情况对应,得到逻辑函数后并化简,得

ff=ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD

=BC+ACD+ABC+ACD

第一章难度210分

4.如芯如图3_所示逻辑电啰的功能。解:

Y=A(BC+BC)+A(BC+BC)

三个变量ABC中有1个或者3个1时,输出为1,;否则为零,判奇电路。

第一章难度110分

g3

5.某一组合逻辑电路如图4所示,试分析其逻辑功能。

解:从输入端到输出端,依迫出各个门的逻辑表达式3后写出输出变量的逻辑

表达式:耳=ABCY2^AABCX=BABC匕CABC

y=r,+Y2+Y3=ABCA+ABCB+ABCC=ABC(A+B+C)

=ABC+(A+B+C)

=ABC+ABC

从逻辑状态表可以看出,只有A,B,C全为0或全为1时,输出Y才为1,否则为

Oo故该电路的逻辑功能是判一致功能。

第一章难度210分

6.证明图7两电路所示的逻辑功能相同。

(a)(b)

图7

解:(a)F=ABABAB=ABAB=(A+B)(A+B尸AA+AB+AB+BB=

AB+,豆(同或)

(b)电路中,F=A+A+B+B+A+B=(A+AB)(AB+B)=AB+AB(同或)

第一章难度112分

7.化简y=A。+CD+AC+BC+DC,并用74LS00双输入与非门组成电路。解:

Y=AD+AC+BC+(CD+CD)=AD+C=ADC

/——nr'

□"

D-------

&

C

第一章难度110分

8.化简Y=AD+C)+AC+BC+C,并用74LS20双4输入与非门组成电路。

解:\=M)+CD+AC+BC+CD=AD+C+AC+BC=AD+C

在下图中,12,10,9号引脚接入D,13号引脚接入A,81|脚输出而,8号引脚

再引入2,4,5号引脚,1,号引脚接入D,6号引脚输出Y=^DC=AD+C

+5VAD

Y

第一章难度210分

第二章

l.Mn、喉、CCn-i分别代表一位加法的两个加数和后位的进位,分析用74LS138型

译码器和74LS20四输入二门与非门实现图8电路的全加功能。

解(1)Si=l,即使能端高电平有效;(2)62=%=0,§2、是控制端低电平有

效。否则,译码器不工作,输出高电平。

S=Y+Y,+Y+Y=y.F-FF

A“、纥、Ci对应地接到译码器的输入端A2、A-

sn=An"BnC,+A>rBnC«-1,+nA■BC<i-l,+nARBC,

Sn为这一位加法的和

C=K+K+K+K=%X.匕E

匕=-=48工1

U=An瓦iCn-iY-,=48.C1T

c"BC^A~BC,+ABCt+ABC,

CCn为这一位加法对上一位的进位。

图8

第二章难度210分

2.Mn、陈、说-1分别代表一位加法的两个加数和后位的进位,分析用门电路图9

实现的全加功能。

解._______________

4^n~^n-l(^n^n+/)'^n-l(^n®n+“n'n)

="nBr>Cn_1"4n^n-l^n^n^n-l

Cn二的一式八4+^n®n),^n^n

=i^n®n^n-l,^n^n^n-l^^n^n^n-11^n^n^n-1

图9

第二章难度210分

3.设计一个组合逻辑电路,该电路输入两个二位无符号二进制数A(AiAo)和

B(BiBo)o当A=B时,输出Y=l,否则Y=0o写出设计过程,画出逻辑电路图。

解:列出逻辑状态表如下,

AiAoBiBoY

00001

00010

00100

00110

01()00

01011

01100

01110

10000

10010

10101

10110

11000

11010

11100

11111

Y=ABCD+ABCD+ABCD+ABCD=ABCDABCDABCDABCD,可以用与非门电路和来实

现。

W-

第二章难度210分

4.试设计一个举重判决器,判定举重运动员是否成功由三各裁判决定。其中一名主

裁(A)和二名副裁(B,C)o只有这三名裁判中至少有二个且有一名主裁认为成功,

才判为成功。如果认为成功用1表示,而不成功则用0表示。

解:由题意列出逻辑状态表,共有八种组合,Y=1的有三种情况。逻辑状态表如表

所示。

ABCY

0000

0010

010

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论