计算机组成原理 24春江苏开放大学考试资料答案_第1页
计算机组成原理 24春江苏开放大学考试资料答案_第2页
计算机组成原理 24春江苏开放大学考试资料答案_第3页
计算机组成原理 24春江苏开放大学考试资料答案_第4页
计算机组成原理 24春江苏开放大学考试资料答案_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、单选题(共15题,30分)1.描述PCI总线基本概念中,不正确的句子是______。C、以桥连接实现的PCI总线结构不允许多条总线并行工作2.CPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用______。C、缓冲技术3.下面浮点运算器的描述中正确的句子是_____。C、阶码部件只进行阶码相加、相减操作4.某计算机的cache共有16行,采用2路组相联映射方式(即每组2行)。每个主存块大小为32字节,按字节编址。主存135号单元所在主存块应装人到的cache组号是________。C、45.程序控制类指令的功能是_____。D、改变程序执行的顺序6.20世纪六七十年代,在美国的_____州,出现了一个地名叫硅谷。该地主要工业是______,它也是______的发源地。D、加利福尼亚,微电子工业,微处理机7.就微命令的编码方式而言,若微操作命令的个数已确定,则_____。B、编码表示法比直接表示法的微指令字长8.计算机系统中采用补码运算的目的是为了______。C、简化计算机的设计9.下列部件中不属于控制器的部件是______。D、状态条件寄存器10.目前大多数集成电路生产中,所采用的基本材料为_____。A、单晶硅11.假设某计算机的存储系统由cache和主存组成。某程序执行过程中访存2000次,其中访问cache缺失(未命中)100次,则cache的命中率是________。D、95%12.1971年,英特尔公司开发出世界上第一片4位微处理器______,首次将CPU的所有元件都放人同一块芯片之内。A、Intel

400413.就取得操作数的速度而言,下列寻址方式中速度最快的是①,速度最慢的是②,不需要访存的寻址方式是③。B、立即寻址、

间接寻址、立即寻址14.早期微型机中,不常用的I/O信息交换方式是______。D、通道方式15.从总线的利用率来看,①的效率最低;从整个系统的吞吐量来看,②的效率最高。C、三总线结构,三总线结构16.为了确定下一条微指令的地址,通常采用断定方式.其基本思想是_____。C、通过微指令控制字段由设计者指定或者由设计者指定的判别字段控制产生后继微指令地址17.若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。B、补18.某计算机字长为32位,其存储容量为4GB,若按双字编址,它的寻址范围是_____。B、0.5G19.下列数中最小的数为______。C、101001BCD20.2013年,在国际超级计算机500强排序中,______研制的_______位居第1,浮点运算速度达到33.86千万亿次/秒。A、中国、天河二号21.运算型指令的寻址与转移性指令的寻址不同点在于_____。A、前者取操作数,后者决定程序转移地址22.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。A、主存中读取一个指令字的最短时间23.运算器虽有许多部件组成,但核心部分是______。B、算术逻辑运算单元24.至今为止,计算机中的所有信息仍以二进制方式表示的理由是_____。C、物理器件性能所致25.下列说法中正确的是____。C、控制存储器可以用掩模ROM、E2PROM或闪速存储器实现26.在单机系统中,三总线结构的计算机的总线系统由_____组成。A、系统总线、内存总线和I/O总线27.硬中断服务程序的末尾要安排一条指令IRET,它的作用是_____。B、转移到IRET的下一条指令28.微程序控制器中,机器指令与微指令的关系是_____。B、每一条机器指令由一段用微指令编成的微程序来解释执行29.指令的寻址方式有顺序和跳跃两种方式。采用跳跃寻址方式,可以实现_____。D、程序的条件转移或无条件转移30.下列说法中不正确的是_____。D、直接面向高级语言的机器目前已经实现31.双端口存储器_____情况下会发生读/写冲突。B、左端口与右端口的地址码相同32.计算机高级程序语言一般分为编译型和解释型两类,在JAVA、FORTRAN和C语言中,属于编译型语言的是______。D、FORTRAN

C33.在中断周期中,将允许中断触发器置“0”的操作由_____完成。B、关中断指令34.指出下面描述汇编语言特性的句子中概念上有错误的句子。C、汇编语言的源程序通常比高级语言源程序短小35.在定点二进制运算器中,减法运算一般通过_____来实现。D、补码运算的二进制加法器36.某数在计算机中用8421BCD码表示为011110001001,其真值为______。A、78937.在浮点数原码运算时,判定结果为规格化数的条件是_____。D、尾数的最高数值位为38.计算机操作的最小时间单位是______。A、取指周期39.在_____的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O指令。A、单总线40.下列陈述中,不正确的是______。D、CPU可以通过通道指令管理通道41._____对计算机的产生有重要影响。B、莱布尼兹、布尔、图灵42.四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能_____。B、组内先行进位,组间先行进位43.和外存储器相比,内存储器的特点是______。C、容量小,速度快,成本高44.1946年研制成功的第一台电子数字计算机称为______,1949年研制成功的第一台程序内存的计算机称为______。B、ENIAC,EDSAC45.寄存器间接寻址方式中,操作数处在_____。B、主存单元46.在CPU中跟踪指令后继地址的寄存器是______。B、程序计数器47.下列数中最小的数为()C.(101001)bcd48.下列数中最大的数为()B.(227)8 49.在机器数中,()的零的表示形式是唯一的。B.补码50.假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码是()A.1100101151.指令系统中采用不同寻址方式的目的主要是()B.缩短指令长度,扩大寻址空间,提高编程灵活性52.就取得操作数的速度而言,下列寻址方式中速度最快的是①,速度最慢的是②,不需要访存的寻址方式是③()B.立即寻址、间接寻址、立即寻址53.在CPU中跟踪指令后继地址的寄存器是()B.程序计数器54.指令周期是指()C.CPU从主存取出一条指令加上执行这条指令的时间 55.存储周期是指()C.存储器进行连续读和写操作所允许的最短时间间隔56.某单片机字长16位,它的存储容量64KB,若按字节编址,那么它的寻址范围是()B.32K57.某SRAM芯片,其存储容量为32K×16位,该芯片的地址线和数据线数目为()D.16,1658.某DRAM芯片,其存储容量为256K×8位,该芯片的地址线和数据线数目为()C.18,859.主存储器和CPU之间增加cache的目的是()A.解决CPU和主存之间的速度匹配问题60.在下列cache替换算法中,速度最快的是①,命中率最高的是②()C.随机替换,近期最少使用(LRU)算法 61.下列关于存储系统的描述中不正确的是()B.多级存储体系由cache、主存和虚拟存储器构成62.从整个系统的吞吐量来看,①的效率最高;从总线的利用率来看,②的效率最低。()C.三总线结构,三总线结构 63.中断向量可提供()C.中断服务程序入口地址64.下列说法中正确的是____C、闪速存储器是一种高密度、非易失性的读/写半导体存储器65.以RS-232为接口,进行7位ASCII码字符传送,带有一位奇校验位和两位停止位,当波特率为9600波特时,字符传送率为______。A、96066.对某个寄存器中操作数的寻址方式称为_____寻址。C、寄存器67.操作控制器的功能是_____。D、从主存取出指令,完成指令操作码译码,产生有关的操作控制信号68.在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来实现。C、溢出判断电路,异或门69.下列表述中,微指令结构设计不追求的目标是_____。D、增大控制存储器的容量70.位操作类指令的功能是_____。C、对

CPU

内部通用寄存器或主存某一单元任一位进行状态检测或强置71.采用DMA方式传送数据时,每传送一个数据就要占用一个_____时间。B、机器周期72.中央处理器是指_____。C、运算器、控制器、cache73.计算机的发展大致经历了五代变化,其中第四代是______年的_______计算机为代表。D、1972—1990,大规模和超大规模集成电路74.某计算机字长32位,其存储容量为4GB,若按字编址,它的寻址范围是______。A、1G75.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是______定律。B、摩尔76.在cache的地址映射中,若主存中的任意一块均可映射到cache内的任意一块的位置上,则这种方法称为_____。A、全相联映射77.下列陈述中,正确的是_____。D、优先级是外设所代表的事件的性质78.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_____。C、隐含寻址方式79.计算机使用总线结构的主要优点是便于实现积木化,同时______。C、减少了信息传输线的条数80.在定点数运算中产生溢出的原因是______。A、运算过程中最高位产生了进位或借位81.某单片机字长16位,它的存储容量64KB,若按字编址,那么它的寻址范围是_____。B、32K82.下列几项中,不符合RISC指令系统的特点是_____。B、寻址方式种类尽量减少,指令功能尽可能强83.20世纪50年代,为了发挥_____的效率,提出了_______技术,从而发展了操作系统,通过它对______进行管理和调度。B、计算,并行,算法84.数据总线的宽度由总线的____定义。B、功能特性85.1974年,英特尔公司开发的_____是世界上第1片通用8位微处理器。B、Intel

808086.流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU______。A、具备同等水平的吞吐能力87.某DRAM芯片,其存储容量为512KX8位,该芯片的地址线和数据线数目为_____。D、19,8512=2^91k=1024=2^1088.计算机硬件能直接执行的只有_____。B、机器语言89.针对8位二进制数,下列说法中正确的是_____。B、-127的反码等于0的移码90.1985年,英特尔公司推出了32位微处理器______,其可寻址存储器容量为_____。C、Intel

80386,4GB91.在中断系统中,CPU—旦响应中断,则立即关闭_____标志,以防止本次中断响应过程被其他中断源产生另一次中断干扰。C、中断屏蔽92.假设微操作控制信号用Cn表示,指令操作码译码器输出用Im表示,节拍电位信号用Mk表示,节拍脉冲信号用Ti表示,状态反馈信息用Bi表示,则硬联线控制器的基本原理可描述为_____,它可用门电路和触发器组成的树型网络来实现。D、Cn=f(Im,Mk,Ti,Bi)93.计算机存储器采用分级存储体系的主要目的是______。D、解决存储容量、价格和存取速度之间的矛盾95.算术右移指令执行的操作是_____。D、符号位填1,并顺次右移1

位,最低位移至进位标志位96.串行接口是指___。C、接口与系统总线之间并行传送,接口与I/O设备之间串行传送97.计算机系统的输人输出接口是_____之间的交接界面。B、主机与外围设备98.某DRAM芯片,其存储容量为512KX8位,该芯片的地址线和数据线数目为_____。D、19,899.多核处理机是_____计算机,它有______个CPU。C、空间并行,多100.下面关于RISC技术的描述中,正确的是_____。C、RISC的主要目标是减少指令数101.1970年,_____公司第一个发明了半导体存储器,从而开始取代磁芯存储器,使计算机的发展走向了一个新的里程碑。C、索尼102.下列各项中,_____是同步传输的特点。B各部件的存取时间比较接近103.堆栈寻址方式中,设Ri为通用寄存器,SP为堆栈指示器,Msp为SP指示的栈顶单元,如果进栈操作的动作是:(Ri)—>Msp,(SP)-1—>SP,那么出栈操作的动作应为_____。B(SP)+1—>SP,(Msp)—>A104.下列说法中正确的是______。C只有带符号数的运算才有可能产生溢出105.变址寻址方式中,操作数的有效地址等于_____。C变址寄存器内容加上形式地址106.在采用DMA方式高速传输数据时,数据传送是_____。B在DMA控制器本身发出的控制信号控制下完成的107.下列数中最大的数为______。B227OCT(八进制)108.某机字长32位,存储容量256MB,若按字编址,它的寻址范围是______。B、64M二、判断题(共10题,20分)1.Cache的地址映像中,直接映像的地址变换速度快,硬件容易实现,但命中率略低。()答案:正确2.定点数的表示范围有限,如果运算结果超出表示范围,称为溢出。()答案:正确3.计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。()答案:正确4.计算机的指令越多,功能越强越好。()答案:错误5.DMA控制器通过中断向CPU发出DMA请求信号。()答案:错误6.只有定点数运算才可能溢出,浮点数运算不会产生溢出。()答案:错误7.组相联映像可以转化为直接映像或全相联映像,所以说,它是直接映像和全相联映像的普遍形式。()答案:正确8.立即寻址是在指令字中直接给出操作数本身而不再是操作数地址。()答案:正确9.微程序控制器中,每一条机器指令由一段用微指令编成的微程序来解释执行。()正确10.直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。()答案:正确11.计算机中的流水线是把若干个子过程合成为一个过程,使每个子过程实现串行运行。()答案:错误12.在Cache的地址映像中,全相联映像是指主存中的任意一字块均可映像到Cache内任意一字块位置的一种映像方式。()答案:正确13.按数据传送方式的不同,计算机的外部接口可分为串行接口和并行接口两大类()正确14.奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。()正确15.基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址。()正确16.程序计数器PC主要用于解决指令的执行次序。()正确17.在三总线计算机系统中,外设和主存单元统一编制,可以不使用I/O指令。()错误18.指令系统中采用不同寻址方式的目的主要是缩短指令长度,扩大寻址空间,提高编程灵活性。()正确19.每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。()错误20.CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。()错误21.在采用DMA方式高速传输数据时,数据传送是通过为DMA专设的数据总线传输的。()错误22.奇偶校验码可以校验奇数个位的出错,并能确定出错的位置。()错误23.在多周期CPU系统中,不是所有指令使用相同的执行时间,而是指令需要几个周期就为其分配几个周期。()正确24.引人虚拟存储系统的目的,是为了加快外存的存取速度。()错误25.随着CPU速度的不断提升,程序查询方式很少被采用的原因是CPU与外设串行工作。()正确26.海明校验码是对多个数据位使用多个校验位的一种检错纠错编码方案,不仅可以发现是否出错,还能发现是哪一位出错。()正确27.随机访问存储器包括静态存储器SRAM、动态存储器DRAM和只读存储器ROM。()错误28.补码加减法中,操作数用补码表示,两数相加减,符号位单独处理,减法用加法代替。()错误29.DMA控制器通过中断向CPU发DMA请求信号。()错误30.CPU访问存储器的时间是由存储器的容量决定的.存储器容量越大.访问存储器所需的时间越长。()错误31.在采用DMA方式高速传输数据时.数据传送是通过为DMA专设的数据总线传输的。()错误32.只有定点数运算才可能溢出,浮点数运算不会产生溢出。()错误

三、简答题1.计算机指令中要用到的操作数一般可以来自哪些部件?答案:(1)CPU内部的通用寄存器。此时应在指令字中给出用到的寄存器编号(寄存器名),通用寄存器的数量一般为几个、十几个,故在指令字中须为其分配2、3、4、5或更多一点的位数来表示一个寄存器。(2)外围设备(接口)中的一个寄存器。通常用设备编号、或设备人出端口地址、或设备映像地址(与内存储器地址统一编址的一个设备地址编号)来表示。(3)内存储器的一个存储单元。此时应在指令字中给出该存储单元的地址2.硬连线控制器是使用什么子部件来区分和表示指令不同的执行步骤的?它的基本工作原理是什么?答案:在硬连线控制器中,由节拍发生器(timing)来区分指令不同的执行步骤的。

节拍发生器是由几个触发器电路实现的典型的时序逻辑电路,它为指令的每一个执行步骤提供一个节拍状态信号,而节拍状态的变换标明了一条指令执行步骤的次序关系。3.简单说明一个指令周期中读取指令、指令译码、ALU执行、读写内存或接口、数据写回5个执行步骤的含义。答案:(1)“读取指令”是每一条指令都必须执行的,所完成的功能对所有指令都相同;(2)“指令译码”完成的功能对多数的指令是类似的,例如判断指令类型、读寄存器组等;(3)“ALU执行”所完成的是数据或地址计算功能,对不同指令会有所区别;(4)“读写内存或接口”只被用于读写内存或者读写接口的指令;(5)“数据写回”将ALU的计算结果(或从内存、接口读来的数据)写入寄存器组。4.多级结构的存储器是由哪3级存储器组成的?每一级存储器使用什么类型的存储介质?答案:多级结构的存储器是由高速缓存、主存储器和辅助存储器(或虚拟存储器)组成的。

高速缓冲存储器使用静态存储器芯片实现,主存储器通常使用动态存储器芯片实现,而辅助存储器(或虚拟存储器)则使用快速磁盘设备上的一片存储区。前两者是半导体电路器件,以数字逻辑电路方式进行读写,后者则是在磁性介质层中通过电磁转换过程完成信息读写。5.什么是指令周期、机器周期和时钟周期?三者有何关系?答案:指令周期通常是指计算机执行一条指令所用的时间。机器周期是所有指令执行过程中的一个基准时间,通常以存取周期作为机器时间,时钟周期是机器主频的倒数,也称为节拍,它是控制计算机操作的最小单位时间。

一个指令周期包含若干个机器周期,一个机器周期包含若干个时钟周期,每个指令周期内的机器周期数可以不等,每个机器周期内的时钟周期数也可以不等。6.控制器的设计和该计算机的指令系统是什么关系?答案:控制器的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并提供在这一时刻整机各部件要用到的控制信号。所以,控制器的设计和该计算机的指令系统是一一对应的关系,也就是控制器的设计应依据指令的要求来进行,特别是要分析每条指令的执行步骤,产生每个步骤所需要的控制信号。7.计算机的存储器系统设计是如何实现“容量大”、“速度快”和“成本低”的要求的?答案:将存储器系统设计成由高速缓冲存储器、主存储器和辅助存储器组成的多级结构。

其中高速缓冲存储器的存取速度与CPU速度处于同一个数量级,但其具有价格高、功耗大、集成度低的特点.所以不适合用作大容量的存储器;主存储器的存取速度略低,价格略高,具有集成度高、功耗低的特点,用来存储经常使用的数据或程序;辅助存储器是存取速度相对较慢但存储容量较大的存储器,用来存储不太常用的大部分程序和数据。8.为读写输人/输出设备.通常有哪几种常用的寻址方式用以指定被读写设备?答案:为读写输入/输出设备.通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。9.名词解释:存取周期,存储容量。答:存取周期是存储器进行两次连续、独立的操作(读或写)之间的最小间隔时间。存储容量是存储器存放二进制代码的重数量,通常用存储器所能记忆的全部字数和字长的乘积来表示。10.为读写输人/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答案:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。11.微程序控制器和硬连线控制器,在组成和运行原理方面有何不同之处?答案:主要表现在处理指令执行步骤的办法,提供控制信号的方案不一样。

微程序的控制器是通过微指令地址的衔接区分指令执行步骤,应提供的控制信号从控制存储器中读出,并经过一个微指令寄存器送到被控制部件。

硬连线控制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应提供的控制信号。12.什么是数据传送控制中的异步通信方式?答案:数据传送时双方使用各自的时钟信号的通信方式称为异步通信方式。异步通信的双方采用“应答方式”(又称握手方式)解决数据传输过程中的时间配合关系,而不是使用同一个时钟信号进行同步。为此,CPU必须再提供一个时钟信号,通知接收设备接受已发送过去的数据。接收设备还将用这一时钟信号作为自己接收数据时的选通信号。13.什么是总线仲裁?答案:数据传输总要在计算机的两个部件之间进行,必须由总线主设备首先启动这次传输过程,即申请总线使用权并发出命令控制总线运行,而总线从设备则只能响应由主设备发出的命令并执行读写操作。当有多个总线主设备同时发出总线使用权的请求时,为了确保在任何时刻只有一个总线主设备使用总线传输数据,需要决定由其中某个设备获得总线使用权,这就是进行总线仲裁。与中断请求相似,这些主设备使用总线的优先级高低是不同的,总线仲裁器一定是把总线使用权优先分配给优先级髙的主设备使用。14.什么是总线周期?答案:总线周期,通常指的是通过总线完成一次内存读写操作或完成一次输入/输出设备的读写操作所必需的时间。依据具体的操作性质,可以把一个总线周期分为内存读周期,内存写周期,I/O读周期,I/O写周期4种类型。什么是指令周期?举例说明一个指令周期往往要包含哪几个执行步骤?答:指令周期一般是指计算机执行一条指令所用的时间。一个指令周期往往要包括几个执行步骤,例如可能包括读取指令、指令译码和读寄放器组、ALU执行运算、读写内存或接口、数据写回寄放器组这5个步骤16.在计算机中采用多级结构的存储器系统,是建立在程序的什么原理之上的?这一原理主要体现在哪些方面解答:多级结构的存储器系统的运行原理是建立在程序运行的局鉀性原理之上的。它主要体现在如下3个方面:(1)时间方面,在一小段时间内,最近被访问过的程序和数据很可能再次被访问;(2)空间方面,这些最近被访问过的程序和数据,往往集中在一小片存储区域中;(3)在指令执行顺序方面,指令的顺序执行比转移执行的可能性要大17.给出两地址指令SS、RR和RS三类操作数地址类型的功能含义。寄存器-寄存器(RR)型指令:从寄存器中取操作数,把操作结果放到另一寄存器中,不需要访问内存谨改存储器,因此速度快;存储器—存储器(SS)型指令:执行此类指令,既要访问内存单元,又要访问寄存器。寄存器-存储器(RS)型指令:执行此类指令,既要访问内存单元,又要访问寄存器。《计算机组成原理》教材里指令寄存器、程序计数器、数据寄存器、地址寄存器、通用寄存器、累加器、程序状态字、无条件跳转指令、操作码和运算器对应的英文缩写单词是什么?指令寄存器(IR)、程序计数器(PC)、地址寄存器(AR)、数据寄存器(DR)、累加寄存器(AC)、程序状态字寄存器(PSW)、通用寄存器:ACC、无条件跳转指令JMP、操作码OC、运算器ALU19.《计算机组成原理》教材里英文缩写单词IR、PC、DR、AR、Ri、AC、PSW、JMP、OC和ALU对应的中文专业术语是什么?RI接收中断标志位、21.分别阐述输入设备和输出设备同CPU交换数据过程的三大步骤。22.简述数字计算机工作原理并说明程序计数器在自动执行程序中的作用。23.简述程序查询输入/输出方式的原理。24.简述微程序控制器的工作原理。四、计算题(共3题,30分)1.CPU结构如图5.3所示,其中有一个累加寄存器AC、一个状态条件寄存器和其他四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。(3)简述数据在运算器和主存之间进行存/取访问的数据通路。(1)a:数据缓冲寄存器DR;b:指令寄存器IR;c:主存地址寄存器AR;d:程序计数器PC.(2)M→IR→操作控制器。(3)读主存储器:通过AR先置操作数地址,M→DR→ALU→AC;写主存储器:通过AR先置操作数地址,AC→DR→M.2.CPU结构如图所示,其中有一个累加寄存器AC、一个状态条件寄存器和其他四个奇存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器a,b,c和d的名称。(2)简述将操作数从主存取到累加器的数据通路。(3)假设两个数据地址分别为A和B,A为源操作数地址,B为目标操作数地址,简述从主存取出两个数据到运算器进行加法运算,并将运算结果写入到主存中B存储单元的数据通路。设机器字长16位,定点表示,尾数15位,数符1位,问:(1)定点原码整数表示时,最大正数是多少?最小负数是多少?(2)定点原码小数表示时,最大正数是多少?最小负数是多少?

最大正数=2^(15)-1=32767;最大正数=0.999969482421875最小负数=-1

4.设机器字长12位,定点表示,尾数11位,数符1位,问:(1)定点原码整数表示时,最大正数是多少?最小负数是多少?(2)定点原码小数表示时,最

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论