




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
MOOC电子线路设计、测试与实验(二)-华中科技大学中国大学慕课答案绪论课单元测验1、问题:5.1K±5%欧姆的五环电阻的色环序列为选项:A、黄紫黑橙棕B、绿棕黑棕金C、棕黑棕棕金D、绿棕黑棕棕E、棕黑黑棕金F、黄紫黑橙金正确答案:【绿棕黑棕金】2、问题:某个电阻的色环序列为棕黑红棕,其电阻值为?选项:A、22±5%欧姆B、1K±5%欧姆C、1K±1%欧姆D、100±1%欧姆E、2K±1%欧姆F、200±5%欧姆正确答案:【1K±1%欧姆】3、问题:示数为102的3296型多圈电位器的标称阻值为选项:A、1KΩB、100ΩC、10ΩD、102ΩE、10.2ΩF、1.02Ω正确答案:【1KΩ】4、问题:示数为103的瓷片电容的电容值为?选项:A、1μfB、0.1μfC、0.01μfD、103μfE、103pfF、103nf正确答案:【0.01μf】5、问题:示数为68的瓷片电容的电容值为?选项:A、6000μfB、60μfC、0.6μfD、68μfE、68pfF、68nf正确答案:【68pf】6、问题:视频中的3位半手持式万用表有四位显示,左边首位上若有数显示则必是选项:A、0B、1C、2D、5E、8F、9正确答案:【1】7、问题:视频中的3位半手持式万用表测量一可调电阻当前阻值,档位开关在欧姆区的2k档,显示为.392,说明当前阻值是选项:A、0.392欧姆B、392欧姆C、3.92千欧姆D、392千欧姆E、0.392*2欧姆即0.784欧姆F、0.392*2千欧姆即0.784千欧姆正确答案:【392欧姆】8、问题:视频中的直流稳压电源,无外连接,单设备能输出的最高直流电压为选项:A、5VB、10VC、12VD、24VE、30VF、60V正确答案:【60V】9、问题:一块通用面包板,公共条是三?四?三分段连通型,那么这块板上最多有()个插孔在内部是连通在一起的?选项:A、3B、4C、10D、15E、20F、50正确答案:【20】10、问题:对于视频中的信号发生器,要把三角波输出调成近似锯齿波,需要调节()旋钮选项:A、频率微调B、幅度调节C、衰减选择D、波形选择E、直流电平F、占空比正确答案:【占空比】11、问题:一个频率2KHz,最大值0V,最小值-4V的三角波,其直流分量为选项:A、-4VB、-2VC、-1VD、0VE、+1VF、+2V正确答案:【-2V】12、问题:当信号从视频中的信号发生器的同步输出口正常输出,且设备上的TTL灯亮,则其波形峰峰值约为选项:A、15VB、10VC、5VD、3VE、1VF、10mV正确答案:【5V】13、问题:示波器操作时,应适当调整()让通道信号的波形显示横向扩展或压缩,保证屏幕上至少显示两个完整周期。选项:A、水平时基B、水平位移C、垂直位移D、垂直档位E、触发电平F、触发信源正确答案:【水平时基】14、问题:对于通常使用的普通无衰减探头,示波器通道探头比设置必须保证为选项:A、100XB、10XC、5XD、2XE、1XF、0X正确答案:【1X】15、问题:示波器稳定实时显示被测周期信号波形,基本前提是指定的()信号与被测信号同源选项:A、触发信源B、探头校准C、存储波形D、判决电平E、噪声F、脉冲正确答案:【触发信源】16、问题:本课程中,如()这些参数是用万用表来测的。选项:A、直流电压B、直流电流C、交流电压D、交流电流E、电阻阻值F、二极管压降正确答案:【直流电压#电阻阻值#二极管压降】17、问题:视频中的稳压电源在实验中,主从独立模式下打开Power键后,不管如何调整主路的电压旋钮,主路输出电压始终为0,可能原因是选项:A、OUTPUT开关没打开B、从路电压旋钮调到了0C、主路电流旋钮调到了0D、从路电流旋钮调到了0E、主路连接的外部电路有短路F、电源内部有其他故障正确答案:【OUTPUT开关没打开#主路电流旋钮调到了0#主路连接的外部电路有短路#电源内部有其他故障】18、问题:属于示波器边沿触发设定项目的是选项:A、通道耦合B、探头比C、触发信源D、触发电平E、触发边沿F、水平时基正确答案:【触发信源#触发电平#触发边沿】19、问题:下面说法正确的是(ꢀ)选项:A、本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面B、实验室用稳压电源主路状态指示灯变红色说明当前处于正常稳压输出状态C、改变稳压电源工作模式之前,应将实验电路和稳压电源输出端对应连线接好D、面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件E、将信号发生器的输出线夹到面包板上电路时,应直接夹到对应元器件引脚上F、示波器屏幕显示一般是用YT模式坐标系,而切换成XY模式后,横轴坐标是时间正确答案:【本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面#面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件】20、问题:数字万用表显示屏上出现H符号,并一直显示刚才的某个测量结果,无法正确显示新的测量情况,可以按一次Power键还原为正常使用状态。选项:A、正确B、错误正确答案:【错误】21、问题:面包板插板用信号连接线金属裸露的剥头长应为6~8mm。选项:A、正确B、错误正确答案:【正确】22、问题:视频中的信号发生器最大衰减选择档标值是60Hz。选项:A、正确B、错误正确答案:【错误】23、问题:视频中的信号发生器若要输出正弦波,信号线必须接到函数输出口。选项:A、正确B、错误正确答案:【正确】24、问题:示波器通道耦合为直流耦合时,屏幕只显示信号中的直流分量。选项:A、正确B、错误正确答案:【错误】25、问题:如果示波器内外自检都正常,那么观测信号时就不必关心触发信源设置了选项:A、正确B、错误正确答案:【错误】26、问题:本课程中,使用Tek示波器,其ACQUIRE获取设定应尽量保持“平均值”模式。选项:A、正确B、错误正确答案:【错误】27、问题:Rigol示波器中要将波形显示切换成XY模式,是在水平控制菜单中的“时基”项。选项:A、正确B、错误正确答案:【正确】28、问题:使用电阻只要用对电阻值就可以了。选项:A、正确B、错误正确答案:【错误】29、问题:电解电容使用时不仅要注意其电容值,还需要注意其极性与耐压值。选项:A、正确B、错误正确答案:【正确】30、问题:数字芯片不用的管脚就无需连接了。选项:A、正确B、错误正确答案:【错误】逻辑门测试题1、问题:以下电路中常用于总线应用的有选项:A、TSL门(三态门)B、OC门C、CMOS传输门D、CMOS与非门E、普通TTL与非门F、普通TTL或非门正确答案:【TSL门(三态门)】2、问题:下面几种逻辑门中,可以用作双向开关的是选项:A、或非门B、与非门C、异或门D、CMOS传输门E、TSL门(三态门)F、OC门正确答案:【CMOS传输门】3、问题:在下图所示电路中,逻辑门GM输出的高、低电平符合VOH≥3.2V,VOL≤0.25V。所有的反相器均为74LS系列TTL电路,输入电流IIL≤-0.4mA,IIH≤20μA。VOL≤0.25V时的输出电流的最大值为IOL(max)=8mA,VOH≥3.2V时的输出电流的最大值为IOH(max)=-0.4mA,GM的输出电阻可忽略不计。计算GM可驱动的反相器的个数为选项:A、5B、7C、10D、12E、15F、20正确答案:【20】4、问题:在下图所示由74系列或非门组成的电路中,逻辑门GM输出的高、低电平符合VOH≥3.2V,VOL≤0.4V。或非门每个输入端的输入电流IIL≤-1.6mA,IIH≤40μA。VOL≤0.4V时的输出电流的最大值IOL(max)=16mA,VOH≥3.2V时的输出电流的最大值为IOH(max)=-0.4mA。GM的输出电阻可忽略不计。计算GM可驱动的或非门的个数为选项:A、2B、3C、4D、5E、6F、7正确答案:【5】5、问题:74LS系列逻辑门电路的允许电源电压范围是选项:A、3.3V±0.3VB、5V±0.25VC、10V±1VD、12V±1.2VE、15V±1.5VF、30V±3V正确答案:【5V±0.25V】6、问题:4000系列CMOS器件的电源电压范围为选项:A、3V±0.3VB、5V±0.25VC、3V~15VD、3V~30VE、1V~10VF、3V~5V正确答案:【3V~15V】7、问题:下列各种门电路中哪些不可以将输出端并联使用(输入端的状态不一定相同)选项:A、具有推拉式输出级的TTL电路B、TTL电路的OC门C、TTL电路的三态输出门D、普通的CMOS门E、漏极开路输出的CMOS门F、CMOS电路的三态输出门正确答案:【具有推拉式输出级的TTL电路#普通的CMOS门】8、问题:三态门输出高阻状态时,下列说法正确的是()选项:A、用电压表测量指针不动B、相当于悬空C、电压不高不低D、测量电阻指针不动E、对下级电路无任何影响正确答案:【相当于悬空#对下级电路无任何影响】9、问题:对于TTL与非门闲置输入端的处理,可以()选项:A、接电源B、通过电阻3kΩ接电源C、接地D、与有用输入端并联E、悬空F、通过电阻5.1kΩ接地正确答案:【接电源#通过电阻3kΩ接电源#与有用输入端并联#悬空】10、问题:当TTL与非门的输入端悬空时相当于输入为逻辑1。选项:A、正确B、错误正确答案:【正确】11、问题:普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。选项:A、正确B、错误正确答案:【正确】12、问题:三态门的三种状态分别为:高电平、低电平、不高不低的电压。选项:A、正确B、错误正确答案:【错误】13、问题:TTLOC门(集电极开路门)的输出端可以直接相连,实现线与。选项:A、正确B、错误正确答案:【正确】14、问题:CMOS电路和TTL电路在使用时,不用的输入管脚可悬空。选项:A、正确B、错误正确答案:【错误】15、问题:CMOS电路比TTL电路功耗大。选项:A、正确B、错误正确答案:【错误】16、问题:在TTL电路中通常规定逻辑1电平额定值为5V。选项:A、正确B、错误正确答案:【错误】MOOC-VerilogHDL-单元测验1、问题:讲解中提到的VHDL和Verilog这两中HDL语言先后与1987年和1995年成为()标准选项:A、EIB、SCIC、IEEED、IEE、NIF、802.11正确答案:【IEEE】2、问题:verilogHDL的基本结构中通常需要进行模块范围的定义,VerilogHDL的模块范围的定义的开始和结束方式是选项:A、/*...*/B、{...}C、if...elseD、module...endmoduleE、begin...endF、/.../正确答案:【module...endmodule】3、问题:verilog中经常使用()来表示一个常量,用以提高程序的可读性,且经常用于定义变量的宽度选项:A、parameterB、defineC、includeD、alwaysE、beginF、module正确答案:【parameter】4、问题:Verilog基本语法中通常表示不确定的逻辑状态和高阻态的符号分别是选项:A、z和xB、z和ZC、x和XD、x和zE、x和yF、y和Y正确答案:【x和z】5、问题:verilogHDL中对于变量的定义一般有wire和reg两种,若a为wire型,b为reg型,其余信号不确定,所有信号位宽都是一位的,下面的描述错误的是选项:A、assigna=bB、assignb=aC、assigna=bcD、assigna=b^c^dE、b=aF、b=ac正确答案:【assignb=a】6、问题:对于通过verilogHDL描述电路时有时会使用到case语句,对于case语句,如果在其中一个分支下面需要描述的语句多于一条,正确的处理方式是选项:A、使用小括号()进行区域限定操作B、使用中括号[]进行区域限定操作C、可以不用理会,正常的描述D、使用begin...end方式进行区域限定操作E、使用大括号{}进行区域限定操作F、使用符号对/**/进行区域限定操作正确答案:【使用begin...end方式进行区域限定操作】7、问题:在使用verilog描述一个二选一的数据选择器时,使用一条语句来进行描述assignout1=(selb)|(~sela),这条语句对应的是课程讲解中的选项:A、行为描述方式B、数据流描述方式C、过程描述方式D、结构描述方式E、层级描述方式F、寻迹描述方式正确答案:【数据流描述方式】8、问题:非阻塞赋值使用符号()来表示选项:A、-B、=D、=F、=正确答案:【=】9、问题:有如下一个描述电路的verilogHDL程序段always@(aorborcordortmp1ortmp2)begintmp1=ab;tmp2=c|d;y=tmp1|tmp2;end初始值a=0,b=1,c=0,d=0,tmp1=0,tmp2=0,y=0如果这个时候发生变化a=1,请推算变化稳定后的tmp和tmp2,y的值是选项:A、0,0,0B、1,0,0C、1,0,1D、1,1,0E、1,1,1F、0,1,0正确答案:【1,0,1】10、问题:现在定义了一个1位的加法器addbit(ci,a,b,co,sum),模块的结果用表达式表示为{co,sub}=a+b+ci,其中a,b为两个加数,ci为来自低位的进位,sum为和,co为向高位的进位,如果以此1位加法器构建四位加法器,同时定义顶层模块中的端口信号和中间变量的定义:output[3:0]result;//4位输出结果outputcarry;//进位输出input[3:0]r1,r2;//两个4位加数inputci;//来自低位的进位信号wire[3:0]r1,r2,result;//线型类型定义wireci,carry,c1,c2,c3;//线型类型定义和中间变量下面通过层次调用的方式进行逻辑实现中的表达式正确的是选项:A、addbit(r1,r2,ci,result,c1)B、addbit(r1[0],r2[0],ci,result[0],c1)C、addbitU0(ci,r1[0],r2[0],result[0],c1)D、addbitU0(ci,r1[0],r2[0],cl,result[0])E、addbitU0(r1[0],r2[0],ci,result[0],cl)F、addbit,U0(r1[0],r2[0],cl,result[0],ci)正确答案:【addbitU0(ci,r1[0],r2[0],cl,result[0])】11、问题:verilog语法中,间隔符号主要包括选项:A、空格符B、注释符C、TAB键D、换行符E、下划线F、换页符正确答案:【空格符#TAB键#换行符#换页符】12、问题:在verilogHDL的数字表达方式用,和十进制数127表示的数字相同的表达方式有选项:A、8'd127B、8'b1111111C、8'h7fD、8'b11_11_11_11E、8'd1111111F、8'h1111111正确答案:【8'd127#8'b1111111#8'h7f#8'b11_11_11_11】13、问题:通过verilogHDL描述电路的方式有选项:A、行为描述方式B、数据流描述方式C、自上而下描述方式D、分步描述方式E、结构描述方式F、嵌套描述方式正确答案:【行为描述方式#数据流描述方式#结构描述方式】14、问题:verilogHDL中已经预先定义了的门级原型的符号有选项:A、nandB、notC、nxorD、norE、xorF、or正确答案:【nand#not#nor#xor#or】15、问题:在课程内容中,讲解过的正确的层次调用方法有选项:A、输入输出方向对应调用方式B、位置对应调用方式C、位宽对应调用方式D、端口名对应调用方式E、字符名对应调用方式F、变量名对应调用方式正确答案:【位置对应调用方式#端口名对应调用方式】16、问题:VHDL语言相对verilog语言更早成为国际标准选项:A、正确B、错误正确答案:【正确】17、问题:HDL在执行方式上总体是以并行的方式工作的选项:A、正确B、错误正确答案:【正确】18、问题:VerilogHDL语法中的关键词是区分大小写的选项:A、正确B、错误正确答案:【正确】19、问题:assign语句只能描述组合逻辑选项:A、正确B、错误正确答案:【正确】20、问题:always模块只能描述时序逻辑选项:A、正确B、错误正确答案:【错误】21、问题:and是Verilog语法中预先定义了的门级原型选项:A、正确B、错误正确答案:【正确】22、问题:Verilog语法中通过拼接运算符{}来将两个小位宽的数据组合成大位宽的数据选项:A、正确B、错误正确答案:【正确】23、问题:通过层次调用的方式来实现较为复杂的电路逻辑时,可采用端口对应的方式来完成层次调用,如果底层模块里头有顶层模块里头不需要的输出信号时,可以在引用的端口名表项的地方不关联顶层的变量选项:A、正确B、错误正确答案:【正确】24、问题:时序逻辑只能使用非阻塞逻辑选项:A、正确B、错误正确答案:【正确】25、问题:使用高级语句case描述电路时,default语句必须进行描述选项:A、正确B、错误正确答案:【错误】ProjectNavigator简介随堂测验1、问题:采用Verilog硬件描述语言进行设计输入时,应该选择的文件类型为选项:A、VerilogModuleB、VerilogTestFixtureC、VHDLModuleD、VHDLPackage正确答案:【VerilogModule】FPGA应用开发基础单元测验1、问题:已知Nexys4开发板外部时钟信号频率为100MHz,数字钟用来产生秒信号的时钟信号频率为1Hz,若采用计数器对100MHz的外部时钟分频得到1Hz的秒信号,请问该计数器至少需要多少位?()选项:A、10B、20C、25D、30E、27F、15正确答案:【27】2、问题:数字钟的设计实验示例中,采用了分层次、分模块的设计方法,请问示例实现中共分为几层次?选项:A、1B、2C、3D、4E、5F、6正确答案:【5】3、问题:数字频率计设计示例中的测频计数模块共有多少个状态()选项:A、1B、2C、3D、4E、5F、6正确答案:【3】4、问题:6位7段数码管动态显示模块如图1,要求人眼看到所有数码管同时显示各自对应的数字,控制数码管位选信号的动态扫描时钟信号频率约为多少()选项:A、1HzB、10HzC、100HzD、1kHzE、100kHzF、1MHz正确答案:【1kHz】5、问题:已知某verilog仿真测试文件时钟信号描述如下:parameterPERIOD=10;alwaysbeginCLK=1'b0;#(PERIOD/2)CLK=1'b1;#(PERIOD/2);end且该verilog文件顶部有如下代码:`timescale1us/1ns,则模拟仿真时钟周期是()选项:A、10nsB、10psC、10usD、1nsE、1psF、1us正确答案:【10us】6、问题:在ISEFPGA开发流程中进行实现(Implement)之前应该完成以下哪些步骤选项:A、设计输入B、功能仿真C、添加约束D、逻辑综合E、生成可编辑文件F、下载编程正确答案:【设计输入#功能仿真#添加约束#逻辑综合】7、问题:可以通过新增以下哪些类型文件添加ChipScope调试IP核()选项:A、VerilogModuleB、VerilogTestFixtureC、IPD、ChipScopeDefintionandConnectionFilesE、VHDLPackageF、VHDLLibrary正确答案:【IP#ChipScopeDefintionandConnectionFiles】8、问题:Verilog语言中子模块引用时只能以实例的方式嵌套在其他模块内,嵌套的层次没有限制。选项:A、正确B、错误正确答案:【正确】9、问题:Verilog语言引用的子模块可以是一个设计好的Verilog模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块。选项:A、正确B、错误正确答案:【正确】10、问题:Verilog语言中对同一子模块实例化时模块端口可以位置关联和名称关联两种不同的方法混用选项:A、正确B、错误正确答案:【错误】11、问题:为减小频率计的测频误差,测频计数时间越短越好选项:A、正确B、错误正确答案:【错误】组合逻辑电路单元测验1、问题:下面哪个逻辑关系运算是复合逻辑运算选项:A、与非运算B、与运算C、非运算D、或运算E、加运算F、模2运算正确答案:【与非运算】2、问题:下面哪种说法是正确的选项:A、在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少B、组合逻辑电路的设计不需要逻辑抽象C、在画卡诺图时,无关项只能当“0”处理D、在电路设计中,采用与门比与非门更有优势E、在电路化简时,只能使用卡诺图法正确答案:【在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少】3、问题:下面哪些逻辑关系运算是最基本的逻辑运算选项:A、与运算B、或运算C、非运算D、与非运算E、或非运算F、异或运算G、同或运算正确答案:【与运算#或运算#非运算】4、问题:下面哪些工具可以用于描述组合逻辑电路的逻辑功能选项:A、真值表B、逻辑函数表达式C、逻辑电路图D、波形图E、卡诺图F、HDL正确答案:【真值表#逻辑函数表达式#逻辑电路图#波形图#卡诺图#HDL】5、问题:下面哪种说法是正确的选项:A、组合逻辑电路的输出只取决于当前时刻的输入B、组合逻辑电路不能使用记忆电路器件C、组合逻辑电路可以使用记忆电路器件D、组合逻辑电路的输出不仅取决于当前时刻的输入,而且与之前时刻的输入也有关E、组合逻辑电路一定比时序逻辑电路简单正确答案:【组合逻辑电路的输出只取决于当前时刻的输入#组合逻辑电路不能使用记忆电路器件】6、问题:在组合逻辑电路的设计中,下面哪些verilogHDL语句形式是可行的?选项:A、条件语句:if…;else…;B、条件语句:if…;elseif…;elseif…;else…;C、多路分支语句:case(…)…;…;…;default:…;endcaseD、循环语句结构:for(…;…;…)statement;E、条件语句:if…;正确答案:【条件语句:if…;else…;#条件语句:if…;elseif…;elseif…;else…;#多路分支语句:case(…)…;…;…;default:…;endcase#循环语句结构:for(…;…;…)statement;】7、问题:组合逻辑电路消除竞争冒险的方法是选项:A、修改逻辑设计B、在输出端接入滤波电容C、后级加缓冲电路D、屏蔽输入信号的缓冲干扰E、提高电源电压F、做好电路共地连接正确答案:【修改逻辑设计#在输出端接入滤波电容】8、问题:在利用卡诺图法进行化简时,对于无关项的处理,根据需要可以当“0”处理,也可当“1”处理选项:A、正确B、错误正确答案:【正确】9、问题:组合逻辑电路设计中可以使用触发器选项:A、正确B、错误正确答案:【错误】10、问题:在利用卡诺图法进行化简时,必须使用最小项选项:A、正确B、错误正确答案:【错误】11、问题:在对输出逻辑表达式进行化简时,最简与或式一定是最简标准选项:A、正确B、错误正确答案:【错误】时序逻辑电路单元测验1、问题:用触发器设计一个输出为1,3,8的电路,需要几个触发器选项:A、1B、2C、3D、4正确答案:【2】2、问题:将某时钟频率为32MHz的CP变为4MHz的CP,需要个二进制计数器选项:A、1B、2C、3D、4正确答案:【3】3、问题:时序逻辑电路在结构上选项:A、必须有存储电路B、必须有组合逻辑电路C、必须有存储电路和组合逻辑电路D、以上均正确正确答案:【必须有存储电路】4、问题:同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑电路选项:A、没有统一的时钟脉冲控制B、没有触发器C、没有稳定状态D、输出只与内部状态有关正确答案:【没有统一的时钟脉冲控制】5、问题:时序逻辑电路特点中,下列叙述正确的是选项:A、电路任一时刻的输出与输入信号和电路原来状态均有关B、电路任一时刻的输出只与当时输入信号有关C、电路任一时刻的输出只与电路原来状态有关D、电路任一时刻的输出与输入信号和电路原来状态均无关正确答案:【电路任一时刻的输出与输入信号和电路原来状态均有关】6、问题:如图,CC4027芯片的电源VDD,和VSS应该分别接选项:A、+5V,0VB、+5V,-5VC、-15V,+15VD、0V,+5V正确答案:【+5V,0V】7、问题:关于触发电平的设置正确的说法是选项:A、触发电平设置在触发源信号幅度范围内,具体值不重要。B、触发电平的设置可以是任意的。C、触发电平的设置与触发源没有任何关系D、触发电平必须设置在触发源信号幅度的中间值E、触发电平设置在源信号幅度范围内F、以上说法均不正确正确答案:【触发电平设置在触发源信号幅度范围内,具体值不重要。】8、问题:用双踪示波器观察3个以上波形,分两次观测,且示波器的触发源已经设置为CH2。做法是正确的:选项:A、B、C、D、E、F、只要是两两相互比较就可以了正确答案:【】9、问题:如图74ls74xinpiande电源Vcc,和GND应该分别接选项:A、+5V,0VB、+5V,-5VC、-15V,+15VD、0V,+5VE、+15V,0VF、0V,+15V正确答案:【+5V,0V】10、问题:关于CC4027说法正确的是选项:A、SD=0,RD=1时Q=0B、SD=1,RD=0时Q=1C、SD=0,RD=0时计数D、SD=1,RD=1计数E、SD=0,RD=1时Q=1F、SD=1,RD=0时Q=0正确答案:【SD=0,RD=1时Q=0#SD=1,RD=0时Q=1#SD=0,RD=0时计数】11、问题:使用CC4027实现模4可逆法器时,用示波器观察信号的时候,触发斜率设置说法正确的是选项:A、实现加法的时候设置为上升沿触发B、实现减法的时候设置为下降沿触发C、不需要设置,因为CC4027是上升沿触发D、实现加法的时候设置为下降沿触发E、实现减法的时候设置为上升沿触发F、只能设置为上升沿,因为CC4027是上升沿触发正确答案:【实现加法的时候设置为下降沿触发#实现减法的时候设置为上升沿触发】12、问题:关于74LS74触发器说法正确的是选项:A、SD=0,RD=1时Q=1B、SD=1,RD=0时Q=0C、SD=1,RD=1,CP=0时Q不变D、SD=0,RD=0时Q=0E、SD=0,RD=1时Q=0F、SD=1,RD=0时Q=1正确答案:【SD=0,RD=1时Q=1#SD=1,RD=0时Q=0#SD=1,RD=1,CP=0时Q不变】13、问题:CC4011的中单个与非门多余入端的处理方法正确的是选项:A、接+5VB、与VDD连接在一起C、接地D、悬空E、与VSS连接在一起F、以上均不正确正确答案:【接+5V#与VDD连接在一起】14、问题:下图的三个信号都是同源的,通过双路示波器同时观察CP和1Q,触发源设置正确的是选项:A、将1Q接入的通道设置为触发源B、设置为上升沿触发C、将CP接入的通道设置为触发源D、可以将任意通道设置为触发源E、设置为下降沿触发F、以上都不正确正确答案:【将1Q接入的通道设置为触发源#设置为上升沿触发】15、问题:用双踪示波器观察3个以上波形,分两次观测。具体做法如下,做法是正确的:选项:A、B、C、D、E、F、只要是两两相互比较就可以了正确答案:【#】16、问题:4LS10的中单个与非门多余入端的处理方法正确的是选项:A、接+5VB、与Vcc接在一起C、接地D、悬空E、与Vss连接在一起F、以上均不正确正确答案:【接+5V#与Vcc接在一起】利用MSI搭建复杂数字电路单元测验题1、问题:一个5位二进制加法计数器,初始状态为00000,经过201个输入脉冲后,计数器的状态为选项:A、01001B、00111C、00101D、01000E、10101F、10001正确答案:【01001】2、问题:74LS161构成分频电路如图所示,分频比为选项:A、1:63B、1:32C、1:56D、1:60正确答案:【1:63】3、问题:分析如图所示的计数器电路,说明这是几进制的计数器选项:A、10B、5C、6D、8E、12F、16正确答案:【10】4、问题:图示电路是可变进制计数器。试分析当控制变量A为0和1时,电路分别为进制计数器。选项:A、10、12B、9、11C、9、12D、10、11E、8、10F、8、12正确答案:【10、12】5、问题:已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3Q2Q1Q0)为选项:A、“0000”B、“1100”C、“1011”D、“1101”E、“0001”F、“1000”正确答案:【“0000”】6、问题:同步可预置数的可加/减4位二进制计数器74LS191芯片组成下图所示电路。各电路的计数长度M为多少?选项:A、31B、30C、3D、13E、23F、33正确答案:【31】7、问题:计数器是数字电路中的基本逻辑部件,其功能是记录脉冲的个数选项:A、正确B、错误正确答案:【正确】8、问题:n进制计数器的每一种状态都被编码为对应的n位二进制整数选项:A、正确B、错误正确答案:【正确】9、问题:计数器属于组合逻辑电路选项:A、正确B、错误正确答案:【错误】10、问题:同步时序逻辑电路中所有触发器的时钟端应相连选项:A、正确B、错误正确答案:【正确】利用FPGA设计实现小型数字系统单元测验1、问题:数字频率计中的BCD计数器模块的三个工作状态:清零、计数、和锁存状态中的锁存状态主要起什么作用选项:A、保持计数器的计数输出不变,以便显示模块载入显示B、等待输入待测信号稳定之后,再进行测量C、显示模块仅在此状态下显示频率测量结果D、减少测量误差E、提供显示译码控制信号F、以便计数器数据的稳定输出正确答案:【保持计数器的计数输出不变,以便显示模块载入显示】2、问题:数字频率计采用4个数字的BCD码计数器,若采样时间0.01s,那么它能够测量的最大频率是多少选项:A、999.9KHzB、9999HzC、99.99KHzD、9999KHzE、99.99MHzF、999.9MHz正确答案:【999.9KHz】3、问题:在对数字钟计时、校时模块进行仿真时,设秒信号的周期为10ns,若要观察24时制计数是否正确,那么在复位信号无效,计时使能信号有效的情况下,仿真需运行多长时间选项:A、864usB、24小时C、12小时D、1小时E、864msF、864s正确答案:【864us】4、问题:已知Nexys4开发板外部时钟信号频率为100MHz,数字钟用来产生秒信号的时钟信号频率为1Hz,若采用计数器对100MHz的外部时钟分频得到1Hz的秒信号,请问该计数器至少需要多少位选项:A、27B、10C、20D、25E、30F、15正确答案:【27】5、问题:数字钟的设计实验示例中,采用了分层次、分模块的设计方法,请问示例实现中共分为几层次选项:A、5B、1C、2D、3E、4F、6正确答案:【5】6、问题:数字频率计设计示例中的测频计数模块共有多少个状态选项:A、3B、1C、2D、4E、5F、6正确答案:【3】7、问题:6位7段数码管动态显示控制模块如图1,要求人眼看到所有数码管同时显示各个数码管各自对应的数字,数码管位选信号的扫描时钟频率约为多少选项:A、1KHzB、1HzC、10HzD、100HzE、100KHzF、1MHz正确答案:【1KHz】8、问题:10进制计数器模块在数字钟系统中可作为以下哪些模块的子模块选项:A、60秒计数器B、60分计数器C、24进制计数器D、定时模块E、校时、计时模块F、显示模块正确答案:【60秒计数器#60分计数器#24进制计数器#定时模块#校时、计时模块】9、问题:采用ChipScopeILAIP核观测计时、校时模块的分钟计数规律,触发时钟信号选择频率为1Hz的秒信号,若需通过ChipScopeAnalyzer的窗口采集一次数据,完整地观测到分钟的计数规律,那么数据采集深度应该选择选项:A、4096B、8192C、64D、128E、1024F、2048正确答案:【4096#8192】10、问题:Verilog语言中子模块引用时只能以实例的方式嵌套在其他模块内,嵌套的层次没有限制选项:A、正确B、错误正确答案:【正确】11、问题:Verilog语言引用的子模块可以是一个设计好的Verilog模块,也可以是别的HDL语言如VHDL语言设计的元件,还可以是IP核模块选项:A、正确B、错误正确答案:【正确】12、问题:Verilog语言中对同一子模块实例化时模块端口可以既采用位置关联,也采用名称关联两种不同的方法混用选项:A、正确B、错误正确答案:【错误】13、问题:为减小频率计的测频误差,测频计数时间越短越好选项:A、正确B、错误正确答案:【错误】电子线路设计、测试与实验(二)期末试卷1、问题:以下电路中常用于总线应用的有选项:A、TSL门(三态门)B、OC门C、CMOS传输门D、CMOS与非门E、普通TTL与非门F、普通TTL或非门正确答案:【TSL门(三态门)】2、问题:下面几种逻辑门中,可以用作双向开关的是选项:A、CMOS传输门B、或非门C、与非门D、异或门E、TSL门(三态门)F、OC门正确答案:【CMOS传输门】3、问题:在下图所示电路中,逻辑门GM输出的高、低电平符合VOH≥3.2V,VOL≤0.25V。所有的反相器均为74LS系列TTL电路,输入电流IIL≤-0.4mA,IIH≤20μA。VOL≤0.25V时的输出电流的最大值为IOL(max)=8mA,VOH≥3.2V时的输出电流的最大值为IOH(max)=-0.4mA,GM的输出电阻可忽略不计。计算GM可驱动的反相器的个数为选项:A、20B、5C、7D、10E、12F、15正确答案:【20】4、问题:在下图所示由74系列或非门组成的电路中,逻辑门GM输出的高、低电平符合VOH≥3.2V,VOL≤0.4V。或非门每个输入端的输入电流IIL≤-1.6mA,IIH≤40μA。VOL≤0.4V时的输出电流的最大值IOL(max)=16mA,VOH≥3.2V时的输出电流的最大值为IOH(max)=-0.4mA。GM的输出电阻可忽略不计。计算GM可驱动的或非门的个数为选项:A、5B、2C、3D、4E、6F、7正确答案:【5】5、问题:如下图所示,G1,G2,G3是74LS系列的OC门,输出管截止时的漏电流IOH=100μA,输出低电平VOL≤0.4V允许的最大负载电流ILM=8mA,G4,G5,G6为74LS系列与非门,其输入电流为IIL≤-0.4mA,IIH≤20μA。OC门的输出高、低电平应满足VOH≥3.2V,VOL≤0.4V。计算电路中上拉电阻RL的阻值最小值、最大值分别为选项:A、0.68kΩ,5kΩB、0.5kΩ,5kΩC、1kΩ,5kΩD、0.5kΩ,6kΩE、0.68kΩ,6kΩF、1kΩ,6kΩ正确答案:【0.68kΩ,5kΩ】6、问题:74LS系列逻辑门电路的允许电源电压范围是选项:A、5V±0.25VB、3.3V±0.3VC、10V±1VD、12V±1.2VE、15V±1.5VF、30V±3V正确答案:【5V±0.25V】7、问题:4000系列CMOS器件的电源电压范围为选项:A、3V~18VB、3V±0.3VC、5V±0.25VD、3V~30VE、1V~10VF、3V~5V正确答案:【3V~18V】8、问题:某同学在或非电路实验中,按照下图搭建电路,其中A,B,C为输入端,F为输出端。在实验过程中,F端输出为逻辑低电平,请问输入端A,B,C输入电平可能为以下哪种情况?选项:A、低电平,低电平,高电平B、低电平,低电平,低电平C、高电平,高电平,高电平D、高电平,低电平,高电平E、低电平,高电平,高电平F、高电平,高电平,低电平正确答案:【低电平,低电平,高电平#低电平,低电平,低电平】9、问题:某次电路实验中,一同学按如下电路图连接电路,完成实验。其中D0,D1端为输入端,S0与S1为输出端。在实验过程中,该同学将D0与D1端分别外接至低电平与高电平,请你帮他预测一下,S0与S1端输出电平分别为:选项:A、低电平,低电平B、低电平,高电平C、高电平,低电平D、高电平,高电平正确答案:【高电平,高电平】10、问题:某次电路实验中,一同学按如下电路图连接电路,完成实验。其中D0,D1端为输入端,S0与S1为输出端。在实验过程中,该同学观测到输出端S0,S1端输出电平分别为逻辑高电平,逻辑低电平。请问此刻电路输入端D0,D1电平可能分别为?选项:A、低电平,低电平B、低电平,高电平C、高电平,低电平D、高电平,高电平正确答案:【高电平,低电平】11、问题:TTL或非门组成的逻辑电路如图所示,当输入为以下哪种状态时会出现冒险现象?选项:A、A=0,B=1,C=1B、A=1,B=0,D=0C、A=0,B=1,D=1D、A=1,B=1,D=0正确答案:【A=1,B=0,D=0】12、问题:由与非门构成的一表决电路如图所示,其中A、B、C、D分别表示4个人,L=1表示决议通过,分析4个人中谁的权力最大选项:A、AB、BC、CD、DE、A、B、C、D4人权利一样大F、A、B、C、D4人按少数服从多数原则决定,均数时随机选择正确答案:【C】13、问题:组合逻辑电路中的冒险是由于以下哪种原因造成的?选项:A、电路中的时延B、电路未达到最简C、电路有多个输出D、逻辑门类型不同E、逻辑门坏了F、逻辑门电源接错了正确答案:【电路中的时延】14、问题:比较两位二进制数和,当时输出F=1,则F表达式是选项:A、B、C、D、E、F、正确答案:【】15、问题:一块通用面包板,公共条是三?四?三分段连通型,那么这块板上最多有()个插孔在内部是连通在一起的选项:A、20B、3C、4D、10E、15F、50正确答案:【20】16、问题:当信号从视频中的信号发生器的同步输出口正常输出,且设备上的TTL灯亮,则其波形峰峰值约为选项:A、5VB、15VC、10VD、3VE、1VF、10mV正确答案:【5V】17、问题:示波器操作时,应适当调整()让通道信号的波形显示横向扩展或压缩,保证屏幕上至少显示两个完整周期选项:A、水平时基B、水平位移C、垂直位移D、垂直档位E、触发电平F、触发信源正确答案:【水平时基】18、问题:对于通常使用的普通无衰减探头,示波器通道探头比设置必须保证为选项:A、1XB、100XC、10XD、5XE、2XF、0X正确答案:【1X】19、问题:示波器稳定实时显示被测周期信号波形,基本前提是指定的()信号与被测信号同源选项:A、触发信源B、探头校准C、存储波形D、判决电平E、噪声F、脉冲正确答案:【触发信源】20、问题:下面哪个逻辑关系运算是复合逻辑运算选项:A、与非运算B、与运算C、非运算D、或运算E、加运算F、模2运算正确答案:【与非运算】21、问题:下面哪种说法是正确的选项:A、在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少B、组合逻辑电路的设计不需要逻辑抽象C、在画卡诺图时,无关项只能当“0”处理D、在电路设计中,采用与门比与非门更有优势E、在电路化简时,只能使用卡诺图法正确答案:【在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少】22、问题:下面哪个逻辑关系运算是复合逻辑运算?选项:A、与非运算B、与运算C、非运算D、或运算E、加预算F、模2运算正确答案:【与非运算】23、问题:下面哪种说法是正确选项:A、在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少B、组合逻辑电路的设计不需要逻辑抽象C、在画卡诺图时,无关项只能当“0”处理D、在电路设计中,采用与门比与非门更有优势E、在电路化简时,只能使用卡诺图法正确答案:【在设计电路时,要尽可能的使用同一类型芯片,并且使用芯片的个数也要尽可能少】24、问题:讲解中提到的VHDL和Verilog这两中HDL语言先后与1987年和1995年成为()标准选项:A、IEEEB、EIC、SCID、IEE、NIF、802.11正确答案:【IEEE】25、问题:verilogHDL的基本结构中通常需要进行模块范围的定义,VerilogHDL的模块范围的定义的开始和结束方式是选项:A、module...endmoduleB、/*...*/C、{...}D、if...elseE、begin...endF、/.../正确答案:【module...endmodule】26、问题:verilog中经常使用()来表示一个常量,用以提高程序的可读性,且经常用于定义变量的宽度选项:A、parameterB、defineC、includeD、alwaysE、beginF、module正确答案:【parameter】27、问题:Verilog基本语法中通常表示不确定的逻辑状态和高阻态的符号是选项:A、x和zB、z和xC、z和ZD、x和XE、x和yF、y和Y正确答案:【x和z】28、问题:verilogHDL中对于变量的定义一般有wire和reg两种,在下列描述中若a为wire型,b为reg型,其余信号不确定,所有信号位宽都是一位的,下面的描述错误的是选项:A、assignb=aB、assigna=bC、assigna=bcD、assigna=b^c^dE、b=aF、b=ac正确答案:【assignb=a】29、问题:对于通过verilogHDL描述电路时有时会使用到case语句,对于case语句,如果在其中一个分支下面需要描述的语句多于一条,正确的处理方式是选项:A、使用begin...end方式进行区域限定操作B、使用小括号()进行区域限定操作C、使用中括号[]进行区域限定操作D、可以不用理会,正常的描述E、使用大括号{}进行区域限定操作F、使用符号对/**/进行区域限定操作正确答案:【使用begin...end方式进行区域限定操作】30、问题:在使用verilog描述一个二选一的数据选择器时,使用一条语句来进行描述assignout1=(selb)|(~sela),这条语句对应的是课程讲解中的选项:A、数据流描述方式B、行为描述方式C、过程描述方式D、结构描述方式E、层级描述方式F、寻迹描述方式正确答案:【数据流描述方式】31、问题:非阻塞赋值使用符号()来表示选项:A、=B、-C、=F、=正确答案:【=】32、问题:有如下一个描述电路的verilogHDL程序段always@(aorborcordortmp1ortmp2)begintmp1=ab;tmp2=c|d;y=tmp1|tmp2;end初始值a=0,b=1,c=0,d=0,tmp1=0,tmp2=0,y=0如果这个时候发生变化a=1,请推算变化稳定后的tmp和tmp2,y的值是选项:A、1,0,1B、0,0,0C、1,0,0D、1,1,0E、1,1,1F、0,1,0正确答案:【1,0,1】33、问题:现在定义了一个1位的加法器addbit(ci,a,b,co,sum),模块的结果用表达式表示为{co,sub}=a+b+ci,其中a,b为两个加数,ci为来自低位的进位,sum为和,co为向高位的进位,如果以此1位加法器构建四位加法器,同时定义顶层模块中的端口信号和中间变量的定义:output[3:0]result;//4位输出结果outputcarry;//进位输出input[3:0]r1,r2;//两个4位加数inputci;//来自低位的进位信号wire[3:0]r1,r2,result;//线型类型定义wireci,carry,c1,c2,c3;//线型类型定义和中间变量下面通过层次调用的方式进行逻辑实现中的表达式正确的是选项:A、addbitU0(ci,r1[0],r2[0],cl,result[0])B、addbit(r1,r2,ci,result,c1)C、addbit(r1[0],r2[0],ci,result[0],c1)D、addbitU0(ci,r1[0],r2[0],result[0],c1)E、addbitU0(r1[0],r2[0],ci,result[0],cl)F、addbit,U0(r1[0],r2[0],cl,result[0],ci)正确答案:【addbitU0(ci,r1[0],r2[0],cl,result[0])】34、问题:已知Nexys4开发板外部时钟信号频率为100MHz,数字钟用来产生秒信号的时钟信号频率为1Hz,若采用计数器对100MHz的外部时钟分频得到1Hz的秒信号,请问该计数器至少需要多少位选项:A、27B、10C、20D、25E、30F、15正确答案:【27】35、问题:数字钟的设计实验示例中,采用了分层次、分模块的设计方法,请问示例实现中共分为几层次选项:A、5B、1C、2D、3E、4F、6正确答案:【5】36、问题:数字频率计设计示例中的测频计数模块共有多少个状态选项:A、3B、1C、2D、4E、5F、6正确答案:【3】37、问题:6位7段数码管动态显示模块如图1,要求人眼看到所有数码管同时显示各自对应的数字,控制数码管位选信号的动态扫描时钟信号频率约为多少选项:A、1kHzB、1HzC、10HzD、100HzE、100kHzF、1MHz正确答案:【1kHz】38、问题:已知某verilog仿真测试文件时钟信号描述如下:parameterPERIOD=10;alwaysbeginCLK=1'b0;#(PERIOD/2)CLK=1'b1;#(PERIOD/2);end且该verilog文件顶部有如下代码:`timescale1us/1ns,则模拟仿真时钟周期是选项:A、10usB、10nsC、10psD、1nsE、1psF、1us正确答案:【10us】39、问题:一个5位二进制加法计数器,初始状态为00000,经过201个输入脉冲后,计数器的状态为选项:A、01001B、00111C、00101D、01000E、10101F、10001正确答案:【01001】40、问题:分析如图所示的计数器电路,说明这是几进制的计数器选项:A、10B、5C、6D、8E、12F、16正确答案:【10】41、问题:图示电路是可变进制计数器。试分析当控制变量A为0和1时,电路分别为进制计数器选项:A、10、12B、9、11C、9、12D、10、11E、8、10F、8、12正确答案:【10、12】42、问题:已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3Q2Q1Q0)为选项:A、“0000”B、“1100”C、“1011”D、“1101”E、“0001”F、“1000”正确答案:【“0000”】43、问题:请使用CC40161及其它必要的逻辑门电路,设计并实现一个占空比为50%的10分频电路,请问以下哪个电路能够完成设计要求?选项:A、B、C、D、E、F、正确答案:【】44、问题:采用如下图所示电路开展实验时,为了观测分频电路输出端Q0~Q4端电路波形,由于示波器同时只能观测两个输入端波形,为能够正确观测并绘制计数器输出波形,示波器应设置为何种耦合方式,以及以哪一端信号作为对比波形?选项:A、交流耦合,Q0B、交流耦合,Q1C、交流耦合,Q3D、直流耦合,Q0E、直流耦合,Q1F、直流耦合,Q3正确答案:【直流耦合,Q3】45、问题:采用如下电路开展实验时,输出端按照Q3,Q2,Q1,Q0输出顺序,在状态为逻辑电平1100时,下一个出现的逻辑电平状态为?选项:A、0000B、0001C、0011D、1100E、1101F、1111正确答案:【0011】46、问题:采用如下电路开展实验时,输出端按照Q3,Q2,Q1,Q0输出顺序,在状态为逻辑电平1100时,下一个出现的逻辑电平状态为选项:A、0011B、0000C、0001D、1100E、1101F、1111正确答案:【0011】47、问题:示波器的自校准信号为。选项:A、正方波B、正弦波C、三角波D、正负方波正确答案:【正方波】48、问题:在数字电路实验中,通常信号发生器输出采用。选项:A、同步输出B、外部输入C、单次脉冲D、函数输出正确答案:【同步输出】49、问题:电路如图所示。输入D3D2D1D0依次为,则电路构成模9计数器。选项:A、0111B、0101C、1001D、1010E、0000F、1111正确答案:【0111】50、问题:分析下图所示电路,判断启动信号过后,电路输出Q3Q2Q1Q0的有效循环状态数为。选项:A、4B、2C、3D、5正确答案:【4】51、问题:下列各种门电路中哪些不可以将输出端并联使用(输入端的状态不一定相同)选项:A、具有推拉式输出级的TTL电路B、普通的CMOS门C、TTL电路的OC门D、TTL电路的三态输出门E、漏极开路输出的CMOS门F、CMOS电路的三态输出门正确答案:【具有推拉式输出级的TTL电路#普通的CMOS门】52、问题:三态门输出高阻状态时,下列说法正确的是选项:A、相当于悬空B、对下级电路无任何影响C、用电压表测量指针不动D、电压不高不低E、测量电阻指针不动正确答案:【相当于悬空#对下级电路无任何影响】53、问题:CMOS数字集成电路与TTL数字集成电路相比的优点是选项:A、低静态功耗B、高抗干扰能力C、电源电压范围宽D、扇出能力强E、高速度F、功耗与工作频率无关正确答案:【低静态功耗#高抗干扰能力#电源电压范围宽#扇出能力强】54、问题:在某次电路试验中,一同学按照如下电路图搭建电路完成实验,其中A,B,C为输入端,F为输出端,各门电路引脚如图所示。实验过程中,他将B输入端外接到地,A,C输入未知,请你帮他判断一下,以下A、C、F端输入输出电平组合合理的是?选项:A、高电平,高电平,高电平B、高电平,低电平,低电平C、低电平,低电平,高电平D、高电平,高电平,低电平E、低电平,高电平,高电平F、高电平,低电平,高电平正确答案:【高电平,高电平,高电平#高电平,低电平,低电平】55、问题:在全加器实验中,某同学按照如下电路图搭建电路,完成实验。其中A,B,C为输入端,Sum以及Co为输出端。在实验过程中,该同学将C输入端外接至正电源,请你帮他判断一下,以下关于A、B、Sum以及Co端输入输出电压情况的描述合理的有哪些?选项:A、低电平,高电平,低电平,高电平B、高电平,高电平,高电平,高电平C、高电平,低电平,低电平,高电平D、低电平,低电平,高电平,高电平E、高电平,低电平,高电平,低电平F、低电平,低电平,低电平,低电平正确答案:【低电平,高电平,低电平,高电平#高电平,高电平,高电平,高电平#高电平,低电平,低电平,高电平】56、问题:某次电路实验中,一同学按如下电路图连接电路,完成实验。其中D0,D1端为输入端,S0与S1为输出端。在实验过程中,该同学将D0与D1端均外接至正电源,在输出端观测到S0与S1的输出电平均为逻辑高电平。请问输出结果是否正确,若不正确,可能的故障原因是?选项:A、输出正确B、输出错误,Wire1断路C、输出错误,Wire2断路D、输出错误,Wire3断路E、输出错误,Wire4断路F、输出错误,Wire5断路G、输出错误,Wire6断路正确答案:【输出错误,Wire1断路#输出错误,Wire4断路】57、问题:在实验过程中,一同学按照如下电路图搭建电路完成实验。其中A,B端为输入端,L1、L2以及L3为输出端。若该同学在L3端测得输出电平为逻辑高电平。请你帮他判断一下,此时A,B端的输入电平可能分别为什么?选项:A、低电平,低电平B、低电平,高电平C、高电平,低电平D、高电平,高电平正确答案:【低电平,低电平#高电平,高电平】58、问题:属于示波器边沿触发设定项目的是选项:A、触发信源B、触发电平C、触发边沿D、通道耦合E、探头比F、水平时基正确答案:【触发信源#触发电平#触发边沿】59、问题:下面说法正确的是选项:A、本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面B、面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件C、实验室用稳压电源主路状态指示灯变红色说明当前处于正常稳压输出状态D、改变稳压电源工作模式之前,应将实验电路和稳压电源输出端对应连线接好E、将信号发生器的输出线夹到面包板上电路时,应直接夹到对应元器件引脚上F、示波器屏幕显示一般是用YT模式坐标系,而切换成XY模式后,横轴坐标是时间正确答案:【本课程中常说的“地”是指各部分连在一起形成的统一的0电位参考平面#面包板上电路走线应尽量贴板,横平竖直,直角绕开大器件】60、问题:下面哪些逻辑关系运算是最基本的逻辑运算选项:A、与运算B、或运算C、非运算D、与非运算E、或非运算F、异或运算G、同或运算正确答案:【与运算#或运算#非运算】61、问题:下面哪些工具可以用于描述组合逻辑电路的逻辑功能选项:A、真值表B、逻辑函数表达式C、逻辑电路图D、波形图E、卡诺图F、HDL正确答案:【真值表#逻辑函数表达式#逻辑电路图#波形图#卡诺图#HDL】62、问题:下面哪种说法是正确的选项:A、组合逻辑电路的输出只取决于当前时刻的输入B、组合逻辑电路不能使用记忆电路器件C、组合逻辑电路的输出不仅取决于当前时刻的输入,而且与之前时刻的输入也有关D、组合逻辑电路一定比时序逻辑电路简单正确答案:【组合逻辑电路的输出只取决于当前时刻的输入#组合逻辑电路不能使用记忆电路器件】63、问题:在组合逻辑电路的设计中,下面哪些verilogHDL语句形式是可行的选项:A、条件语句:if…;else…;B、条件语句:if…;elseif…;elseif…;else…;C、多路分支语句:case(…)…;…;…;default:…;endcaseD、循环语句结构:for(…;…;…)statement;E、条件语句:if…;正确答案:【条件语句:if…;else…;#条件语句:if…;elseif…;elseif…;else…;#多路分支语句:case(…)…;…;…;default:…;endcase#循环语句结构:for(…;…;…)statement;】64、问题:verilog语法中,间隔符号主要包括选项:A、空格符B、TAB键C、换行符D、换页符E、注释符F、下划线正确答案:【空格符#TAB键#换行符#换页符】65、问题:在verilogHDL的数字表达方式用,和十进制数127表示的数字相同的表达方式有选项:A、8'd127B、8'b1111111C、8'h7fD、8'b11_11_11_11E、8'd1111111F、8'h1111111正确答案:【8'd127#8'b1111111#8'h7f】66、问题:通过verilogHDL描述电路的方式有选项:A、行为描述方式B、数据流描述方式C、结构描述方式D、自上而下描述方式E、分步描述方式F、嵌套描述方式正确答案:【行为描述方式#数据流描述方式#结构描述方式】67、问题:verilogHDL中已经预先定义了的门级原型的符号有选项:A、nandB、notC、norD、xorE、orF、nxor正确答案:【nand#not#nor#xor#or】68、问题:在课程内容中,讲解过的正确的层次调用方法有选项:A、位置对应调用方式B、端口名对应调用方式C、输入输出方向对应调用方式D、位宽对应调用方式E、字符名对应调用方式F、变量名对应调用方式正确答案:【位置对应调用方式#端口名对应调用方式】69、问题:在ISEFPGA开发流程中进行实现(Implement)之前应该完成以下哪些步骤选项:A、设计输入B、功能仿真C、添加约束D、逻辑综合E、生成可编辑文件F、下载编程正确答案:【设计输入#功能仿真#添加约束#逻辑综合】70、问题:可以通过新增以下哪些类型文件添加ChipScope调试IP核选项:A、IPB、ChipScopeDefintionandConnectionFilesC、VerilogModuleD、VerilogTestFixtureE、VHDLPackageF、VHDLLibrary正确答案:【IP#ChipScopeDefintionandConnectionFiles】71、问题:对于TTL与非门闲置输入端的处理,可以选项:A、接电源B、通过电阻3kΩ接电源C、与有用输入端并联D、接地
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 乌木开采合作合同标准文本
- 保安保洁合同标准文本
- 供销煤炭合同样本
- 个体运输合同标准文本
- 五金床架订购合同标准文本
- 代书委托合同样本
- 临建建造合同样本
- 代理收债合同标准文本
- 中介和卖家合同样本
- 银行绩效提升策略的春招试题及答案
- 济南英语介绍
- XBD型消防稳压泵性能参数表
- 《专四语法重点题》课件
- 11《军神》第二课时 一等奖创新教学设计
- 版式设计网格课件
- 新能源汽车驱动电机系统检测与维修中职PPT完整全套教学课件
- 《家畜生态学》课程教学大纲
- 屋面及防水工程施工(第二版)PPT完整全套教学课件
- 潘谢矿区西淝河、泥河、济河、港河水体下安全开采可行性论证报告
- 2023版押品考试题库必考点含答案
- 教师专业技能训练知到章节答案智慧树2023年湖北第二师范学院
评论
0/150
提交评论