其他参考kea128数据手册中文译本_第1页
其他参考kea128数据手册中文译本_第2页
其他参考kea128数据手册中文译本_第3页
其他参考kea128数据手册中文译本_第4页
其他参考kea128数据手册中文译本_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

目第1章订目第1章订 1.1确定有效的可订购的产 第2章产品型号识 第3章产品等 ESD处理等 第4章产品通用知识 DC特 EMC性 FTM模块时 4.3.1能量特 第5章外围工作需求和行 SWD电 I NVM说 5.4模 ADC特 SPI开关说 第6章封 6.1封装大 第7章引脚分 7.1信号复用和引脚分 8 KEA128子系列数据KEA128子系列数据S9KEAZ64ACLH(R)和电压范围—2.75.5V;Flash写电压范围—2.75.5V;温度范围(环境)—(Oscillator,OSC供37.5kHz的预修改内部参考电压。module,PMCdetectionVDachogGCRC—串行线调试接口(Serialwiredebug,SWDBANDengine,BME71个通用输入输出口(general-purposeinput/output,GPIO32位键盘中断模块(keyboardinterruptmodules,KBI;外部中断(Externalinterrupt,IRQ。6FlexTimer/PWMFTM)2FlexTimer/PWMFTM)2通SPI模块(串行外设接口模块;两模块;一模第11.1第11.1确定有效的可订购的产1第22.1描2.2 KEAA N2.3字第22.1描2.2 KEAA N2.3字表2-1KinetisEA系列芯片命令字段说2.4例2QS=汽车级;P=工程测试BKinetisAZ=M0+CCAN总线可N=CAN不可用;(Blank)=CAN可程序Flash内存64=64KB;128=128MF0=第一版本;F1=第一版本之后的修订TLH=64LQFP(10mmx10mm);LK=80LQFP(14mmxCPU最高4=48N第33.1表3-11、根据JEDEC标准JESD22-A103,越耐高温,寿命越长3.2表3-2/第33.1表3-11、根据JEDEC标准JESD22-A103,越耐高温,寿命越长3.2表3-2/3.3ESD表3-3ESD处理等3、由JEDEC标准JESD78D确定IC闭锁测试。测试流程如下3信号名描最最单备-V1-V2-3信号名描最最单备潮湿敏感等—3—1-1—2电流限制(正向电流通过时VDD崩溃test电流限制(正向电流通过时VDD崩溃test3.4电压和电流的操作等表3-电压和电流的操作等①VDD的最大等级也适用4信号名描最最单数字供电电-VVDD下的最大电—输入电压,除了开漏极引-VDD+V开漏极引脚的输入电-6V-模拟供电电VDD–VDD+V第44.1表4-1DC②PTB4,PTB5,PTD0PTD1PTE0,PTE1PTH0和PTH15典型———V5V,Iload=–5VDD–——VVDD–——V5V,Iload=–20VDD–——V3V,Iload=–10VDD–——V5—第44.1表4-1DC②PTB4,PTB5,PTD0PTD1PTE0,PTE1PTH0和PTH15典型———V5V,Iload=–5VDD–——VVDD–——V5V,Iload=–20VDD–——V3V,Iload=–10VDD–——V5——3——5V,Iload=5——V3V,Iload=2.5——V5V,Iload=20——V3V,Iload=10——V5——3——4.5≤VDD<5.50.65——V2.7≤VDD<4.50.70——4.5≤VDD<5.5——0.35V2.7≤VDD<4.5——0.30—0.06——抗输入模式的引脚—1VINVDD—2——表4-2LVD和POR②所有的功能性非电源引脚,除了PTA2和PTA3,在内部与VSS和VDD钳位。PTA2和PTA3是真I/O引脚,内部与VSS将分流,高于最大注入电流。如在没有系统时钟,或时钟速率很低(这会降低整体功耗⑤最大值是POR6PORre-arm电压V⑥V等级1下降沿(LVWV表4-2LVD和POR②所有的功能性非电源引脚,除了PTA2和PTA3,在内部与VSS和VDD钳位。PTA2和PTA3是真I/O引脚,内部与VSS将分流,高于最大注入电流。如在没有系统时钟,或时钟速率很低(这会降低整体功耗⑤最大值是POR6PORre-arm电压V⑥V等级1下降沿(LVWVV等级2下降沿(LVWVV等级3下降沿(LVWVV等级4下降沿(LVWVV——下降沿低电压检测阈值—低的范V等级1下降沿(LVWVV等级2下降沿(LVWVV等级3下降沿(LVWVV等级4下降沿(LVWVV低范围的低电压检测延——除了PTA2和PTA2和——-—2-————7RAM保持———V图4-1典型VDD-VOHVsIOH(标准驱动能力)(VDD5典型VDD图4-1典型VDD-VOHVsIOH(标准驱动能力)(VDD5典型VDD-VOHVsIOH(标准驱动能力)(VDD3图4-典型VDD-VOHVsIOH(高驱动能力)(VDD5图4-①在VDD=5.0V,温度=125°C调整电7低范围的低电压警告延——缓冲带隙输出V典型VDD-VOHVsIOH典型VDD-VOHVsIOH(高驱动能力)(VDD3图4-典型VOLVsIOL(标准驱动能力)(VDD5图4-典型VOLVsIOL(标准驱动能力)(VDD3图4-8典型VOLVsIOL(高驱动能力)(VDD5图4-典型VOLVsIOL(高驱动能力)(VDD3图4-4.1.2表4-39内核总线48/24典型VOLVsIOL(高驱动能力)(VDD5图4-典型VOLVsIOL(高驱动能力)(VDD3图4-4.1.2表4-39内核总线48/245_-40to12524/248_12/125_1/1_48/243_24/24_12/12_1/1_48/245_-40to12524/24_12/12_1/1_48/243_4.1.3EMC24/24_12/12_1/1_48/245_-40to12524/2412/126_1/14_48/243_24/2412/12_1/1_48/245_-40to12524/2412/12_1/1_48/243_24/2412/12_1/1_4.1.3EMC24/24_12/12_1/1_48/245_-40to12524/2412/126_1/14_48/243_24/2412/12_1/1_48/245_-40to12524/2412/12_1/1_48/243_24/2412/12_1/1_48/245_-40to12524/2412/12_1/1_48/243_24/2412/12_1/1__52-40to125_3-40to125__5_-40to1253_ACMP__5_-40to1253_LVD__5_-40to1253_系统设计者必须查阅以下Freescale应用注意事项,访问AN2321:用于板AN1050:用于带有HCMOS微控制器的4.2表4-控制时图4-91_2_34系统设计者必须查阅以下Freescale应用注意事项,访问AN2321:用于板AN1050:用于带有HCMOS微控制器的4.2表4-控制时图4-91_2_341.5__534×__6IRQ__1.5×__7__1.5×__8__________表4-5FTM输入时图4-11图4-12功符最最单0表4-5FTM输入时图4-11图4-12功符最最单04————4.34.3.1本节提供了一些有关操作温度范围、能量消耗和包能量阻力。I/O所控制的。为了计算PI/OVSSVDDI/O引脚表4-6平均芯片结温(TJ)可从以下公式得4.34.3.1本节提供了一些有关操作温度范围、能量消耗和包能量阻力。I/O所控制的。为了计算PI/OVSSVDDI/O引脚表4-6平均芯片结温(TJ)可从以下公式得到(°C:TJ=TA+(PD×θJA,其中瓦—芯片内部电源;PI/O输入和输出引脚的功耗-用户决定。K(TJ+273°C知的TA值,通过解上述迭代方程获得PD和TJ单层4层单层4层__-53第55.1表5-1SWD电压范图5-1图5-25.2外部振荡器(OSC)和ICS特表5-2OSC和ICS规格(温度范围=-40至编特信最典最单第55.1表5-1SWD电压范图5-1图5-25.2外部振荡器(OSC)和ICS特表5-2OSC和ICS规格(温度范围=-40至编特信最典最单VSWD_CLK操作频率,串行线0SWD_CLK—SWD_CLK时钟脉冲宽度,串—SWD_CLK—3SWD_DIO输入数据设置时间使SWD_CLK—SWD_DIO输入数据使SWD_CLK上升后保持3—SWD_CLK高于SWD_DIO数据有—SWD_CLK高于SWD_DIO5—1低范围(RANGE=高范围(RANGE=4—2C1,See3——————1——1—4—0———5—0—4—0—8—0—16—0—6kHz—————3———7——8—91低范围(RANGE=高范围(RANGE=4—2C1,See3——————1——1—4—0———5—0—4—0—8—0—16—0—6kHz—————3———7——8—9———-—%VDD=5V调-—%Δ-—%FLL采集——2DCO输出时钟的长时间抖动(平均超过毫秒的间隔—图5-3典型的晶体或谐振器5.3NVM说fNVMOP和标准的fNVMBUS加时④特标最小值标准值最大值单位-V-VNVM总线1-NVM操作1--擦除并验证Flash-图5-3典型的晶体或谐振器5.3NVM说fNVMOP和标准的fNVMBUS加时④特标最小值标准值最大值单位-V-VNVM总线1-NVM操作1--擦除并验证Flash--擦除并验证Flash----程序内存(2个字程序内存(4个字擦除Flash擦除Flash-----40℃-125℃下编程/擦除--5.4模表5-5V12位ADC操作除另有说明外,标准值假设VDDA5.0V,Temp25°C,fADCK=1.0MHz①--V--V--0--V---5.4模表5-5V12位ADC操作除另有说明外,标准值假设VDDA5.0V,Temp25°C,fADCK=1.0MHz①--V--V--0--V----35fADCK<4----25fADCK<4----5(所有有效--高速--低功耗-图5-4ADC输入阻抗相等关系表5-512位ADC特性(VREFHVDDA,VREFL除另有说明外,标准值假设VDDA5.0V,Temp25°C,fADCK=1.0MHz①ADLPC=ADLSMP=ADCO=--ADLPC图5-4ADC输入阻抗相等关系表5-512位ADC特性(VREFHVDDA,VREFL除另有说明外,标准值假设VDDA5.0V,Temp25°C,fADCK=1.0MHz①ADLPC=ADLSMP=ADCO=--ADLPC=ADLSMP=ADCO=--ADLPC=ADLSMP=ADCO=--ADLPC=ADLSMP=ADCO=--1ADC异步时高速(ADLPC25=2短采样(ADLSMP--长采样(ADLSMP--短采样(ADLSMP--长采样(ADLSMP--5.4.2表5-比较器电气1LSB=(VREFH-②VADIN=③VADIN=④IIn=漏电流(DC特性来说⑤-V工作电流(操作模式-VSS--V--模拟比较器迟滞-模拟比较器迟滞-工作电流(关闭模式---1①------------5.4.2表5-比较器电气1LSB=(VREFH-②VADIN=③VADIN=④IIn=漏电流(DC特性来说⑤-V工作电流(操作模式-VSS--V--模拟比较器迟滞-模拟比较器迟滞-工作电流(关闭模式---1①--------------------------------IInxm----25--V5.5串行外设接口(SPI)提供了带有主从操作模式的同步串行总线。许多转移参数SPI25pF负荷。所有时序假设转换速率控制被禁用,表5-SPI主机模式时图5-5SPI主机模式时序序标描最小5.5串行外设接口(SPI)提供了带有主从操作模式的同步串行总线。许多转移参数SPI25pF负荷。所有时序假设转换速率控制被禁用,表5-SPI主机模式时图5-5SPI主机模式时序序标描最小最大单备1fBus是总线2SPSCK周2x2048xtBus=3--4--5tBus–1024x-6数据准备时间(输入8--7数据持续时间(输入8--8数据有效(SPSCK边沿后--9数据保持时间(输出---tBus–---下降时间输图5-SPI主机模式时序表5-SPI从机模式时序标描最小最大单备10fBus是总线2SPSCK周4x-tBus=31--41--5--6数据准备时间(输入--7数据持续时间(输入--图5-SPI主机模式时序表5-SPI从机模式时序标描最小最大单备10fBus是总线2SPSCK周4

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论