电路与电子技术简明教程时序逻辑电路_第1页
电路与电子技术简明教程时序逻辑电路_第2页
电路与电子技术简明教程时序逻辑电路_第3页
电路与电子技术简明教程时序逻辑电路_第4页
电路与电子技术简明教程时序逻辑电路_第5页
已阅读5页,还剩33页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路与电子技术简明教程-时序逻辑电路9.1触发器9.1触发器第九章时序逻辑电路时序电路由组合电路和记忆存储电路组成,其组成框图如图9-1所示,框图中的记忆存储电路主要由触发器构成9.1触发器第九章时序逻辑电路两个与非门输入和输出端交叉相连,即构成如图〔a〕所示的根本RS触发器。根据电路图可知,基本RS触发器的一对互补输出的表达式为根本RS触发器9.1.11.电路组成和任务原理9.1触发器第九章时序逻辑电路首先引入两个概念:“现态〞和“次态〞。“现态〞指接纳信号前触发器的形状,通常用来表示;“次态〞指接纳信号后触发器的形状,通常用来表示。1〕形状真值表2〕特征方程3〕形状转移图4〕波形图根本RS触发器9.1.12.逻辑功能描画9.1触发器第九章时序逻辑电路常要求触发器在某一指定时辰输出随着输入信号的变化而变化,这一指定时辰可由外加时钟脉冲CP〔ClockPulse〕来控制。数字系统中采用的触发器,通常添加了时钟脉冲CP。接下来引见由时钟脉冲CP控制的RS触发器〔简称同步RS触发器〕和D触发器〔简称同步D触发器〕。其电路构成如图〔a〕所示。同步触发器9.1.21.同步RS触发器9.1触发器第九章时序逻辑电路假设把同步RS触发器的输入端D接一个非门到输入端R,就构成了同步D触发器,其电路构成如图〔a〕所示同步触发器9.1.22.同步D触发器9.1触发器第九章时序逻辑电路对于由时钟脉冲CP控制的同步触发器,当CP=1时,其输出会随着输入的改动而改动,而当CP=0时,其输出形状坚持不变,这种触发方式称为电平触发。有些电路在CP=0时,其输出随着输入的改动而改动,也属于电平触发。图9‐9描画了同步D触发器的空翻景象。同步触发器的空翻景象9.1.39.1触发器第九章时序逻辑电路其逻辑符号如下图。边沿触发器9.1.41.边沿D触发器对D触发器来说,假设CP端有动态符号“∧〞,那么该D触发器为边沿触发器。对图所示的两种边沿D触发器来说,假设CP端加了符号“。〞,那么该D触发器为下降沿有效。边沿D触发器的特征方程和同步D触发器的特征方程一样,都是9.1触发器第九章时序逻辑电路其逻辑符号如下图边沿触发器9.1.42.边沿JK触发器9.1触发器第九章时序逻辑电路触发器逻辑功能的转换9.1.51.将边沿JK触发器转换为边沿D触发器边沿JK触发器的特征方程为边沿D触发器为假设令JK触发器的输入K=J,那么JK触发器的特征方程就转换为令J=D,那么JK触发器就实现了D触发器的功能。为D触发器由上升沿有效的边沿JK触发器转换为D触发器的原理图如下图9.1触发器第九章时序逻辑电路触发器逻辑功能的转换9.1.52.将边沿JK触发器转换为T触发器T触发器的逻辑功能可以描画为:在时钟脉冲CP有效边沿的作用下,当T=0时,功能为“坚持〞;当T=1时,功能为“翻转〞。假设令边沿JK触发器的输入J=K=T,那么其特征方程就转换为第九章时序逻辑电路9.2计数器9.2计数器第九章时序逻辑电路集成计数器741619.2.11.逻辑符号和引脚图4位集成加法计数器74161是16进制计数器,其计数范围为0000~1111。74161的逻辑符号和引脚图如下图。9.2计数器第九章时序逻辑电路集成计数器741619.2.12.功能引见C1:时钟脉冲,上升沿触发。D3D2D1D0:预置数端,也可以称为并行数据输入端。:异步清零端,低电平有效。只需=0,那么Q3Q2Q1Q0=0000,即无条件清零。LD:同步置数端,低电平有效。要实现同步置数CTT和CTP:计数器任务形状控制端。正常计数时,CTT=CTP=1。CO:进位输出端。当计数形状为1111时,CO输出一个高电平信号,该信号继续一个时钟周期。9.2计数器第九章时序逻辑电路集成计数器741609.2.274160也是四位集成加法计数器,其逻辑符号和引脚图与74161一样,如图9‐20所示。74160为十进制计数器,4位输出为8421码的方式,即计数范围为0000~1001。当计数形状为1001时,CO输出一个高电平信号,该信号继续一个时钟周期。跟74161一样,74160也是异步清零和同步置数。其形状转移图如下图。9.2计数器第九章时序逻辑电路构成N进制计数器9.2.31.级联法所谓级联法,即经过把两个及以上的计数器串接,以实现模数的相乘。2.清零法以74161为例。由于74161异步清零端CR的存在,故74161可以实现小于16的恣意进制计数器。3畅置数法同样以74161为例。由于74161同步置数端LD的存在,74161同样可以实现小于16的恣意进制计数器9.2计数器第九章时序逻辑电路构成N进制计数器9.2.34.实现恣意进制计数器计数器在实践运用时,单纯采用上述三种方法中的某一种难以实现,通常采用级联法后再利用清零法或置数法来改动其进制。第九章时序逻辑电路9.3寄存器9.3存放器第九章时序逻辑电路数码存放器9.3.1数码存放器具有存放数码和去除原有数码的功能,同时只能并行输入数据,需求时也只能并行输出。第九章时序逻辑电路移位存放器9.3.2移位存放器不仅能存放数码,而且具有移位的功能。移位存放器可分为单向移位存放器和双向移位存放器,其中单向移位存放器又分为左移存放器和右移存放器。图所示电路是由上升沿有效的边沿D触发器构成的四位右移移位存放器。9.3存放器第九章时序逻辑电路集成多功能移位存放器741949.3.39.3存放器1.逻辑符号和管脚图74194是双向移位多功能存放器,其逻辑符号和引脚图如下图。第九章时序逻辑电路集成多功能移位存放器741949.3.39.3存放器2.典型运用1〕顺序脉冲发生器74194能实现顺序脉冲发生器,又称为环形计数器。第九章时序逻辑电路集成多功能移位存放器741949.3.39.3存放器2.典型运用2〕扭环形计数器图〔a〕为74194实现扭环形计数器的原理图,图〔b〕所示为其对应的输出波形,由图可知,该扭环形计数器的模数为8。第九章时序逻辑电路9.4555定时器和单稳态触发器第九章时序逻辑电路555定时器9.4.19.4555定时器和单稳态触发器1.电路构造555定时器电路可分为双极型和CMOS型两类。双极型产品型号最后三位数码都是“555〞,CMOS产品型号最后四位数码都是“7555〞。虽然命名不同,但它们的引脚排布和功能是一样的。所示为其对应的输出波形,由图可知,该扭环形计数器的模数为8。第九章时序逻辑电路555定时器9.4.19.4555定时器和单稳态触发器2.功能描画当CON没有外接电压时,3个电阻对电源电压进展分压,每个电阻上的压降为。换句话说,比较器C1的同相输入端〔即CON端〕电压为,比较器C2的反相输入端电压为第九章时序逻辑电路单稳态触发器9.4.29.4555定时器和单稳态触发器1.单稳态触发器的特点触发器可分为双稳态触发器和单稳态触发器。在触发条件满足时,从一个稳态转变到另一个稳态,即“0〞和“1〞都是稳态。单稳态触发器只需一个稳态,另一个形状为暂态,在触发条件满足时,从稳态转变到暂态,经过一段时间后有自行恢复到稳态。第九章时序逻辑电路单稳态触发器9.4.29.4555定时器和单稳态触发器2.由555定时器构成的单稳态触发器图所示是由555定时器构成的单稳态触发器。图中,R和C是外接元件,触发脉冲由触发输入端2脚送入。第九章时序逻辑电路单稳态触发器9.4.29.4555定时器和单稳态触发器2.单稳态触发器的运用1〕脉冲整形实践运用时,输入脉冲的波形往往是不规那么的。由于单稳态触发器的输出只需“0〞和“1〞两种形状,合理的调理RC的值,就可以把不规那么的输入信号整构成幅度和宽度一定的矩形波。2〕定时或延时输出uo的脉宽tw仅仅取决于R和C,经过改动R和C的值,可以进展定时或延时控制。第九章时序逻辑电路9.5存储器第九章时序逻辑电路随机存储器〔RAM〕9.5.19.5存储器RAM存储单元的内容可按需随意取出或存入,且存取的速度与存储单元的位置无关。这种存储器在断电时将丧失其存储内容,故主要用于存储短时间内运用的程序。按存储信息的不同,RAM又分为静态RAM〔StaticRAM,SRAM〕和动态RAM〔DynamicRAM,DRAM〕。静态RAM的存储单元由静态MOS电路或双极型电路组成。MOS型RAM存储容量大、功耗低;双极型RAM的存取速度快。第九章时序逻辑电路只读存储器〔ROM〕9.5.29.5存储器ROM是一种只能读出事先所存数据的固态半导体存储器。其特性是一旦储存资料就无法再将之改动或删除,资料也不会由于电源封锁而消逝。ROM所存数据,普通是装入计算机前事先写好的,计算机任务过程中只能读出,而不像随机存储器那样能快速地、方便地加以改写。第九章时序逻辑电路9.6可编程逻辑器件第九章时序逻辑电路CPLD器件9.6.19.6可编程逻辑器件CPLD是从PAL和GAL器件开展出来的器件,相对而言规模大,构造复杂,属于大规模集成电路范围。它具有编程灵敏、集成度高、设计开发周期短、适用范围宽、开发工具先进、设计制造本钱低、对设计者的硬件阅历要求低、规范产品无须测试、严密性强、价钱群众化等特点第九章时序逻辑电路FPGA器件9.6.29.6可编程逻辑器件FPGA是在PAL、GAL、CPLD等可编程器件的根底上进一步开展的产物。它是作为公用集成电路〔ASIC〕领域中的一种半定制电路而出现的,既处理了定制电路的缺乏,又抑制了原有可编程器件门电路数有限的缺陷。FPGA采用高速CMOS工艺,功耗低,可以与CMOS、TTL电平兼容,内部有丰富的触发器和I/O引脚,况且FPGA是ASIC电路中设计周期短、开发费用低、风险小的器件。可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最正确选择之一。第九章时序逻辑电路CPLD和FPGA的性能差别9.6.29.6可编程逻辑器件〔1〕CPLD更适宜完成各种算法和组合逻辑,FPGA更适宜于完成时序逻辑。富的构造。〔2〕CPLD采用延续式布线构造,消除了分段式连线的延时不固定、不可测的缺陷,但布通率下降,在逻辑复杂时,不能充分利用片内资源。〔3〕CPLD的速度比FPGA快,并且具有较大的时间可预测性。〔4〕在编程上FPGA比CPLD具有更大的灵敏性第九章时序逻辑电路CPLD

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论