东南大学信息工程数字电路与系统(实验6)_第1页
东南大学信息工程数字电路与系统(实验6)_第2页
东南大学信息工程数字电路与系统(实验6)_第3页
东南大学信息工程数字电路与系统(实验6)_第4页
东南大学信息工程数字电路与系统(实验6)_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路与系统(实验六)实验任务:序列发生器:用74161计数器和数据选择器设计一个具有自启动功能的0101110的序列信号发生器,要求:1)写出设计过程,画出电路逻辑图2)搭接电路,并验证试验结果3)加入连续的时钟脉冲,观察并记录时钟脉冲CLK、输出端的波形实验1:一、实验原理图:(1)设:QZ为数据选择器输出端QQQZ0000001101000111100110111100其中,利用74161的同步送数端使得Q即模值为7从而多余的状态111也可以利用同步送数端回到主循环故具有自启动功能(2)卡诺图:由状态转移真值表,Q0001111000110111X(1)0又因为74153只有两个控制端口,降维Q010Q0111(3)实验原理图:二、实验目的:用74161计数器和数据选择器设计一个具有自启动功能的0101110的序列信号发生器,要求:1)写出设计过程,画出电路逻辑图2)搭接电路,并验证试验结果3)加入连续的时钟脉冲,观察并记录时钟脉冲CLK、输出端的波形三、实验器材:实验材料:面包板、发光二极管、1kΩ电阻、74161、74153、7400和导线实验仪器: PocketLab四、实验步骤:按上图所示原理图在面包板上连接好实物;连接PocketLab,观察逻辑分析仪波形及LED灯亮灭,验证实验。五、实验验

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论