计算机组成与结构试题库(更新)_第1页
计算机组成与结构试题库(更新)_第2页
计算机组成与结构试题库(更新)_第3页
计算机组成与结构试题库(更新)_第4页
计算机组成与结构试题库(更新)_第5页
已阅读5页,还剩41页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成与系统结构》试题库一、选择题1.若十进制数据为137.625,则其二进制数为()。A.10001001.11B.10001001.101C.10001011.101D.1011111.101【分析】十进制数转化为二进制数时,整数部分和小数部分要用不同的方法来处理。整数部分的转化采用除基取余法:将整数除以2,所得余数即为2进制数的个位上数码,再将商除以2,余数为八进制十位上的数码……如此反复进行,直到商是0为止;对于小数的转化,采用乘基取整法:将小数乘以2,所得积的整数部分即为二进制数十分位上的数码,再将此积的小数部分乘以2,所得积的整数部分为二进制数百分位上的数码,如此反复……直到积是0为止。此题经转换后得八进制数为10001001.101。【答案】B如果[X]补=11110011,则[-X]补是()。A.11110011 B.01110011 C.00001100 D.00001101【分析】不论X是正数还是负数,由[X]补求[-X]补的方法是对[X]补求补,即连同符号位一起按位取反,末位加1。本题[-X]补就是00001101。【答案】D—个n+1位整数移码的数值范围是()-2n+1<2N-1B.—2n+1Wx<2n-1C.-2nWxW2n-1 D.—2n+1WxW2n—1【分析】字长为n+1位,符号位为1位,则数值位为n位。当表示负数时,符号位为0,数值位全0为负数且值最小,为-2n;当表示正数时,符号位为1,数值位全为1时值最大,为2n-1【答案】C快速进位加法器的进位生成信号g和进位传播信号p,其中g和p定义为:gi=xiyi,p二xi+yi。第i位加法器产生的进位是()。xi+yiB. C. D.xiyici【分析】在设计多位的加法器时,为了加快运算速度而采用了快速进位电路即对加法器的每一位都生成两个信号:进位生成信号g和进位传播信号p其中g和P定义为:gi=xiyi,p二xi+yi。第i位加法器产生的进位:。【答案】B5.原码乘法是()。先取操作数绝对值相乘,符号位单独处理用原码表示操作数,然后直接相乘被乘数用原码表示,乘数取绝对值,然后相乘乘数用原码表示,被乘数取绝对值,然后相乘【分析】原码一位乘法中,符号位与数值位是分开进行计算的。运算结果的数值部分是乘数与被乘数数值位的乘积,符号是乘数与被乘数符号位的异或。【答案】A6.动态半导体存储器的特点是()A•在工作中存储器内容会产生变化每次读出后,需要根据原存内容重新写入一遍每隔一定时间,需要根据原存内容重新写入一遍在工作中需要动态地改变访存地址【分析】动态半导体存储器是利用电容存储电荷的特性记录信息,由于电容会放电,必须在电荷流失前对电容充电,即刷新。方法是每隔一定时间,根据原存内容重新写入一遍。【答案】C7.主存储器和CPU之间增加高速缓冲存储器的目的是()。解决CPU和主存之间的速度匹配问题扩大主存储器的容量扩大CPU中通用寄存器的数量既扩大主存容量又扩大CPU通用寄存器数量【分析】高速缓冲存储器是为提高存储器带宽而在主存储器速度匹配问题。【答案】A8.指令系统中采用不同寻址方式的目的主要是()。实现存储程序和程序控制缩短指令长度,扩大寻址空间,提高编程灵活性可以直接访问外存提供扩展操作码的可能并降低译码难度【分析】计算机的指令系统中对操作数的寻址采用不同的寻址方式,可以在有限的指令代码长度范围内增加指令的数量,可以扩大对内部存储器的访问空间,既扩大寻址空间,同时又给程序设计人员提供了更多编程的灵活性。【答案】B9.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用()。A.堆栈寻址 B.立即寻址 C.隐含寻址 D.间接寻址【分析】单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常采用隐含的寻址方式,这样就可以在指令中省略对另一个操作数的描述,从而可减少机器指令代码的长度。【答案】C10.从控制存储器中读取一条微指令并执行相应操作的时间叫()。A.CPU周期B.微周期C.时钟周期D.机器周期【分析】各种时间周期单位的含义如下:CPU周期是指完成一次CPU操作需要的时间;微周期是指计算机执行一条微指令所需要的时间,也就是从控制存储器中读取一条微指令并执行相应操作的时间;时钟周期是指由计算机内部的时钟发生器所产生的时钟信号的周期时间,它是所有时间单位中周期最小的机器周期:指令执行中每一步操作所需的时间,一般以CPU中完成一个运算操作所需时间作为机器周期的基本时间。【答案】B微程序控制器比组合逻辑控制器速度要慢,主要是由于增加了从()读取微指令的时间。A.主存储器B.控制存储器C.高速缓存D.指令寄存器【分析】微程序控制方式下,由于微程序存储在控制存储器内,每一条微指令的执行都需要对控制存储器进行访问,执行的速度比用组合逻辑控制器直接产生控制信号的方式慢。【答案】B串行接口是指()。主机和接口之间、接口和外设之间都采用串行传送主机和接口之间串行传送,接口和外设之间并行传送主机和接口之间并行传送,接口和外设之间串行传送系统总线采用串行总线【分析】主机的工作速度较快,因此主机和接口之间采用并行传送;外设的工作速度较慢,因此接口和外设之间采用串行传送。【答案】C13.“总线忙”信号由()建立。A.获得总线控制权的设备 B.发出“总线请求”的设备C.总线控制器 D.CPU【分析】在总线控制机制中,准备使用总线的设备向总线控制器发出“总线请求”由总线控制器进行裁决。如果经裁决允许该设备使用总线,就由总线控制器向该设备发出一个“总线允许”信号。该设备接收到此信号后,发出一个“总线忙”信号用来通知其他设备总线己被占用。当该设备使用完总线时,将“总线忙”信号撤销,释放总线。【答案】A在调频制记录方式中,是利用()来写0或1。A.电平高低的变化 B.电流幅值的变化C.电流相位的变化 D.电流频率的变化【分析】在调频制记录方式中,信息的写入是依靠写入电流频率的变化来实现的,写1时的电流变化频率是写0时电流变化频率的2倍。【答案】D磁盘存储器的等待时间是指()。A.磁盘旋转一周所需的时间 B.磁盘旋转半周所需的时间C.磁盘旋转2/3周所需的时间D.磁盘旋转1/3周所需的时间【分析】磁盘访问时间包括寻道时间和旋转延迟时间。寻道时间是将磁头定位到所要求的磁道上所需的时间;旋转延迟时间是寻道完成后到该道上需要访问的区域到达磁头下的时间。这两个时间都与磁头和数据的位置有关,是随机变化的,因此一般用平均值表示,即将磁盘旋转半周的时间定义为磁盘存储器的等待时间,也称为磁盘的寻址时间。【答案】B在计算机系统中,高速缓冲存储器是被设置在()和()之间,用于解决()读写速度慢,跟不上()快速取得指令或数据的矛盾;通常选用()存储器芯片实现。它与主存储器的读写原理不同,执行写入操作时,在把有关( )信息写入选中的高速缓冲存储器的某一单元时,还应该将与这一信息相关的( )信息或其中的一部分写入与之对应的标志字段;在执行读出操作时,不能仅仅只通过对原本用于读主存储器的地址信息进行译码去选择高速缓冲存储器的某一单元来取得所需要的数据,还必须通过检查高速缓冲存储器的有关单元的标志位的值,才能确定得到的是否是所要求的数据,这是因为高速缓冲存储器()单元对应()的多个存储单元。依据被读单元的内容或其一部分判定得到的是否是所需要的数据的原理运行的存储器被称为()存储器。a.数据b.—个C.主存地址J.可以e,多个f.主存储器g.不可以h.中央处理器i.ROMj•静态k.动态1.RAMm.不可以n.高位0.低位P.控制q.读/写r.运行s.关联【答案】h ffhJ aC b fs17.按照IEEE标准,一个浮点数由1位(),口位()和m位()组成其中的()部分选用移码表示,()选用原码表示。该浮点数的数值范围主要取决于()的位数,而数据的表示精度主要取决于()的位数。浮点数的零是()均为零,非零值的规格化的浮点数尾数数值的()必定为1。a.浮点数b.阶码C.一位d.符号e.多位f.中央处理器g.移码h.定点小数i.动态j.尾数k.最高位L.每位 m.控制【答案】d gjbj bj l k18.六七十年代,在美国的 州,出现了一个地名叫硅谷。该地主要工业是 它也是_____的发源地。A马萨诸塞,硅矿产地,通用计算机B加利福尼亚,微电子工业,通用计算机C加利福尼亚,硅生产基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机【答案】D若浮点数用补码表示,则判断运算结果是否为规格化数的方法是 。A阶符与数符相同为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与尾数小数点后第一位数字相同为规格化数【答案】C定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是A—2l5+(2l5—1) B—(2l5-1) +(2l5-1)C-(215+1)~+215 D-215~+215【答案】A21•某SRAM芯片,存储容量为64KX16位,该芯片的地址线和数据线数目为 A64,16B16,64C64,8D16,16。【答案】D22.父叉存贮器实质上是种 存贮器,它能 执行______独立的读写操作。A模块式,并行,多个B模块式串行,多个C整体式,并行,一个D整体式,串行,多个【答案】A23.用某个寄存器中操作数的寻址方式称为 寻址。A直接B间接C寄存器直接 D寄存器间接【答案】C24•流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU 。A具备同等水平的吞吐能力B不具备同等水平的吞吐能力C吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力

【答案】a描述PCI总线中基本概念不正确的句子是 。AHOST总线不仅连接主存,还可以连接多个CPUBPCI总线体系中有三种桥,它们都是PCI设备C以桥连接实现的PCI总线结构不允许许多条总线并行工作D桥的作用可使所有的存取都按CPU的需要出现在总线上【答案】c计算机的外围设备是指 B外存储器D除了B外存储器D除了CPU和内存以外的其它设备B中断服务例行程序入口地址C远程通信设备【答案】D中断向量地址是: 。A子程序入口地址C中断服务例行程序入口地址的指示器D中断返回地址【答案】C冯•诺依曼机工作的基本方式的特点是 A多指令流单数据流B按地址访问并顺序执行指令C堆栈操作D存贮器按内容选择地址【答案】B在定点二进制运算器中,减法运算一般通过 来实现。A原码运算的二进制减法器B补码运算的二进制减法器C原码运算的十进制加法器D补码运算的二进制加法器【答案】D某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是 A4MBB2MBC2M【答案】A4MBB2MBC2M【答案】CD1M主存贮器和CPU之间增加cache的目的是 。A解决CPU和主存之间的速度匹配问题B扩大主存贮器容量C扩大CPU中通用寄存器的数量D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量【答案】A单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用 。A堆栈寻址方式B立即寻址方式C隐含寻址方式 D间接寻址方式【答案】C同步控制是 。A只适用于CPU控制的方式B只适用于外围设备控制的方式C由统一时序信号控制的方式D所有指令执行时间都相同的方式【答案】CCRT的分辨率为1024X1024像素,像素的颜色数为256,则刷新存储器的容量为A512KBB1MBC256KBD2MB【答案】B为了便于实现多级中断,保存现场信息最有效的办法是采用 A通用寄存器B堆栈C存储器D外存【答案】B目前我们所说的个人台式商用机属于 。巨型机 B.中型机 C.小型机D.微型机【答案】D(2000)化成十六进制数是 。10A.(7CD) B.(7D0) C.(7E0) D.(7F0)16161616【答案】B38.39.40.41.42.43.44.45.A.(10011001)B.(227)C.(98)D.(152)281610【答案】A 表示法主要用于表示浮点数中的阶码。原码 B.补码 C.反码D.移码【答案】D在小型或微型计算机里,普遍采用的字符编码是 BCD码B.BCD码B.16进制【答案】D下列有关运算器的描述中, 只做算术运算,不做逻辑运算C.能暂时存放运算结果【答案】DEPROM是指 。读写存储器C.可编程的只读存储器【答案】DC.格雷码D.ASCII码是正确的。B.只做加法D.既做算术运算,又做逻辑运算只读存储器D.光擦除可编程的只读存储器Intel80486是32位微处理器,Pentium是 位微处理器。A.16 B.32 C.48D.64A.16 B.32 C.48D.64【答案】D设[X]=1A.一.XXXX,当满足补 1234X必须为1,1时,X>设[X]=1A.一.XXXX,当满足补 1234X必须为1,1时,X>-1/2成立。XXX至少有一个为1234B.x必须为1,1XXX任意234C.x必须为0,1XXX至少有一个为1234D.x必须为0,1XXX任意234【答案】ACPU主要包括 。A.控制器 B.控制器、运算器、cache运算器和主存 D.控制器、ALU和主存【答案】B信息只用一条传输线,且采用脉冲传输的方式称为 。A.串行传输 B.并行传输 C.并串行传输D.分时传输【答案】A以下四种类型指令中,执行时间最长的是 。A.RR型B.RS型C.SS型 D.程序控制指令【答案】C下列 属于应用软件。A.操作系统 B.编译系统 C.连接程序D.文本处理【答案】D在主存和CPU之间增加cache存储器的目的是 。A.增加内存容量 B.提高内存可靠性C.解决CPU和主存之间的速度匹配问题 D.增加内存容量,同时加快存取速度【答案】C某单片机的系统程序,不允许用户在执行时改变,则可以选用 作为存储芯片。A.SRAMB.闪速存储器 C.cacheD.辅助存储器【答案】B设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的TOC\o"1-5"\h\z有效地址为 。A.EA=(X)+DB.EA=(X)+(D) C.EA=((X)+D)D.EA=((X)+(D))【答案】A在指令的地址字段中,直接指出操作数本身的寻址方式,称为 。A.隐含寻址 B.立即寻址 C.寄存器寻址 D.直接寻址【答案】CB下述I/O控制方式中,主要由程序实现的是 。A.PPU(外围处理机)方式 B.中断方式C.DMA方式D.通道方式【答案】B

系统总线中地址线的功能是 。用于选择主存单元地址B.用于选择进行信息传输的设备C.用于选择外存地址 D.用于指定主存和I/O设备接口电路的地址【答案】D采用DMA方式传送数据时,每传送一个数据要占用 的时间。一个指令周期B.一个机器周期C.一个时钟周期D.一个存储周期【答案】D将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为 数值计算B.辅助设计C.数据处理D.实时控制【答案】C目前的计算机,从原理上讲 。指令以二进制形式存放,数据以十进制形式存放指令以十进制形式存放,数据以二进制形式存放指令和数据都以二进制形式存放指令和数据都以十进制形式存放【答案】C根据国标规定,每个汉字在计算机内占用 存储。A.一个字节 B.二个字节C.三个字节D.四个字节【答案】B下列数中最小的数为 。C.(2B)16D.(44)C.(2B)16D.(44)1028【答案】A存储器是计算机系统的记忆设备,主要用于 C.存放微程序D.存放程序和数据C.1.0101 D.1.1001A.C.存放微程序D.存放程序和数据C.1.0101 D.1.1001【答案】D设X=—0.1011,贝U[X]为 补A.1.1011 B.1.0100【答案】C下列数中最大的数是

(10010101)B.(227)C.(96)D.(143)281610【答案】BTOC\o"1-5"\h\z计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是 。A.巴贝奇 B.冯.诺依曼C.帕斯卡D.贝尔【答案】B在CPU中,跟踪后继指令地指的寄存器是 。A.指令寄存器 B.程序计数器C.地址寄存器D.状态条件寄存器【答案】BPentium-3是一种 。A.64位处理器 B.16位处理器C.准16位处理器D.32位处理器【答案】A三种集中式总线控制中, 方式对电路故障最敏感。A.链式查询 B.计数器定时查询 C.独立请求【答案】A外存储器与内存储器相比,外存储器 。A.速度快,容量大,成本高 B.速度慢,容量大,成本低C.速度快,容量小,成本高 D.速度慢,容量大,成本高【答案】B一个256KX8的存储器,其地址线和数据线总和为 。A.16 B.18C.26 D.20A.16 B.18C.26 D.20【答案】C堆栈寻址方式中,设A为累加器,SP为堆栈指示器,M为SP指示的栈顶SP单元。如果进栈操作的动作顺序是(A)-M,(SP)-l-SP。那么出栈操作SP的动作顺序应为 。A.(M)-A,(SP)+1-SPSPA.(M)-A,(SP)+1-SPSPC.(SP-1)fSP,(M)-ASP【答案】B(SP)+1-SP,(M)-ASP(M)-A,(SP)-1—SPSP当采用 对设备进行编址情况下,不需要专门的I/O指令组。A.统一编址法 B.单独编址法C.两者都是 D.两者都不是

【答案】A下面有关“中断”的叙述, 是不正确的。一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求CPU响应中断时暂停运行当前程序,自动转移到中断服务程序中断方式一般适用于随机出现的服务为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,必须进行现场保存操作【答案】A【答案】A下面叙述中, 是正确的A.总线一定要和接口相连通道可以替代接口【答案】B在下述指令中,I为间接寻址,接口一定要和总线相连总线始终由CPU控制和管理指令包含的CPU周期数最多。A.CLA B.ADD30 C.STAI31 D.JMP21【答案】C设寄存器位数为8位,机器数采用补码形式(含一位符号位)。对应于十进制数-27,寄存器内为 。A.27H B.9BH C.E5HD.5AHA.27H B.9BH C.E5HD.5AH【答案】C某存储器芯片的存储容量为8KX12位,则它的地址线为A.11 B.12【答案】C完整的计算机系统应包括 A.A.11 B.12【答案】C完整的计算机系统应包括 A.运算器、存储器、控制器C.主机和实用程序【答案】D下列数中最大的数为 。A.(10010101)B.(227)28C.13 D.14B.外部设备和主机D.配套的硬件设备和软件设备C.(96)D.(143)16 5【答案】B78.电子邮件是指 。用计算机管理邮政信件 B.通过计算机网络收发消息用计算机管理电话系统 D.用计算机处理收发报业务【答案】B79•设字长32位,使用IEEE格式,则阶码采用 表示。A.补码 B.原码C.移码D.反码【答案】C80.四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能 A.形波进位 B.组内先行进位,组间先行进位C.组内先行进位,组间行波进位 D.组内形波进位,组间先行进位【答案】B81•某机字长32位,存储容量1MB。若按字编址,它的寻址范围是 。A.1M B.512KB【答案】CA.1M B.512KB【答案】CEPROM是指 。A.闪速存储器C.可编程的只读存储器【答案】DC.256K D.256KBB.只读存储器D.光擦可编程的只读存储器相联存储器是按 进行寻址的存储器。A.地址指定方式 B.堆栈存取方式C.内容指定方式C.内容指定方式D.地址指定方式与堆栈存取方式结合【答案】C单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用 。A.堆栈寻址方式 B.立即寻址方式C.隐含寻址方式 D.间接寻址方式【答案】C二地址指令中,操作数的物理位置不可能采取的结构是 A.寄存器—寄存器 B.寄存器—存储器C.存储器—存储器D.寄存器—锁存器【答案】D操作控制器的功能是 。产生时序信号从主存取出一条指令完成指令操作码译码从主存取出指令,完成指令操作码译码,并产生相关的操作控制信号,以解释执行该指令【答案】D同步控制是 。A.只适用于CPU控制的方式 B.只适用于外围设备控制的方式C.由统一时序信号控制的方式 D.所有指令执行时间都相同的方式【答案】C以下叙述中不正确的句子是 。同一个CPU周期中,可以并行执行的微操作叫相容性微操作同一个CPU周期中,不可以并行执行的微操作叫相容性微操作同一个CPU周期中,可以并行执行的微操作叫相斥性微操作同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作【答案】D会产生DMA请求的总线部件是 。A.任何外设 B.高速外设C.需要与主机批量交换数据的外设 D.具有DMA接口的外设【答案】D同步通信之所以比异步通信具有较高的传输频率是因为 。同步通信不需要应答信号且同步通信方式的总线长度较短同步通信用一个公共的时钟信号进行同步同步通信中,各部件存取时间比较接近以上因素的总和【答案】D多总线结构的计算机系统,采用 方法,对提高系统的吞吐率最有效。多端口存储器 B.提高主存的速度C.交叉编址多模存储器 D.高速缓冲存储器【答案】A为了使设备相对独立,磁盘控制器的功能全部转到设备中,主机与设备间应采用 接口。A.SCSI B.专用C.ESDI【答案】A93.中断向量地址是 。A.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的地址D.主程序返回地址【答案】C通道对CPU的请求方式是 。A.自陷 B.中断 C.通道命令 D.跳转指令【答案】B周期挪用(窃取)方式常用于 中。直接内存存取方式的输入/输出直接程序传送方式的输入/输出CPU的某寄存器与存储器之间的直接传送程序中断方式的输入/输出【答案】A96.1946年研制成功的第一台电子数字计算机称为 ,1949年研制成功的TOC\o"1-5"\h\z第一台程序内存的计算机称为 。A.EDVAC,MARKI B.ENIAC,EDSACC.ENIAC,MARKI D.ENIAC,UNIVACI【答案】B至今为止,计算机中的所有信息仍以二进制方式表示的理由是 。A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便【答案】C(2000)10化成十六进制数是 。A.(7CD) B.(7D0) C.(7E0) D.(7F0)【答案】B99.下列数中最大的数是 。A.(10010101) B.(227)28C。(96)16D.(143)【答案】B运算器虽有许多部件组成,但核心部分是 。A.数据总线 B.算术逻辑运算单元 C.多路开关D.累加寄存器【答案】B根据标准规定,每个汉字在计算机内占用 存储。A.—个字节 B.二个字节 C•三个字节 D•四个字节【答案】BTOC\o"1-5"\h\z存储单元是指 。A.存放一个机器字的所有存储元 B.存放一个二进制信息位的存储元C.存放一个字节的所有存储元的集合D.存放两个字节的所有存储元的集合【答案】A机器字长32位,其存储容量为4MB,若按字编址,它的寻址范围是 。A.1M B.1MB C.4M D.4MB【答案】A某一SRAM芯片,其容量为512X8位,考虑电源端和接地端,该芯片引出线的最小数目应为 。A.23 B.25 C.50 D.19【答案】D寄存器间接寻址方式中,操作数处在 。A.通用寄存器 B.程序计数器 C.堆栈 D.主存单元【答案】D描述汇编语言特性的概念中,有错误的句子是 。对程序员的训练要求来说,需要硬件知识汇编语言对机器的依赖性高用汇编语言编制程序的难度比高级语言小汇编语言编写的程序执行速度比高级语言快【答案】C在CPU中跟踪指令后继地址的寄存器是 。A.主存地址寄存器 B.程序计数器C.指令寄存器 D.状态条件寄存器【答案】B下面描述RISC机器基本概念中,正确的表述是 A.RISC机器不一定是流水CPU B.RISC机器一定是流水CPUC.RISC机器有复杂的指令系统 D.其CPU配备很少的通用寄存器【答案】B多总线结构的计算机系统,采用 方法,对提高系统的吞吐率最有效A.多端口存储器 B.提高主存速度C.交叉编址多模块存储器 D.cache【答案】ATOC\o"1-5"\h\z以下四种类型指令中,执行时间最长的是 。A.RR型指令B.RS型指令C.SS型指令D.程序控制指令【答案】C信息只用一条传输线,且采用脉冲传送的方式称为 。A.串行传送B.并行传送C.并串型传送 D.分时传送【答案】A描述PCI总线中基本概念不正确的是 。PCI总线是一个与处理器无关的高速外围总线PCI总线的基本传输机制是猝发式传输PCI设备不一定是主设备系统中只允许有一条PCI总线【答案】D带有处理器的设备一般称为 设备。A.智能化B.交互式C.远程通信D.过程控制【答案】A采用DMA方式传送数据时,每传送一个数据就要用一个 时间。A.指令周期B.机器周期C.存储周期D.总线周期【答案】C二、填空题TOC\o"1-5"\h\z1.软件系统包括: 和 。【答案】系统软件应用软件2.从一条指令的启动到下一条指令的启动的间隔时间称为 【答案】指令周期:3.按照传输数据格式不同划分,总线数据通信方式可分为 和 两类。【答案】串行总线并行总线对I/O数据传送的控制方式,可分为:程序直接控制方式、 、DMA方式、 。【答案】程序中断方式通道控制方式光盘的结构包括:光盘基片、 和 。【答案】存储介质密封层6. (0.71)10=( )BCD=()16(本题要求列出小数点后8位)【答案】(0.01110001)BCD(0.B5)167.X=一0.1101 [X]原=[X]补=[一乂]补=Y=0.0001 [Y]原=[Y]补=[一丫]补=[X十丫]补=【答案】[X]原=(11101) [X]补=(10011)[一X]补=(01101)[Y]原=(00001) [Y]补=(00001)[—Y]补=(11111)[X十Y]补=(101008•为了运算器的A. ,采用了B. 进位,C. 乘除法和流水线等并行措施。【答案】A.高速性B.先行C.阵列。9.相联存储器不按地址而是按A. 访问的存储器,在cache中用来存放,在虚拟存储器中用来存放C. 。【答案】A.内容B.行地址表C.页表和段表。3硬布线控制器的设计方法是:先画出A. 流程图,再利用B. 写出综合逻辑表达式,然后用C. 等器件实现。【答案】A.指令周期B.布尔代数C.门电路、触发器或可编程逻辑。4磁表面存储器主要技术指标有A. ,B. ,C. ,和数据传输率。【答案】A.存储密度B.存储容量C.平均存取时间。5DMA控制器按其A. 结构,分为B. 型和C. 型两种。【答案】A.组成结构B.选择C.多路数的真值变成机器码可米用A. 表示法,B. 表示法,C. 表示法,移码表示法。【答案】A.原码B.补码C.反码形成指令地址的方式,称为A. 方式,有B. 寻址和C. 寻址。【答案】A.指令寻址B.顺序C.跳跃CPU从A. 取出一条指令并执行这条指令的时间和称为B. 。由于各种指令的操作功能不同,各种指令的指令周期是C. 。A.存储器B.指令周期C.不相同的微型机的标准总线从16位的A. 总线,发展到32位的B. 总线和C. 总线,又进一步发展到64位的PCI总线。【答案】A.ISAB.EISAC.VISAVESA标准是一个可扩展的标准,它除兼容传统的A. 等显示方式外,还支持B. 像素光栅,每像素点C. 颜色深度。【答案】A.VGAB.1280X1024 C.24位数控机床是计算机在A. 方面的应用,邮局把信件自动分拣是在计算机方面的应用。【答案】A.自动控制 B.人工智能汉字的A. 、B. 、C. 是计算机用于汉字输入、内部处理、输出三种不同用途的编码。【答案】A.输入编码(或输入码) B.内码(或机内码)C.字模码3•闪速存储器特别适合于A. 微型计算机系统,被誉为B. 而成为代替磁盘的一种理想工具。【答案】A.便携式B.固态盘主存储器的性能指标主要是A. 、B. 、存储周期和存储器带宽。【答案】A.存储容量B.存取时间条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于A. 类指令,这类指令在指令格式中所表示的地址不是B. 的地址,而是的地址。【答案】A.程序控制类 B.操作数C.下一条指令从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型, ,B. 。【答案】A.寄存器一寄存器型 B.寄存器一存储器型运算器的两个主要功能是:A. ,B. 。【答案】A.算术运算B.逻辑运算PCI总线采用A. 仲裁方式,每一个PCI设备都有独立的总线请求和总线授权两条信号线与B. 相连。【答案】A.集中式B.中央仲裁器直接内存访问(DMA)方式中,DMA控制器从CPU完全接管对A. 的控制,数据交换不经过CPU,而直接在内存和B. 之间进行。【答案】A.总线 B.I/O设备(或输入输出设备)计算机软件一般分为两大类:一类叫A. ,另一类叫B. 。操作系TOC\o"1-5"\h\z统属于C. 类。【答案】A.系统软件B.应用软件C.系统软件一位十进制数,用BCD码表示需A. 位二进制码,用ASCII码表示需 位二进制码。【答案】A.4 B.7主存储器容量通常以KB表示,其中K=A. ;硬盘容量通常以GB表示,其中G=B. 。【答案】A.210B.230RISC的中文含义是A. ,CISC的中文含义是B. 。【答案】A.精简指令系统计算机B.复杂指令系统计算机主存储器的性能指标主要是存储容量、A. 、B. 和C. 。【答案】A.存取时间 B.存储周期C.存储器带宽由于存储器芯片的容量有限,所以往往需要在A. 和B. 两方面进行扩充才能满足实际需求。【答案】A.字向 B.位向指令寻址的基本方式有两种,A. 方式和B. 方式。【答案】A.顺序寻址方式 B.跳跃寻址方式存储器和CPU连接时,要完成A. 的连接;B. 的连接和C. 的连接,方能正常工作。【答案】A.地址线B.数据线C.控制线操作控制器的功能是根据指令操作码和A. ,产生各种操作控制信号,从而完成B. 和执行指令的控制。【答案】A.时序信号B.取指令计算机的主机由A. 、B. 、C. 等部件组成。【答案】A.运算器B.控制器C.内存8位二进制补码所能表示的十进制整数范围是A. 至B. ,前者的二进制补码表示为C. ,后者的二进制补码表示为D. 。【答案】A.-27B.+27—1 C.10000000D.01111111存储器的技术指标是A. 、B. 、C. 和存储器带宽。【答案】A.容量大B.速度快C.成本低形成指令地址的方式,称为A. 方式,有B. 寻址和C. 寻址两种,使用D. 来跟踪。【答案】A.指令寻址B.顺序C.跳跃D.程序计数器多媒体CPU是带有A. 技术的处理器,它是一种B. 技术,特别适合于C. 处理。【答案】A.MMXB.多媒体扩展结构C.图像数据为了解决多个A. 同时竞争总线B. ,必须具有C. 部件。【答案】A.主设备B.控制权C.总线仲裁三、名词解释题1.运算器【答案】计算机中完成运算功能的部件,由ALU和寄存器构成。2.海明距离【答案】在信息编码中,两个合法代码对应位上编码不同的位数。3.微程序【答案】存储在控制存储中的完成指令功能的程序,由微指令组成。4.消息传输方式【答案】总线的信息传输方式之一,将总线需要传送的数据信息、地址信息、和控制信息等组合成一个固定的数据结构以猝发方式进行传输。5.多级中断【答案】CPU在执行中断服务程序的过程中可以响应级别更高的中断请求。四、 简答题1.简述主存与CACHE之间的映象方式。【答案】主存与CACHE之间的映象方式有直接映象、全相联印象、组相联印象三种。直接映象是指主存储器中的每个块只能够映象到CACHE中唯一一个指定块的地址映象方式。全相联映象是指每个主存块都能够映象到任一CACHE块的地址映象方式。组相联印象是直接映象和全相联映象两种方式的结合,它将存储空间分成若干组,在组间采用直接映象方式,而在组内采用全相联印象方式。2.简述存储器间接寻址方式的含义,说明其寻址过程。【答案】含义:操作数的地址在主存储器中,其存储器地址在指令中给出。寻址过程:从指令中取出存储器地址,根据这个地址从存储器中读出操作数的地址,再根据这个操作数的地址访问主存,读出操作数。3.微程序控制器主要由哪几部分构成?它是如何产生控制信号的?【答案】微程序控制器主要由控制存储器、微指令寄存器口IR、微地址寄存器口AR、地址转移逻辑等构成。操作控制信号的产生:事先把操作控制信号以代码形式构成微指令,然后存放到控制存储器中,取出微指令时,其代码直接或译码产生操作控制信号。4.简述提高总线速度的措施。【答案】从物理层次:1增加总线宽度;2增加传输的数据长度;3缩短总线长度;4降低信号电平;5采用差分信号;6采用多条总线。从逻辑层次:1简化总线传输协议;2采用总线复用技术;3采用消息传输协议。5.简述中断方式的接口控制器功能。【答案】中断方式的接口控制器功能:①能向CPU发出中断请求信号;②能发出识别代码提供引导CPU在响应中断请求后转入相应服务程序的地址;③CPU要能够对中断请求进行允许或禁止的控制;④能使中断请求参加优先级排队。CPU与DMA访问内存冲突的裁决的方法有哪些?【答案】①CPU等待DMA的操作;②DMA乘存储器空闲时访问存储器;③CPU与DMA交替访问存储器。为了提高计算机系统的输入/输出能力,可以在总线的设计与实现中采用哪些方案?他们各自解决的是什么方面的问题?【答案】提高总线时钟的频率,以便在单位时间内完成更多次数的数据传送;增加数据总线的位数,以便在每次数据传送时同时传送更多位数的数据;采用成组数据传送(BURST传送)方式,使得在一组数据传送的过程中,尽可能地把发送地址和传送数据在时间上重叠起来;采用多总线结构,使得多个数据同时通过不同的总线完成传送。最终达到在单位时间内传送尽可能多的数据的目的,即提高了输出输入能力。在数学计算机的总线设计中,提到并实现了内部总线和外部总线,这指的是什么含义?它们是如何连接起来的?如何控制二者之间的通断以及数据传送的方向?【答案】在教学计算机的总线设计中,CPU一侧使用的数据总线被称为内部总线,在内存储器和I/O接口一侧使用的数据总线被称为外部总线,他们经过双向三态门电路实现相互连接,而双向三态门电路本身就有一个选择接通或断开两个方向的数据信息的控制信号,还有另一个选择数据传送方向的控制信号,只要按照运行要求正确地提供出这2个控制信号即可。在PC机系统中,为了使选用CRT器件的显示器既能显示字符又能显示简单的图形,在显示接口卡中包括哪些功能部件?显示字符和显示简单的图形的运行过程的主要区别是什么?【答案】包括显示存储器,字符发生器,产生视频信号的移位寄存器等。显示字符时,是通过从显示存储器取得被显示字符的ASCII码和显示属性信息,再从字符发生器找到该字符字形的相应点阵信息,并经过移位寄存器给出视频信号送到CRT器件。而显示图形时,显示存储器中存放的是图形中每个显示点(像素)的显示属性,要求显示存储器的容量足够大,它不再使用字符发生器,而是直接把图形的点阵信息经移位寄存器送到CRT器件。10.直接控制方式,程序中断方式和直接内存访问方式在计算机系统的输入/输出过程中,各自的主要作用是什么?各自对CPU的运行负荷有什么样的影响?(9分)【答案】在计算机系统的输入/输出过程中,程序直接控制方式,是通过输入/输出指令查询接口状态来控制数据的输入/输出操作的运行方式,简单且运行速度快,但占据CPU的过多时间,也难以完成CPU计算与外围设备入出操作,或多个外围设备入出操作的并发执行。程序中断方式仅在设备已经准备就绪的时候(准备好送给CPU的数据或已经完成一次写入操作),才通过发出中断请求信号,请求CPU开始一次输入/输出操作,使得CPU有更多的时间执行运算操作,故可以完成CPU计算与外围设备人出操作,或多个外围设备入出操作的并发执行;但响应与处理一次中断要用较多条指令才得以完成,故主要用于慢速设备的输入/输出操作。直接内存访问方式,主要用于快速设备与主存储器直接进行数据传送的输入/输出操作,进一步降低了CPU的开销。11.动态与静态存储器芯片在特性和使用场合两个方面有哪些区别?【答案】动态存储器芯片是通过寄生电容存储一个二进制位的信息,为解决漏电会丢失信息的问题需要刷新操作,是破坏性读出,需要回写操作,使读写周期变长,即运行速度慢,它的集成度高,价格便宜,故主要用于实现速度低一些、但容量要求较大的主存储器;而静态存储器芯片不需要刷新操作,也不是破坏性读出,不需要回写操作,运行速度高,但芯片的集成度低,故价格更高,主要用于实现要求速度更快但容量可以较小的CACHE存储器。12.从概念上讲,有哪几种指令会通过给出一个新的指令地址来改变指令顺序执行的情况?通常可以采用什么方案在指令字中给出这一新的指令地址(至少说出3种)和其他有关信息?【答案】无条件转移指令,条件转移指令,子程序调用指令和子程序返回指令,中断返回指令等可以改变指令执行的次序(不再是顺序执行);在指令字中,可以通过给出寄存器编号,把该寄存器的内容作为新的指令地址;可以例如用指令的第二个字直接给出一个新的指令地址;也可以通过给出一个偏移值(可以为正或负值)与当前指令地址相加求得新指令的地址(相对转移)。对条件转移指令,还应该在指令字中给出依据什么条件判定是否应该转移的信息,仅在条件成立时才转移,否则顺序执行下一条相邻指令。说明计算机系统的层次结构。【答案】计算机系统可分为:微程序机器级,一般机器级(或称机器语言级),操作系统级,汇编语言级,高级语言级。请说明指令周期、机器周期、时钟周期之间的关系。【答案】指令周期是指取出并执行一条指令的时间,指令周期常常用若干个CPU周期数来表示,CPU周期也称为机器周期,而一个CPU周期又包含若干个时钟周期(也称为节拍脉冲或T周期)。请说明SRAM的组成结构,与SRAM相比,DRAM在电路组成上有什么不同之处?【答案】SRAM存储器由存储体、读写电路、地址译码电路、控制电路组成,DRAM还需要有动态刷新电路。请说明程序查询方式与中断方式各自的特点。【答案】程序查询方式,数据在CPU和外围设备之间的传送完全靠计算机程序控制,优点是硬件结构比较简单,缺点是CPU效率低,中断方式是外围设备用来“主动”通知CPU,准备输入输出的一种方法,它节省了CPU时间,但硬件结构相对复杂一些。17.提高存储器速度可采用哪些措施,请说出至少五种措施。【答案】措施有:①米用高速器件,②米用cache(高速缓冲存储器),③米用多体交叉存储器,④采用双端口存储器,⑤加长存储器的字长。举例说明存储器堆栈的原理及入栈、出栈的过程。【答案】所谓存储器堆栈,是把存储器的一部分用作堆栈区,用SP表示堆栈指示器,M表示堆栈指示器指定的存储器的单元,A表示通用寄存器。SP入栈操作可描述为(A)fM,(SP-l)fSPSP出栈操作可描述为(SP+l)fSP,(M)-ASP指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。答案】时间上讲,取指令事件发生在“取指周期”,取数据事件发生在“执行周期”。从空间上讲,从内存读出的指令流流向控制器(指令寄存器)。从内存读出的数据流流向运算器(通用寄存器)。什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?【答案】指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)。时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位。一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。简要描述外设进行DMA操作的过程及DMA方式的主要优点。【答案】⑴外设发出DMA请求;(2) CPU响应请求,DMA控制器从CPU接管总线的控制;(3) 由DMA控制器执行数据传送操作;(4) 向CPU报告DMA操作结束。主要优点是数据数据速度快在寄存器—寄存器型,寄存器—存储器型和存储器—存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?【答案】寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长。何谓RISC?何谓CISC?【答案】复杂指令系统计算机,简称CISC;精简指令系统计算机,简称RISC。说明CPU中的主要寄存器及其功能。【答案】(1) 指令寄存器(IR):用来保存当前正在执行的一条指令。(2) 程序计数器(PC):用来确定下一条指令的地址。(3) 地址寄存器(AR):用来保存当前CPU所访问的内存单元的地址。(4) 缓冲寄存器(DR):<1>作为CPU和内存、外部设备之间信息传送的中转站。<2>补偿CPU和内存、外围设备之间在操作速度上的差别。<3>在单累加器结构的运算器中,缓冲寄存器还可兼作操作数寄存器。通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU和系统能及时了解机器运行状态和程序运行状态。何谓总线仲裁?一般采用何种策略进行仲裁,简要说明它们的应用环境。【答案】连接到总线上功能模块有主动和被动两种形态。主方可以启动一个总线周期,而从方只能响应主方的请求。每次总线操作,只能有一个主方占用总线控制权,但同一时间里可以有一个或多个从方。除CPU模块外,I/O功能模块也可以提出总线请求。为了解决多个主设备同时竞争总线控制权,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。一般来说,采用优先级或公平策略进行仲裁。在多处理器系统中对CPU模块的总线请求采用公平原则处理,而对I/O模块的总线请求采用优先级策略。简述CPU的主要功能。【答案】CPU主要有以下四方面的功能:指令控制:程序的顺序控制,称为指令控制。操作控制:CPU管理并产生由内存取出的每条指令的操作信号,把各种操作信号送往相应部件,从而控制这些部件按指令的要求进行动作。时间控制:对各种操作实施时间上的控制,称为时间控制。数据加工:对数据进行算术运算和逻辑运算处理,完成数据的加工处理。集中式仲裁有几种方式?【答案】三种方式:链式查询方式,计数器定时查询方式,独立请求方式。什么是存储保护?通常采用什么方法?【答案】当多个用户共享主存时,为使系统能正常工作,应防止由于一个用户程序出错而破坏其它用户的程序和系统软件,还要防止一个用户程序不合法的访问不是分给它的主存区域。为此,系统提供存储保护。通常采用的方法是:存储区域保护和访问方式保护。29.什么是RISC?RISC指令系统的特点是什么?【答案】RISC是精简指令系统计算机,它有以下特点:(1) 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令。(2) 指令长度固定,指令格式种类少,寻址方式种类少。(3) 只有取数/存数指令访问存储器,其余指令的操作都在寄存器之间进行。(4) 大部分指令在一个机器周期内完成。(5) CPU中通用寄存器数量相当多。(6) 以硬布线控制为主,不用或少用微指令码控制。一般用高级语言编程,特别重视编译优化工作,以减少程序执行时间。30.什么是DMA方式?简要说明以DMA方式从内存向外设传输数据的过程。答:DMA指直接存储器存取,是I/O设备与主存储器之间由硬件组成的直接数据通路,用于高速I/O设备与主存之间的成组数据传送。DMA方式从内存向外设传输数据的过程:DMA传送前预处理(CPU向DMA控制器写初始命令、主存地址、数据个数等);DMA控制I/O与主存之间的数据交换(DMA请求,总线请求,传送,判断);CPU中断程序进行后处理(数据传送后的处理,判断是否出错等)。31.简述中断处理过程。可以用哪些方法来判断中断源?答:中断处理过程:关中断,保护断点和现场,判断中断源转向中断服务程序,开中断,执行中断服务程序,关中断,恢复现场和断点,开中断返回。判断中断源的方法有软件(查询法)和硬件(串行排队链法)两种。32•说明外围设备的I/O控制方式分类及特点。答:主要有:1) 程序查询方式:CPU和操作和外围设备的操作能够同步,且硬件结构比较简单。2) 程序中断方式:一般适用于随机出现的服务,且一旦提出要求应立即响应,节省CPU的时间开销,但其硬件结构要稍微复杂一些3) 直接内存访问(DMA)方式:数据传送速度很高,传送速率仅仅受到内存访问时间的限制。需要更多硬件,适用于内存和高速外设之间大批数据交换的场合。4) 通道方式:可实现对外设的统一管理和外设与内存之间的数据传送,显著提高CPU的工作效率

5)外围处理机方式:时通道方式的进一步发展,基本上独立于主机工作,结构更接近于一般处理机。33.根据指令流和数据流数量进行分类,计算机系统可分为哪几种类型?答:计算机系统可分为:单指令流单数据流SISD、单指令流多数据流SIMD、多指令流单数据流MISD和多指令流多数据流MIMD四类。五、计算题1.已知x=-0.01111,y=+0.11001,求[x],[-x求[x],[-x]补补解:[x]=1.01111原[y] =0.11001原[x]补+ [y]补,[y]补,[-y]补[x]=1.10001补[y]=0.11001补11.1000100.11001[x+y] 00.01010 [x-y补所以:x+y=+0.01010 因为符号位相异,,x+y二?,x-y二?所以:[-x] =0.01111补所以:[-y]=1.00111补[x] 11.10001补+[-y] 11.00111补]10.11000补结果发生溢出2.机器数字长为8位(含1位符号位),当X=-127(十进制)时,其对应的二进制表示,(X)表示,(X)表示,(X)表示,(X)表示分别是多少?原反补移解:二进制表示为-01111111[X]=11111111 [X]=10000000[X]=10000001原 反 补[X]=00000001移3.已知x=0.1011,y=-0.0101,求x+y二?,x-y二?[x]=00.1011补[x]=00.1011补+[-y]=00.0101

补01.0000x-y产生溢出补+[y]=11.1011补00.0110x+y=+0.0110用原码一位乘计算X=O.1O11,Y=O.11O1的积X*Y。(写出计算步骤)答:1.[X]=001011 [Y]=001101 [-X]=110101补 补 补部分积 乘数000000+[X]补001011001011右移一位000101右移一位000010+[X]补001011001101111|1|1右移一位000110111|1|1+[X]补001011010001右移一位0010000010001111[X*Y]=0.10001111补即X*Y=0.100011114•设浮点数X,Y,阶码(补码形式)和尾数(原码形式)如下:X:阶码0011,尾数0.1101;Y:阶码1111,尾数0.1001。基数为2。⑴求X+Y(阶码运算用补码,尾数运算用补码)⑵求X/Y(阶码运算用移码,尾数运算用原码加减交替法)。答:⑴对阶:AE= ]+LE]二0011+0001二0100X补 Y补保留:E=0011 [M]补=0.1101 [M]补=0.00001001XY尾数相减:[M]补+[M]补=00.1101+00.00001001=00.11011001XY已规格化舍入,得结果: 阶:E=0011尾数:M=0.1110无溢出。X-Y X-Y⑵X/Y的阶码:[E-E]移二[E]补+[-E]移=0011+1001=1100XY X YX/Y的尾数:[X/Y]原=01.0111 余0001过程:[-Y]补=110111被除数(余数)

过程:001101+[-Y]补1101110000000001001左移一位001000000010+[-Y]补110111111111左移一位111110000101+[Y]补001001000111左移一位001110001011+[-Y]补110111000101左移一位001010010111+[-Y]补110111000001010111商:01.0111 余:0001规格化:阶:E=1101尾数:M=0.10111X/YX/Y —舍入: [E]移=1101[M]原=0.1100 无溢出。X/YX/Y5.X=0.10101,Y=0.11101用加减交替法原码一位除计算X/Y的商及余数。(写出计算步骤)答:[x]=0.10101原被[Y]=0.11101原【除数(余数)[-Y]=11.00011补商(1分)0010101000000+)1100011111100000000|011100000000|00左移

+)0011101+)0001101001101011000110000|01000|010左移1111101000|010111101000|0100左移+)0011101001011100|010101011100|01010左移+)110001100100010|010110100010|010110左移+)11000110000101|010111X/Y=0.10111 余数=0.001015.设浮点数X,Y,阶码(补码形式)和尾数(原码形式)如下:X:阶码0010,尾数0.1101;Y:阶码1111,尾数0.1011。基数为2。试求X+Y(阶码运算用补码,尾数运算用补码)。答:口.对阶:AE=\e]+LE]二0010+0001二0011X补 Y补保留:E=0010 [M]补=0.1101 [M]补=0.0001011XY尾数相加:[M]补+[M]补=00.1101+00.0001011=00.1110011XY已规格化舍入,得结果: 阶:E=0010尾数:M=0.1110 无溢出。X+Y X+Y6.对6位有效信息(110010)求CRC循环校验编码,选择生成多项式为(1011)。答:M(x)=x5+x4+x(110010)Q(x)=x3+x+1(1011)M(x)-x3 110010000 101二二111011+

Q(x) 1011 1011R(x)=x2+1(101)T(x)=M(x)x3+R(x)=x8+x7+x4+x2+1(110010101)7•某显示器的分辨率为800X600,灰度级为256色,试计算为达到这一显示效果需要多少字节?答:所需字节数为:256色即28,每像素占8位=1字节,则800X600XB=480000B8•设显示器分辨率为1024X768,颜色深度3B,帧频为72Hz,计算刷新屏幕时存储器带宽是多少?答:所需带宽=1024X768X3BX72/s=768KX216B=162MB/s9•设某硬盘有20个磁头,1024个柱面,每柱面46个扇区,每扇区可记录512字节。试计算该。答:硬盘的容量=20X46X1024X512B=460MB10•设在异步串行传输系统中,每秒可传输20个数据帧,一个数据帧包含一个起始位,7个数据位,一个奇校验位,一个结束位,试计算其波特率和比特率。答:波特率二(1+7+1+1)X20=200波特,比特率=20X7=140b/s11.设某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于五个总线时钟周期,总线时钟频率为60MHz,求总线带宽等于多少?答:总线带宽=8BX60X106/5=96MB/s六、分析设计题假设机器字长16位,主存容量为128K字节,指令字长度为16位或32位,共有128条指令,设计计算机指令格式,要求有直接、立即数、相对、基值、间接、变址六种寻址方式。解:由已知条件,机器字长16位,主存容量128KB/16=64K字,因此MAR=16位,共128条指令,故OP字段占7位。采用单字长和双字长两种指令格式,其中单字长指令用于算术逻辑和I/O类指令,双字长用于访问主存的指令。15954 3 210OPR1R2

OPXR2D15986532寻址方式由寻址模式X定义如下:X= 000 直接寻址X= 000 直接寻址X= 001 立即数X= 010 相对寻址X= 011 基值寻址X= 100 间接寻址X=101 变址寻址 E=E=D(64K)D=操作数E

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论