TMS320F2812中文手册模版_第1页
TMS320F2812中文手册模版_第2页
TMS320F2812中文手册模版_第3页
TMS320F2812中文手册模版_第4页
TMS320F2812中文手册模版_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

TMS320F28121TMS320C2023系列是美国TI公司推出的最正确测控应用的定点DSP芯片,其主流:C20x、C24x、C27xC28x。C20x、嵌入式家统等。近年C27xC28x了芯片的接口力量和嵌入功能,从而拓宽了数字信号处理器的应用领域。DSP功能治理力量掌握、电力电子技术应用、智能化仪器仪表及电机、马达伺服掌握系统等。本章将介绍功能。1.1TMS320C28x系列芯片的构造及性能C28xTMS320F2810TMS320F2812。两种芯片的差异是:F2812128K×16位的片内Flash存储器,有外部存储器接口,而F2810仅有64K×16位的片内Flash存储器,且无外部存储器接口。其硬件特征如表1-1所示。1-1硬件特征特征F2810F2812指令周期〔150MHz〕6.67ns6.67nsSRAM〔16/字〕/字〕64K128KFlash/SRAM有有BootROMAB〔EVAEVB〕EVA、EVBEVA、EVB*通用定时器44*比较存放器/脉宽调制1616*捕获/正交解码脉冲电路6/26/2看门狗定时器有有12ADC有有*通道数1616〔上〕?2?续表特征F2810F281232CPU33串行外围接口有有串行通信接SCIA、SCIB掌握器局域网络有有多通道缓冲串行/输出引脚〔共享〕33供电电压I/O3.3VI/O3.3V封装128PBK179GHH,176PGF温度选择‡A:-40?~+85?PGFGHHPBKS:-40?~+125?TMSTMS产品状况‡‡产品预览〔PP〕AIAI高级信息〔AI〕〔TMP〕‡‡‡〔TMP〕‡‡‡产品数据〔PD〕注:‡“S”是温度选择〔-40?~+125?〕TMS〔PP〕:在开发阶段的形成和设计中与产品有关的信息,特征数据和其他规格是设计的目标。TI保存了正确的东西,更换或者终止了一些没有留意到的产品。〔AI〕:在开发阶段的取样和试制中与产品有关的信息,特征数据和其他规格用以改变那些没有留意到的东西。TI格,但产品加工不包括对全部参数的测试。TMP:最终的硅电路小片,它与器件的电气特性相全都,但是没有进展全部的品质和牢靠性检测。C28x高性能静态CMOS〔StaticCMOS〕技术,150MHz6.67ns〔时钟周期〕〔最大〕,1.8VI/O3.3V低功耗〔核心电压,口电压〕,Flash3.3V编程电压JTAG〔BoundaryScan〕支持高性能的32位中心处理器〔TMS320C28x〕,16×1632×32,16×16位位的两个乘且累加HarvardBusArchitecture〔〕1?3?,强大的操作力量,快速的中断响应和处理,统一的存放器编程模式,4可达兆字的线性程序地址,4可达兆字的数据地址,C/C++代码高效〔用或汇编语言〕,TMS320F24x/LF240x4.片内存储器,8K×16Flash位的存储器,1K×16OTP位的型只读存储器,L0L14K×16SARAM和:两块位的单口随机存储器〔〕,H08K×16:一块位的单口随机存储器5.根只读存储器〔BootROM〕4K×16,Boot带有软件的模式,标准的数学表外部存储器接口〔仅F2812有〕,1MB有多达的存储器,可编程等待状态数,/StrobeTiming〔〕,三个独立的片选端时钟与系统掌握,支持动态的转变锁相环的频率,片内振荡器,看门狗定时器模块三个外部中断外部中断扩展〔PIE〕模块,9645可支持个外部中断,当前仅使用了个外部中断10.128〔SecurityKey/Lock〕,Flash/OTPL0/L1SARAM,ROM防止中的程序被盗12.马达掌握外围设备,EVAEVB两个大事治理器〔、〕TMS320C28xDSPCPU〔上〕?4?C24013.串口外围设备,SPI串行外围接口〔〕,SCIsUART两个串行通信接口〔〕,标准的,eCAN改进的局域网络〔〕14.12ADC,16通道,2×8通道的输入多路选择器,两个采样保持器,200ns单个的转换时间:,60ns单路转换时间:最多有56个独立的可编程、多用途通用输入/输出〔GPIO〕引脚高级的仿真特性,分析和设置断点的功能,实时的硬件调试开发工具,ANSIC/C++//编译器汇编程序连接器,TMS320C24x/240x支持的指令,代码编辑集成环境,DSP/BIOS,JTAGTI扫描掌握器〔或第三方的〕,硬件评估板,支持空闲模式、等待模式、挂起模式19.封装方式,179BGA带外部存储器接口的球形触点封装,176LQFP带外部存储器接口的引脚低剖面四芯线扁平封装128PBK20.温度选择,A:-??40~+85,S:-??40~+1251?5?代码保护的模块1-1C28x注:+器件上供给96,45个可用;+XINTFF28101.2引脚分布及引脚功能179GHHBGA〔BallGridArray〕TMS320C28xDSPCPU〔上〕?6?LQFP〔Low-profileQuad〕封装,其引脚分布分别1-3〔LQFP〕所示。TMS320F2810128PBKLQFP1-4〔顶视图〕所示。F2812的电平TTL3.3VCMOS5V电压;上拉电流/下拉电流均为100μA。全部引脚的输出缓冲器驱动力量〔有输出功能的〕4mA。1-2179BGA1-3176LQFP1-4128PBK〔上〕?8?1-2引脚功能和信号状况‡引脚号179176128I/O/ZPU/PDSGHHPGFPBK封装封装封装XINTF〔只限于F2812〕XA[18]D7158—O/Z—XA[17]B7156—O/Z—XA[16]A8152—O/Z—XA[15]B9148—O/Z—XA[14]A10144—O/ZXA[13]E10141—O/Z—XA[12]C11138—O/Z—XA[11]A14132—O/ZXA[10]C12130—O/Z—XA[9]D14125—O/Z—XA[8]E12125—O/Z—XA[7]F12121—O/Z—19XA[6]G14111—O/Z—XA[5]H13108—O/Z—XA[4]J12103—O/Z—XA[3]M1185—O/Z—XA[2]N1080—O/Z—XA[1]M243O/Z—XA[0]G518—O/Z—XD[15]A9147—I/O/ZPUXD[14]B11139—I/O/ZPUXD[13]J1097—I/O/ZPUXD[12]L1496—I/O/ZPUXD[11]N974—I/O/ZPUXD[10]L973—I/O/ZPUXD[9]M868—I/O/ZPUXD[8]P765—I/O/ZPU16XD[7]L554I/O/ZPUXD[6]L339—I/O/ZPUXD[5]J536—I/O/ZPUXD[4]K333—I/O/ZPUXD[3]J330—I/O/ZPUXD[2]H527—I/O/ZPUXD[1]H324—I/O/ZPUXD[0]G321—I/O/ZPU续表名字引脚号179176PGF128PU/PD说明I/O/Z封装SGHHPBK封装封装XINTF〔F2812〕可选择微处理器/微计算机模式。可以在两者之间切换。为高电寻常外部接口上的区77XMP/MCBootROMF117—IPU被锁存在XINTCNF2存放器中,通过软件可以修改这种模式的状态。此信号是异步输入,并与XTIMCLK同步XHOLDDMA电寻常恳求XINTF释放外部总线,并把所有的总线与选通端置为高阻态。当对总线XHOLDE7159—IPU的操作完成且没有马上对XINTF进展访XTIMCLKXHOLDXHOLDAK1082—O/Z—和信号同时发XHOLDXHOLDA外部总线XINTF01XZCS0AND1P144—O/Z—XINTF01〔低〕XINTF2XINTFXZCS2P1388—O/Z—2〔低〕XINTF676XZCS6AND7B13133—O/Z—或7有效〔低〕写有效。有效时为低电平。写选通信号是XWEN1184—O/Z—器的前一周期、当前周期和后一周期的值确定读有效。低电平读选通。读选通信号是每M342O/Z——XRD当前周期和后一周期的值确定。留意:XRD和是互斥信号XWEXR/WN451—O/Z—周期,当为高电寻常表示处于读周期CPU〔上〕?10?续表引脚号179176128I/O/ZPU/PDSGHHPGFPBK封装封装封装XREADY式中,XINTF接口块在当前周期完毕之前的一个XTIMCLKXREADYXREADYB6161—IPU步模式XTIMCLKXREADY3XTIMCLKXREADYXCLKOUTJTAG/内部振荡器输入,该引脚也可以用来供给外部时钟。28x是要在该引脚上供给适当的驱动电平,为了适应X1/XCLKI1.8V内核数字电源7758I〕,3.3VI/ODDN源〔V〕。可以使用一个嵌位二极管去嵌位时钟DDIOV〔1.8VDD1.9V〕或者去使用一个1.8VX2M97657ISYSCLKOUT钟源。XCLKOUTXCLKOUF1111987O—SYSCLKOUT1/2TSYSCLKOUT/4TITESTSELA1313497IPD输出〕。器件复位,XRSPC0x3FFFC0〔注:0xXXXXXX0xXRSPC开头运行。当看门XRSD6160113I/OPU狗产生复位时,DSP512XCLKIN器是一个带有内部上拉〔典型值的开漏缓冲器,推举该引脚应当由一个开漏设备去驱动M76751I/O—N76650I/O—1?11?续表179176128I/O/ZPU/PDSGHHPGFPBK封装封装封装JTAG测试复位信号被无视上不要用上拉电阻。它内留意:在TRSTTRSTB1213598IPD用附加上拉电阻,此电阻值依据调试器设足够的保护。由于有了这种应用特性,所以使得调试器和应用目标板都有适宜且有效的操作A1213699IPUJTAGTAP的掌握输入带上拉功能的JTAG测试数据输入端。在TDIC1313196IPU指令存放器或数据存放器中TCKTDOD1212793O/Z—的下降沿将选TDO带上拉功能的仿真器I/O口引脚0,当为高电寻常,此引脚用作中断输入。TGSTEMU0D11137100I/O/ZPUJTAG定义为输入/输出仿真器引脚1,当为高电寻常,此引TGSTEMU1C9146105I/O/ZPU仿真系JTAG输入/输出ADCADCINA7B5167119IADCINA6D5168120IADCINA5E5169121IADCINA4A4170122IADCADCINA3B4171123IADCINA2C4172124IADCINA1D4173125IADCINA0A3174126ICPU〔上〕?12?续表引脚号179176128I/O/ZPU/PDSGHHPGFPBK封装封装封装ADCINB7F599IADCINB6D188IADCINB5D277IADCINB4D366IADCADCINB3C155IB144IADCINB2C3ADCINB133IADCINB0C222IADC〔2V〕。需要在该引脚10μFADCREFPE21111O瓷旁路电容,另一端接至模拟地ADC〔1V〕。需要在该引脚10μFADCREFME41010O瓷旁路电容,另一端接至模拟地ADC〔24.9kΩ〕ADCRESE-XTF21616OE6164116IADCAVSSREFBGE31212IADC〔3.3V〕AVDDREFBGE11313I127IVADCF31515ISSA1ADCVC5165117ISSA2ADC〔3.3V〕VF41414IDDA1118IDDA2ADCVC6163115ISS1ADC〔1.8V〕VA6162114IDD1I/O〔3.3V〕VB211DDAIOI/OVA2176128SSAIO电源信号VH12320DDVL13729DDVP55642DDVP97556DDVP12—63DD1.8V1.9VVK1210074DDVG1211282DDVC1411282DDVB10143102DDVC8154110DD续表引脚号179176128I/O/ZPU/PDSGHHPGFPBK封装封装封装I/OVG41917SSVK13226SSVL23826SSVP45239SSVK658—SSVP87053SSVM107859SSVL118662SSVK139973SSVJ14105—SSVG13113—SSVE1412088SSVB1412995SSVD10142—SSVC10—103SSVB8153109SSDDAIOI/OVA2176128SSAIOVJ43125DDIOVL76449DDIO〔3.3V〕VN14——DDIOVG1111483DDIOVE9145104DDIOVN86952DD3VL3.3V输出〔GPIO〕或外围信号GPIOAEVAPWM1〔O〕GPIOPWM#1GPIOA0M129268I/O/ZPUPWM2〔O〕GPIOPWM#2GPIOA1M149369I/O/ZPUPWM3〔O〕GPIOPWM#3GPIOA2L129470I/O/ZPUPWM4〔O〕GPIOPWM#4GPIOA3L139571I/O/ZPUPWM5〔O〕GPIOPWM#5GPIOA4K119872I/O/ZPUPWM6〔O〕GPIOPWM#6GPIOA5K1410175I/O/ZPUT1PWM-T1CMPJ1110276I/O/ZPUCPU〔上〕?14?续表引脚号PBKI/O/ZPU/PDSPGFGPIO2#2GPIOA7T2PWM_T2CMPJ1310477I/O/ZPUI#1GPIOA8H1010678I/O/ZPUICAP2_QEP2〔I〕GPIO2GPIOA9F1110779I/O/ZPUCAP3_QEPI1〔I〕GPIO或捕获输入#3GPIOA10F1210980I/O/ZPUTDIRA〔I〕GPIOGPIOA11F1411685I/OZPUTCKINA〔1〕GPIOGPIOA12F1311786I/O/ZPUGPIOA13〔I〕GPIO1C1TRIPE1312289I/O/ZPUGPIO2〔I〕GPIOA14C2TRIPE1112390I/O/ZPU〔I〕GPIO3C3TRIPGPIOA15F1012491I/O/ZPUGPIOBEVBPWM7〔O〕GPIOPWM#7GPIOB0N24533PWM#8GPIOB1P24634I/O/ZPUPWM9GPIOB2N34735I/O/ZPUPWM10〔O〕GPIO4836I/O/ZPUPWM11〔O〕GPIOPWMI/O/ZPUPWM12〔O〕GPIOPWM12GPIOB5M45038I/O/ZPUGPIO3GPIOB6T3PWM_T3CMPK55340I/O/ZPUGPIO4输出GPIOB7T4PWM_T4CMPN55541I/O/ZPUCAP4_QEP3M55743I/O/ZPUCAP5_QEP4〔I〕GPIO获输入#5GPIOB9M65944I/O/ZPUCAP6_QEPI2〔I〕GPIO#6GPIOB10P66045I/O/ZPUTDIRB〔I〕GPIOGPIOB11L87154I/O/ZPUTCLKINB〔I〕GPIOGPIOB12K87255I/O/ZPUGPIOB13〔I〕GPIO4C4TRIPN66146I/O/ZPUGPIO5〔I〕GPIOB14C5TRIPL66247I/O/ZPUGPIO6〔I〕GPIOB15C6TRIPK76348I/O/ZPUGPIODEVA〔I〕T1CTRIP,PDPINTA1GPIOD0H1411081I/O/ZPU2EV-A/〔I〕T2CTRIPEVASOCGPIOD1G1011584I/O/ZPUAD转换输出GPIODEVBT3CTRIP_PDPINTB〔I〕GPIOD53P107960I/O/ZPU4EV-B/〔I〕GPIOD6T4CTRIPEVBSOCP118361I/OZPUAD转换输出续表引脚号I/O/ZPU/PDS封装PGFPBK封装封装GPIOEXINT_GPIOE0〔I〕D9149106I/O/ZI/OXINT1GPIOXINT2ADGPIOE1D8151108I/O/ZPUXNMI_XINT13〔I〕GPIOXNMIXINT13GPIOE2E8150107I/O/ZPUGPIOF〔SPI〕信号SPIGP

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论