集成电路的基本制造工艺_第1页
集成电路的基本制造工艺_第2页
集成电路的基本制造工艺_第3页
集成电路的基本制造工艺_第4页
集成电路的基本制造工艺_第5页
已阅读5页,还剩101页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成电路的基本制造工艺第1页,课件共108页,创作于2023年2月第二章集成电路制造工艺第2页,课件共108页,创作于2023年2月1.二极管(PN结)正方向反方向VI电路符号:+-有电流流过没有电流流过对于硅二极管,正方向的电位差与流过的电流大小无关,始终保持0.6V-0.7V双极集成电路的基本元素P-SiN-Si+-第3页,课件共108页,创作于2023年2月1.二极管(PN结)双极集成电路的基本元素np第4页,课件共108页,创作于2023年2月2.1集成电路加工的基本操作1、形成薄膜(二氧化硅、多晶硅、金属等薄层)2、形成图形(器件和互连线)3、掺杂(调整器件特性)第5页,课件共108页,创作于2023年2月形成材料薄膜的方法化学汽相淀积(CVD)物理汽相淀积(PVD)热氧化方法Si+O2

->SiO2第6页,课件共108页,创作于2023年2月光刻和刻蚀形成需要的图形第7页,课件共108页,创作于2023年2月正胶和负胶的差别第8页,课件共108页,创作于2023年2月亮场版和暗场版的差别第9页,课件共108页,创作于2023年2月掺杂改变材料的电阻率

或杂质类型常用掺杂方法扩散-----高温过程离子注入----常温下进行,注入后需要高温退火处理*掺杂类型、掺杂浓度、结深第10页,课件共108页,创作于2023年2月2.双极型晶体管双极集成电路的基本元素pnpB端E端C端ECBnpnB端E端C端CBENPNBECPNPBEC第11页,课件共108页,创作于2023年2月CBENPNBEC?BECnpN+BEC第12页,课件共108页,创作于2023年2月§1.1.1双极集成电路中元件的隔离BECnpnBECnpnCBECBEEBEBC第13页,课件共108页,创作于2023年2月BECpnBECpnnn双极集成电路中元件的隔离介质隔离PN隔离BECpn+nBECpnn+n+n+n+n+P-SiP+P+P+S第14页,课件共108页,创作于2023年2月解决双极集成电路元件之间的隔离:pn结隔离工艺pn结隔离工艺双极晶体管的三种结构:1.SBC结构;2.CDI结构;3.3D结构StandardBuriedCollector结构第15页,课件共108页,创作于2023年2月BECpn+n-epin+P-SiP+P+S四层三结结构的双极晶体管(SBC结构)发射区(N+型)基区(P型)集电区(N型外延层)衬底(P型)双极集成电路元件断面图n+-BL第16页,课件共108页,创作于2023年2月双极集成电路等效电路CBEpn+n-epin+n+-BLP-SiP+P+SC(n)B(p)E(n+)npnpnpS(p)等效电路隐埋层作用:1.减小寄生pnp管的影响

2.减小集电极串联电阻衬底接最低电位第17页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程1:衬底选择

确定衬底材料类型CBEpn+n-epin+P-SiP+P+Sn+-BLP型硅(p-Si)

确定衬底材料电阻率ρ≈10Ω.cm

确定衬底材料晶向(111)偏离2~50第18页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程2:第一次光刻----N+隐埋层扩散孔光刻CBEpn+n-epin+P-SiP+P+Sn+-BL

P-Si衬底N+隐埋层第19页,课件共108页,创作于2023年2月具体步骤如下:1.生长二氧化硅(湿法氧化):Si(固体)+2H2OSiO2(固体)+2H2

Si-衬底

SiO2第20页,课件共108页,创作于2023年2月2.隐埋层光刻:涂胶腌膜对准曝光光源显影第21页,课件共108页,创作于2023年2月刻蚀(等离子体刻蚀)去胶As掺杂(离子注入)N+3.N+掺杂:去除氧化膜N+P-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepi第22页,课件共108页,创作于2023年2月P-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepi典型PN结隔离双极集成电路中元件的形成过程3:外延层主要设计参数

外延层的电阻率ρ;

外延层的厚度Tepi;AA’Tepi>xjc+xmc+TBL-up+tepi-ox后道工序生成氧化层消耗的外延厚度基区扩散结深TBL-uptepi-oxxmcxjc集电结耗尽区宽度隐埋层上推距离TTL电路:3~7μm模拟电路:7~17μm第23页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程4:第二次光刻----P隔离扩散孔光刻P-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepi第24页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程5:第三次光刻----P型基区扩散孔光刻CBEpn+n-epin+P-SiP+P+Sn+-BL第25页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程6:第四次光刻----N+发射区扩散孔光刻CBEpn+n-epin+P-SiP+P+Sn+-BL第26页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程7:第五次光刻----引线孔光刻CBEpn+n-epin+P-SiP+P+Sn+-BL第27页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程8:铝淀积第28页,课件共108页,创作于2023年2月典型PN结隔离双极集成电路中元件的形成过程9:第六次光刻----反刻铝第29页,课件共108页,创作于2023年2月双极集成电路元件断面图BECpn+n-epin+P+P+SP-Sin+-BLBECSAA’P+隔离扩散P基区扩散N+扩散接触孔铝线隐埋层第30页,课件共108页,创作于2023年2月BECpn+n-epin+P+P+SP-Sin+-BL为了减小集电极串联电阻,饱和压降小,电阻率应取小.为了结电容小,击穿电压高,外延层下推小,电阻率应取大;折中TTL电路:0.2Ω.cm模拟电路:0.5~5Ω.cm第31页,课件共108页,创作于2023年2月P-SiTepiCBEpn+n-epin+P-SiP+P+Sn+-BLTepiAA’TBL-uptepi-oxxmcxjc四层三结结构的双极晶体管(SBC结构)BJTSBC结构—小结第32页,课件共108页,创作于2023年2月SBC结构工艺的分析与设计考虑衬底材料的选择第33页,课件共108页,创作于2023年2月寄生的PNP晶体管n+埋层的设计第34页,课件共108页,创作于2023年2月n+埋层的设计n+埋层的两个作用①减小晶体管收集区串联电阻②减弱寄生PNP管效应考虑二个要点①选固溶度大的杂质以减小埋层的电阻率②选扩散系数小的杂质以减小后续高温工艺中n+埋层向外延层的扩散第35页,课件共108页,创作于2023年2月外延生长的设计外延层电阻率为了获得高的击穿电压、小的结电容和下推距离,要求外延层电阻率高,掺杂少为了获得小的饱和压降和集电区串联电阻以及克服kirk效应,要求电阻率低,掺杂多外延层厚度第36页,课件共108页,创作于2023年2月隔离区的设计原则:确保p+隔离扩散穿透整个n型外延层,和p型衬底相通第37页,课件共108页,创作于2023年2月集电极深接触的设计集电极深接触工艺①进一步降低集电极串联电阻②集电极欧姆接触穿透外延层和埋层相连③使用“磷穿透”工艺两个不利因素:①增加工艺的复杂性②加大集电极和基区之间的距离第38页,课件共108页,创作于2023年2月基区形成的设计考虑为提高电流放大倍数β值和减小基区渡越时间,要求基区宽度Wb小,基区的掺杂浓度Nb低Nb太低时,在较高工作电压下,集电结和发射结空间电荷区容易相连会造成穿通现象,且低Nb也会加大基区电阻.Wb小到一定限度,也要求提高基区的浓度防止基区穿通依据实际情况折衷考虑第39页,课件共108页,创作于2023年2月发射区形成的设计考虑发射区浓度控制-增大β和减小re,需要高浓度发射结结深的控制-决定了基区的宽度发射区推进效应(emitterpusheffect)-会使基区变宽,影响β第40页,课件共108页,创作于2023年2月SBC结构工艺在应用中的局限性IC工艺进入超大规模时代以后,SBC工艺已不能满足集成电路发展的需要,主要有三个原因:①SBC结构晶体管管芯面积大,集成度低②SBC结构晶体管面积大,导致寄生电容大,因此大大降低了电路的速度③PNP寄生晶体管可能导致闩锁效应第41页,课件共108页,创作于2023年2月ECB第42页,课件共108页,创作于2023年2月重要知识点SBC结构、隐埋层的作用、电隔离的概念、寄生晶体管名词解释:隐埋层、寄生晶体管、电隔 离(集成电路中)、介质隔离、PN结隔离第43页,课件共108页,创作于2023年2月MOS晶体管的动作

MOS晶体管实质上是一种使电流时而流过,时而切断的开关n+n+P型硅基板栅极(金属)绝缘层(SiO2)半导体基片漏极源极N沟MOS晶体管的基本结构源极(S)漏极(D)栅极(G)MOSFET的基本结构?

???第44页,课件共108页,创作于2023年2月简单说,可以把mos管看作是一个电压控制的开关,当控制电压高于阈值电压,开关闭合,低于阈值电压,开关断开第45页,课件共108页,创作于2023年2月MOS结构和分类MOS器件是一个夹层结构M(metal)金属;O(oxide)氧化物S(semiconductor)半导体早期工艺的MOS器件的栅极是用金属制造的,所以从栅极向下是金属、氧化物和导体的结构。第46页,课件共108页,创作于2023年2月MOS器件结构MOS器件有四个端可以连接电极,分别为源,漏,栅和衬底半导体衬底表面在栅极绝缘层以下的部分称为沟道区,因为在mos工作过程中会在这里形成导电沟道因此,MOS在纵深方向是M-O-S三层结构,在横向是源-沟道-漏的结构.第47页,课件共108页,创作于2023年2月MOS:栅极和衬底器件工作过程中,栅极和衬底之间的电压形成纵向电场,这个电场会在衬底表面会形成一个导电通道,该沟道会连接源端和漏端.MOS的栅极同其他三个电极是绝缘的,因此MOS也称为绝缘栅场效应晶体管(IGFET)MOS的衬底BULK端是掺杂的半导体,一般接固定的电源和地电压,因此有时候MOS器件的符号只标出G-D-S三端第48页,课件共108页,创作于2023年2月MOS:源和漏MOS器件的源区和漏区,在结构和工艺加工上是完全相同的,在使用中可以被交换,但是为了分析的方便还是需要区分源端是载流子流出的一端(载流子的来源source),漏端是载流子流入的一端(载流子在这里消失drain)源漏区是半导体表面高掺杂的区域,作为源漏电极衬底电极也需要高掺杂的欧姆接触,只是其掺杂极性同源漏区相反第49页,课件共108页,创作于2023年2月MOS:漏、栅、源、衬的隔离MOS作为四端器件在漏电压,栅电压,源电压和衬底电压的共同作用下工作栅极的隔离是靠绝缘的栅氧化层,同半导体表面上的其他三个电极隔开源极和漏极同衬底接触,源漏和衬底的隔离是靠形成的反向PN结源极和漏极之间的隔离由两个PN结隔开因此,在MOS器件的工作过程中需要保持源漏同衬底之间的PN结0偏或者是反偏第50页,课件共108页,创作于2023年2月MOS器件的分类根据参与导电的载流子的类型,MOS器件可以分为NMOS和PMOS两种.NMOS器件中的载流子是电子,源漏区是n+区,衬底是p型.PMOS器件中的载流子是空穴,源漏区是p+区,衬底是n型.为了产生导电沟道,以及源漏pn结隔离,两种器件的端电压极性相反.第51页,课件共108页,创作于2023年2月MOS器件的分类根据工作机制MOS又可以分为增强型和耗尽型增强型器件在栅压小于阈值电压的时候,无法产生导电沟道耗尽型MOS器件在没有加栅压情况下就有沟道,需要加栅压才能使得沟道消失第52页,课件共108页,创作于2023年2月MOS晶体管的分类第53页,课件共108页,创作于2023年2月MOS晶体管的结构特点由于具有源漏同衬底的隔离,MOS器件同双极器件相比占用面积小,集成度高MOS是绝缘栅结构,即栅极不取电流,输入阻抗高,易于电路间的直接耦合源漏对称结构使得器件具有双向导通的特性,设计灵活CMOS结构没有静态短路功耗,功耗低由于MOS器件是少子导电,需要先产生沟道电荷,然后才能导电,因此速度比双极器件慢。第54页,课件共108页,创作于2023年2月silicon衬底源漏gate氧化层氧化层topnitride连接至源极的金属连接至栅的金属连接至漏极的金属多晶硅栅掺杂Si场氧化层栅氧化层MOS晶体管的立体结构第55页,课件共108页,创作于2023年2月在硅衬底上制作MOS晶体管siliconsubstrate第56页,课件共108页,创作于2023年2月siliconsubstrateoxide场氧化层第57页,课件共108页,创作于2023年2月siliconsubstrateoxidephotoresist第58页,课件共108页,创作于2023年2月ShadowonphotoresistphotoresistExposedareaofphotoresistChromeplatedglassmask(镀铬玻璃模板)UltravioletLightsiliconsubstrateoxide第59页,课件共108页,创作于2023年2月非感光区域siliconsubstrate感光区域oxidephotoresist第60页,课件共108页,创作于2023年2月siliconsubstrateoxidephotoresistphotoresist显影第61页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidesiliconsubstratephotoresist腐蚀第62页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidesiliconsubstratefieldoxide去胶第63页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidegateoxide薄的栅氧化层第64页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidepolysilicongateoxide第65页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidegategateultra-thingateoxidepolysilicongate第66页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidegategatephotoresistScanningdirectionofionbeam(离子束的扫描方向)implantedionsinactiveregionoftransistors(在晶体管有源区的注入的离子)Implantedionsinphotoresisttoberemovedduringresiststrip.sourcedrain离子束第67页,课件共108页,创作于2023年2月siliconsubstrateoxideoxidegategatesourcedraindopedsilicon第68页,课件共108页,创作于2023年2月自对准工艺在有源区上覆盖一层薄氧化层淀积多晶硅,用多晶硅栅极版图刻蚀多晶硅以多晶硅栅极图形为掩膜板,刻蚀氧化膜离子注入第69页,课件共108页,创作于2023年2月siliconsubstratesourcedraingate第70页,课件共108页,创作于2023年2月siliconsubstrategatecontactholesdrainsource第71页,课件共108页,创作于2023年2月siliconsubstrategateMentalconnectiondrainsource第72页,课件共108页,创作于2023年2月完整的简单MOS晶体管结构siliconsubstratesourcedraingateoxideoxidetopnitridemetalconnectiontosourcemetalconnectiontogatemetalconnectiontodrainpolysilicongatedopedsiliconfieldoxidegateoxide第73页,课件共108页,创作于2023年2月重要的结构参数:沟道的长度(L)、宽度(W)和栅氧化层的厚度(tox),其中,L和W是MOS电路设计重点。第74页,课件共108页,创作于2023年2月沟道长度L的计算由于源漏区加工过程中掺杂向半导体表面横向扩散,实际的沟道长度同设计中图形宽度并不相等第75页,课件共108页,创作于2023年2月沟道宽度W的计算MOS器件的实际沟道宽度并非栅极宽度!局部氧化LOCOS工艺场氧在有源区边缘形成鸟嘴使得实际的沟道宽度有所减小第76页,课件共108页,创作于2023年2月CMOS集成电路要把NMOS和PMOS两种器件做在一个芯片上,如何实现?采用做阱的方法解决了需要两种类型衬底的问题CMOSFET第77页,课件共108页,创作于2023年2月n阱CMOS主要工艺步骤1、衬底硅片的选择<100>晶向无缺陷的单晶硅片8英寸硅片,硅片厚度约700ump型硅片,电阻率为10-50Ωcm第78页,课件共108页,创作于2023年2月2、制作n阱热氧化形成初始氧化层作为阱区注入的掩蔽层。在氧化层上开出n阱区窗口注磷在窗口下面形成n阱退火和阱区推进n阱CMOS主要工艺步骤第79页,课件共108页,创作于2023年2月3、场区氧化n阱CMOS主要工艺步骤场区氧化的必要性?早期的场区氧化工艺-非等平面第80页,课件共108页,创作于2023年2月3、场区局部氧化法LOCOS工艺具体步骤:生长薄层SiO2作为缓冲层淀积氮化硅刻掉场区的氮化硅和缓冲氧化层场区注入热氧化形成场氧化层n阱CMOS主要工艺步骤第81页,课件共108页,创作于2023年2月鸟嘴问题解决方法:在缓冲层二氧化硅上淀积一层多晶硅缓冲层第82页,课件共108页,创作于2023年2月4、制作硅栅具体步骤:生长SiO2缓冲层沟道区注入生长新的栅氧化层CVD工艺淀积多晶硅多晶硅掺杂光刻和刻蚀形成多晶硅栅的图形硅栅工艺实现了栅和源、漏区自对准n阱CMOS主要工艺步骤第83页,课件共108页,创作于2023年2月5、形成源和漏区n阱CMOS主要工艺步骤用磷注入,或砷、磷双注入形成n+区作为NMOS源、漏区和n阱引出区硼注入,形成PMOS的源、漏区和p型衬底的欧姆接触区第84页,课件共108页,创作于2023年2月6、形成金属互连线在整个硅片上淀积氧化层通过光刻在氧化层上开出引线孔在整个硅片上淀积金属层,如铝光刻形成需要的金属互连线图形n阱CMOS主要工艺步骤第85页,课件共108页,创作于2023年2月最后,在整个芯片表面再覆盖一层磷硅玻璃或氮化硅钝化膜,只留出电路芯片的引出端,即焊盘或压焊点。第86页,课件共108页,创作于2023年2月主要的CMOS工艺VDDP阱工艺N阱工艺双阱工艺P-P+P+N+N+P+N+VSSVOUTVINVDDN-P+P+N+N+P+N+VSSVOUTVINVDDP-P+P+N+N+P+N+VSSVOUTVINN-SiP-SiN-I-SiN+-Si第87页,课件共108页,创作于2023年2月P-wellP+P+N+N+铝线PSG场氧栅极氧化膜P+区P-wellN-型硅极板多晶硅N+区第88页,课件共108页,创作于2023年2月体硅CMOS的闩锁(Latch-up)第89页,课件共108页,创作于2023年2月Latch-up效应等效电路第90页,课件共108页,创作于2023年2月寄生晶体管Q1、Q2和寄生电阻Rw和Rs构成正反馈回路,使电流循环放大,至到VDD电压和GND之间锁定在(Von+VCES)。第91页,课件共108页,创作于2023年2月防止闩锁的措施第92页,课件共108页,创作于2023年2月场区寄生MOS晶体管防止出现寄生沟道的措施:1、足够厚的场氧化层,2、场区注硼3、合理的版图第93页,课件共108页,创作于2023年2月p-epiP阱n+STITiSi2STI深亚微米CMOS晶体管结构STISTISTIN阱n-n+n-p+p-p+p-源/漏扩展区浅槽隔离侧墙多晶硅硅化物第94页,课件共108页,创作于2023年2月双阱标准CMOS工艺P+p-epipwellnwellp+n+gateoxideAl(Cu)tungstenSiO2SiO2Ti

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论