计算机科学与技术考试:计算机系统结构真题模拟汇编(共131题)_第1页
计算机科学与技术考试:计算机系统结构真题模拟汇编(共131题)_第2页
计算机科学与技术考试:计算机系统结构真题模拟汇编(共131题)_第3页
计算机科学与技术考试:计算机系统结构真题模拟汇编(共131题)_第4页
计算机科学与技术考试:计算机系统结构真题模拟汇编(共131题)_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机科学与技术考试:计算机系统结构真题模拟汇编共131题(单选题131题,多选题0题)导语:2023年“计算机科学与技术考试:计算机系统结构”考试备考正在进行中,为了方便考生及时有效的备考,小编为大家精心整理了《计算机科学与技术考试:计算机系统结构真题模拟汇编》,全套共131道试题(其中单选题131题,多选题0题),希望对大家备考有所帮助,请把握机会抓紧复习吧。预祝大家考试取得优异成绩!一、单选题(131题)1、微型计算机存储系统中,PROM是()。(单选题)A.可读/写存储器B.动态随机存储器C.只读存储器D.可编程只读存储器试题答案:D2、程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是()。(单选题)A.8.4秒B.11.7秒C.14秒D.16.8秒试题答案:D3、某总线在一个总线周期中并行传送8个字节的数据,总线时钟频率是66MHz,每个总线周期等于一个总线时钟周期,则总线的带宽为()。(单选题)A.528MB/sB.132MB/sC.264MS/sD.66MB/s试题答案:A4、冯·诺依曼型计算机的硬件系统的功能部件是()。(单选题)A.运算器、控制器、存储器、输入设备和输出设备B.运算器、存储器、显示器、输入设备和输出设备C.运算器、控制器、存储器、键盘和鼠标D.运算器、控制器、硬盘、输入设备和输出设备试题答案:A5、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用回写(WriteBack)方式,则能存放4K字数据的Cache的总容量的位数至少是()。(单选题)A.146KB.147KC.148KD.158K试题答案:C6、程序P在机器M上的执行时间是20秒,编译优化后,P执行的指令数减少到原来的70%,而CPI增加到原来的1.2倍,则P在M上的执行时间是()。(单选题)A.8.4秒B.11.7秒C.14秒D.16.8秒试题答案:D7、一个完整的计算机系统就是指()。(单选题)A.主机、键盘、鼠标器和显示器B.硬件系统和操作系统C.主机和它的外部设备D.软件系统和硬件系统试题答案:D8、度量处理器CPU时钟频率的单位是()。(单选题)A.MIPSB.MBC.MHzD.Mbps试题答案:C9、若某计算机最复杂指令的执行需要完成5个子功能,分别由功能部件A~E实现,各功能部件所需要时间分别为80ps、50ps、50ps、70ps和50ps,采用流水线方式执行指令,流水段寄存器延时为20ps,则CPU时钟周期至少为()。(单选题)A.60psB.70psC.80psD.100ps试题答案:D10、下列有关处理器时钟脉冲信号的叙述中,错误的是()。(单选题)A.时钟脉冲信号由机器脉冲源发出的脉冲信号经整形和分频后形成B.时钟脉冲信号的宽度称为时钟周期,时钟周期的倒数为机器主频C.时钟周期以相邻状态单元间组合逻辑电路的最大延迟为基准确定D.处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令试题答案:D11、某指令格式如下所示。其中M为寻址方式,I为变址寄存器编号,D为形式地址。若采用先变址后间址的寻址方式,则操作数的有效地址是()。(单选题)A.I+DB.(I)+DC.((I)+D)D.((I))+D试题答案:C12、下列选项中,用于提高RAID可靠性的措施有()。Ⅰ.磁盘镜像Ⅱ.条带化Ⅲ.奇偶校验Ⅳ.增加Cache机制(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、ⅢC.仅Ⅰ、Ⅲ和ⅣD.仅Ⅱ、Ⅲ和Ⅳ试题答案:B13、下列有关处理器时钟脉冲信号的叙述中,错误的是()。(单选题)A.时钟脉冲信号由机器脉冲源发出的脉冲信号经整形和分频后形成B.时钟脉冲信号的宽度称为时钟周期,时钟周期的倒数为机器主频C.时钟周期以相邻状态单元间组合逻辑电路的最大延迟为基准确定D.处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令试题答案:D14、采用指令Cache与数据Cache分离的主要目的是()。(单选题)A.减低Cache的缺失损失B.提高Cache的命中率C.减低CPU平均访问时间D.减少指令流水线资源冲突试题答案:D15、某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个时钟周期。假定CPU执行了100条指令,在其执行过程中没有发生任何流水线阻塞,此时流水线的吞吐率为()。(单选题)A.0.25×109条指令/秒B.0.97×109条指令/秒C.1.0×109条指令/秒D.1.03×109条指令/秒试题答案:C16、一个完整的计算机系统就是指()。(单选题)A.主机、键盘、鼠标器和显示器B.硬件系统和操作系统C.主机和它的外部设备D.软件系统和硬件系统试题答案:D17、度量处理器CPU时钟频率的单位是()。(单选题)A.MIPSB.MBC.MHzD.Mbps试题答案:C18、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第1字节为操作码字段,第2字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是()。(单选题)A.2006HB.2007HC.2008HD.2009H试题答案:C19、度量计算机运算速度常用的单位是()。(单选题)A.MIPSB.MHzC.MBD.Mbps试题答案:A20、假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是()。(单选题)A.每个指令周期中CPU都至少访问内存一次B.每个指令周期一定大于或等于一个CPU时钟周期C.空操作指令的指令周期中任何寄存器的内容都不会被改变D.当前程序在每条指令执行结束时都可能被外部中断打断试题答案:C21、下列度量单位中,用来度量计算机外部设备传输率的是()。(单选题)A.MB/sB.MIPSC.GHzD.MB试题答案:A22、下列命中组合情况中,一次访存过程中不可能发生的是()。(单选题)A.TLB未命中,Cache未命中,Page未命中B.TLB未命中,Cache命中,Page命中C.TLB命中,Cache未命中,Page命中D.TLB命中,Cache命中,Page未命中试题答案:D23、下列几项中,不符合RISC指令系统特征的是()。(单选题)A.控制器多采用微程序控制方式,以期更快的设计速度B.指令格式简单,指令数目少C.寻址方式少且简单D.所有指令的平均执行时间约为一个时钟周期试题答案:A24、Cache的中文译名是()。(单选题)A.缓冲器B.只读存储器C.高速缓冲存储器D.可编程只读存储器试题答案:C25、某指令功能为R[r2]←R[r1]+M[R[r0]],其两个源操作数分别采用寄存器、寄存器间接寻址方式。对于下列给定部件,该指令在取数及执行过程中需要用到的是()。Ⅰ.通用寄存器组(GPRs)Ⅱ.算术逻辑单元(ALU)Ⅲ.存储器(Memory)Ⅳ.指令译码器(ID)(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、Ⅱ、ⅢC.仅Ⅱ、Ⅲ、ⅣD.仅Ⅰ、Ⅲ、Ⅳ试题答案:B26、冯·诺依曼计算机的特点是()。Ⅰ.采用二进制Ⅱ.存储程序Ⅲ.控制流驱动方式Ⅳ.数据流驱动方式(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、Ⅱ、ⅢC.仅Ⅰ、Ⅱ、ⅣD.Ⅰ、Ⅱ、Ⅲ、Ⅳ试题答案:A27、世界上第一台计算机是1946年在美国研制成功的,其英文缩写名为()。(单选题)A.EDSACB.ENIACC.EDVACD.UNIVAC试题答案:B28、Cache的中文译名是()。(单选题)A.缓冲器B.只读存储器C.高速缓冲存储器D.可编程只读存储器试题答案:C29、假定不采用Cache和指令预取技术,且机器处于“开中断”状态,则在下列有关指令执行的叙述中,错误的是()。(单选题)A.每个指令周期中CPU都至少访问内存一次B.每个指令周期一定大于或等于一个CPU时钟周期C.空操作指令的指令周期中任何寄存器的内容都不会被改变D.当前程序在每条指令执行结束时都可能被外部中断打断试题答案:C30、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。(单选题)A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式试题答案:C31、下列命中组合情况中,一次访存过程中不可能发生的是()。(单选题)A.TLB未命中,Cache未命中,Page未命中B.TLB未命中,Cache命中,Page命中C.TLB命中,Cache未命中,Page命中D.TLB命中,Cache命中,Page未命中试题答案:D32、计算机技术中,下列不是度量存储器容量的单位是()。(单选题)A.KBB.MBC.GHzD.GB试题答案:C33、下列给出的指令系统特点中,有利于实现指令流水线的是()。Ⅰ.指令格式规整且长度一致Ⅱ.指令和数据按边界对齐存放Ⅲ.只有Load/Store指令才能对操作数进行存储访问(单选题)A.仅Ⅰ、ⅡB.仅Ⅱ、ⅢC.仅Ⅰ、ⅢD.Ⅰ、Ⅱ、Ⅲ试题答案:D34、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是()。(单选题)A.0B.1C.4D.6试题答案:C35、CPU中,除了内部总线和必要的寄存器外,主要的两大部件分别是运算器和()。(单选题)A.控制器B.存储器C.CacheD.编辑器试题答案:A36、在计算机运行时,把程序和数据存放在内存中,这是1946年由谁领导的研究小组正式提出并论证的?()。(单选题)A.图灵B.布尔C.冯·诺依曼D.爱因斯坦试题答案:C37、某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式,若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是()。(单选题)A.-32768~+32767B.-32767~+32768C.-65536~+65535D.-65535~+65536试题答案:A38、用GHz来衡量计算机的性能,它指的是计算机的()。(单选题)A.CPU时钟主频B.存储器容量C.字长D.CPU运算速度试题答案:A39、在无转发机制的五段基本流水线(取指、译码/读寄存器、运算、访存、写回寄存器)中,下列指令序列存在数据冒险的指令对是()。I1:addR1,R2,R3;(R2)+(R3)→R1I2:addR5,R2,R4;(R2)+(R4)→R5I3:addR4,R5,R3;(R5)+(R3)→R4I4:addR5,R2,R6;(R2)+(R6)→R5(单选题)A.I1和I2B.I2和I3C.I2和I4D.I3和I4试题答案:B40、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()。(单选题)A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元试题答案:C41、计算机的存储器采用分级方式是为了()。(单选题)A.减少主机箱的体积B.解决容量、速度、价格三者之间的矛盾C.存储大量数据方便D.操作方便试题答案:B42、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。(单选题)A.20nsB.40nsC.50nsD.80ns试题答案:C43、下列有关RAM和ROM的叙述中,正确的是()。Ⅰ.RAM是易失性存储器,ROM是非易失性存储器Ⅱ.RAM和ROM都采用随机存取方式进行信息访问Ⅲ.RAM和ROM都可用作CacheⅣ.RAM和ROM都需要进行刷新(单选题)A.Ⅰ、ⅡB.Ⅱ、ⅢC.Ⅰ、Ⅱ、ⅣD.Ⅱ、Ⅲ、Ⅳ试题答案:A44、冯·诺依曼结构计算机中数据采用二进制编码表示,其主要原因是()。Ⅰ.二进制的运算规则简单Ⅱ.制造两个稳态的物理器件较容易Ⅲ.便于用逻辑门电路实现算术运算(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、ⅢC.仅Ⅱ、ⅢD.Ⅰ、Ⅱ和Ⅲ试题答案:D45、CPU主要性能指标是()。(单选题)A.字长和时钟主频B.可靠性C.耗电量和效率D.发热量和冷却效率试题答案:A46、假设某计算机按字编址,Cache有4个行,Cache和主存之间交换的块大小为1个字。若Cache的内容初始为空,采用2路组相联映射方式和LRU替换算法,当访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,命中Cache的次数是()。(单选题)A.1B.2C.3D.4试题答案:C47、从控制存储器中读取一条微指令并执行相应操作的时间叫()。(单选题)A.CPU周期B.微周期C.时钟周期D.机器周期试题答案:B48、冯·诺依曼型计算机的硬件系统的功能部件是()。(单选题)A.运算器、控制器、存储器、输入设备和输出设备B.运算器、存储器、显示器、输入设备和输出设备C.运算器、控制器、存储器、键盘和鼠标D.运算器、控制器、硬盘、输入设备和输出设备试题答案:A49、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是()。(单选题)A.5%B.9.5%C.50%D.95%试题答案:D50、假定编译器将赋值语句“x=x+3;”转换为指令“addxaddt,3”,其中xaddt是x对应的存储单元地址,若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(WriteThrough)方式,则完成该指令功能需要访问主存的次数至少是()。(单选题)A.0B.1C.2D.3试题答案:C51、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是()。(单选题)A.间接寻址B.基址寻址C.相对寻址D.变址寻址试题答案:A52、冯·诺依曼(VonNeumann)在总结ENIAC的研制过程和制订EDVAC计算机方案时,提出两点改进意见,它们是()。(单选题)A.采用ASCII编码集和指令系统B.引入CPU和内存储器的概念C.机器语言和十六进制D.采用二进制和存储程序控制的概念试题答案:D53、下列选项中,用于提高RAID可靠性的措施有()。Ⅰ.磁盘镜像Ⅱ.条带化Ⅲ.奇偶校验Ⅳ.增加Cache机制(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、ⅢC.仅Ⅰ、Ⅲ和ⅣD.仅Ⅱ、Ⅲ和Ⅳ试题答案:B54、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是()。(单选题)A.10MB//sB.20MB/sC.40MB/sD.80MB/s试题答案:B55、CPU的指令系统又称为()。(单选题)A.汇编语言B.机器语言C.程序设计语言D.符号语言试题答案:B56、下列给出的指令系统特点中,有利于实现指令流水线的是()。Ⅰ.指令格式规整且长度一致Ⅱ.指令和数据按边界对齐存放Ⅲ.只有Load/Store指令才能对操作数进行存储访问(单选题)A.仅Ⅰ、ⅡB.仅Ⅱ、ⅢC.仅Ⅰ、ⅢD.Ⅰ、Ⅱ、Ⅲ试题答案:D57、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()。(单选题)A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元试题答案:C58、周期挪用方式常用于()方式的输入/输出中。(单选题)A.DMAB.中断C.程序传送D.通道试题答案:A59、计算机指令由两部分组成,它们是()。(单选题)A.运算符和运算数B.操作数和结果C.操作码和操作数D.数据和字符试题答案:C60、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是()。(单选题)A.0B.1C.4D.6试题答案:C61、一个具有四级流水线的浮点加法器中,假设四个阶段的时间分别是T1=60ns、T2=50ns、T3=90ns、T4=80ns,则加法器流水线的时钟周期至少为X;如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为Y。那么X和Y是()。(单选题)A.X=70ns,Y=280nsB.X=50ns,Y=90nsC.X=90ns,Y=280nsD.X=50ns,Y=280ns试题答案:C62、冯·诺依曼计算机的特点是()。Ⅰ.采用二进制Ⅱ.存储程序Ⅲ.控制流驱动方式Ⅳ.数据流驱动方式(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、Ⅱ、ⅢC.仅Ⅰ、Ⅱ、ⅣD.Ⅰ、Ⅱ、Ⅲ、Ⅳ试题答案:A63、计算机技术中,下列不是度量存储器容量的单位是()。(单选题)A.KBB.MBC.GHzD.GB试题答案:C64、世界上第一台计算机是1946年在美国研制成功的,其英文缩写名为()。(单选题)A.EDSACB.ENIACC.EDVACD.UNIVAC试题答案:B65、微机的销售广告中“P42.4G/256M/80G”中的2.4G是表示()。(单选题)A.CPU的运算速度为2.4GIPSB.CPU为Pentium4的2.4代C.CPU的时钟主频为2.4GHzD.CPU与内存间的数据交换速率是2.4Gbit/s试题答案:C66、下列说法中不正确的是()。(单选题)A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序属于硬件级,其他四级都是软件级D.直接面向高级语言的机器目前已经实现试题答案:D67、下列几项中,不符合RISC指令系统特征的是()。(单选题)A.控制器多采用微程序控制方式,以期更快的设计速度B.指令格式简单,指令数目少C.寻址方式少且简单D.所有指令的平均执行时间约为一个时钟周期试题答案:A68、下列选项中的英文缩写均为总线标准的是()。(单选题)A.PCI、CRT、USB、EISAB.ISA、CPI、VESA、EISAC.ISA、SCSI、RAM、MIPSD.ISA、EISA、PCI、PCI-Express试题答案:D69、假设某计算机按字编址,Cache有4个行,Cache和主存之间交换的块大小为1个字。若Cache的内容初始为空,采用2路组相联映射方式和LRU替换算法,当访问的主存地址依次为0,4,8,2,0,6,8,6,4,8时,命中Cache的次数是()。(单选题)A.1B.2C.3D.4试题答案:C70、从控制存储器中读取一条微指令并执行相应操作的时间叫()。(单选题)A.CPU周期B.微周期C.时钟周期D.机器周期试题答案:B71、下列各存储器中,存取速度最快的一种是()。(单选题)A.CacheB.动态RAM(DRAM)C.CD-ROMD.硬盘试题答案:A72、若某计算机最复杂指令的执行需要完成5个子功能,分别由功能部件A~E实现,各功能部件所需要时间分别为80ps、50ps、50ps、70ps和50ps,采用流水线方式执行指令,流水段寄存器延时为20ps,则CPU时钟周期至少为()。(单选题)A.60psB.70psC.80psD.100ps试题答案:D73、在无转发机制的五段基本流水线(取指、译码/读寄存器、运算、访存、写回寄存器)中,下列指令序列存在数据冒险的指令对是()。I1:addR1,R2,R3;(R2)+(R3)→R1I2:addR5,R2,R4;(R2)+(R4)→R5I3:addR4,R5,R3;(R5)+(R3)→R4I4:addR5,R2,R6;(R2)+(R6)→R5(单选题)A.I1和I2B.I2和I3C.I2和I4D.I3和I4试题答案:B74、微机的销售广告中“P42.4G/256M/80G”中的2.4G是表示()。(单选题)A.CPU的运算速度为2.4GIPSB.CPU为Pentium4的2.4代C.CPU的时钟主频为2.4GHzD.CPU与内存间的数据交换速率是2.4Gbit/s试题答案:C75、指令系统采用不同寻址方式的目的是()。(单选题)A.实现存储程序和程序控制B.缩短指令长度,扩大寻址空间,提高编程灵活性C.可直接访问外存D.提供扩展操作码的可能并降低指令译码的难度试题答案:B76、下列关于冯·诺依曼结构计算机基本思想的叙述中,错误的是()。(单选题)A.程序的功能都通过中央处理器执行指令实现B.指令和数据都用二进制表示,形式上无差别C.指令按地址访问,数据都在指令中直接给出D.程序执行前,指令和数据需预先存放在存储器中试题答案:C77、假定编译器将赋值语句“x=x+3;”转换为指令“addxaddt,3”,其中xaddt是x对应的存储单元地址,若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(WriteThrough)方式,则完成该指令功能需要访问主存的次数至少是()。(单选题)A.0B.1C.2D.3试题答案:C78、冯·诺依曼(VonNeumann)在总结ENIAC的研制过程和制订EDVAC计算机方案时,提出两点改进意见,它们是()。(单选题)A.采用ASCII编码集和指令系统B.引入CPU和内存储器的概念C.机器语言和十六进制D.采用二进制和存储程序控制的概念试题答案:D79、在计算机领域中通常用MIPS来描述()(单选题)A.计算机的运算速度B.计算机的可靠性C.计算机的可运行性D.计算机的可扩充性试题答案:A80、在计算机领域中通常用MIPS来描述()(单选题)A.计算机的运算速度B.计算机的可靠性C.计算机的可运行性D.计算机的可扩充性试题答案:A81、某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式,若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是()。(单选题)A.-32768~+32767B.-32767~+32768C.-65536~+65535D.-65535~+65536试题答案:A82、下列度量单位中,用来度量计算机外部设备传输率的是()。(单选题)A.MB/sB.MIPSC.GHzD.MB试题答案:A83、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是()。(单选题)A.间接寻址B.基址寻址C.相对寻址D.变址寻址试题答案:A84、周期挪用方式常用于()方式的输入/输出中。(单选题)A.DMAB.中断C.程序传送D.通道试题答案:A85、采用指令Cache与数据Cache分离的主要目的是()。(单选题)A.减低Cache的缺失损失B.提高Cache的命中率C.减低CPU平均访问时间D.减少指令流水线资源冲突试题答案:D86、某设备以中断方式与CPU进行数据交换,CPU主频为1GHz,设备接口中的数据缓冲寄存器为32位,设备的数据传输率为50KB/s。若每次中断开销(包括中断响应和中断处理)为1000个时钟周期,则CPU用于该设备输入/输出的时间占整个CPU时间的百分比最多是()。(单选题)A.1.25%B.2.5%C.5%D.12.5%试题答案:A87、CPU的指令系统又称为()。(单选题)A.汇编语言B.机器语言C.程序设计语言D.符号语言试题答案:B88、某机器字长16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第1字节为操作码字段,第2字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是()。(单选题)A.2006HB.2007HC.2008HD.2009H试题答案:C89、下列选项中,描述浮点数操作速度指标的是()。(单选题)A.MIPSB.CPIC.IPCD.MFLOPS试题答案:D90、下列说法中不正确的是()。(单选题)A.任何可以由软件实现的操作也可以由硬件来实现B.固件就功能而言类似于软件,而从形态来说又类似于硬件C.在计算机系统的层次结构中,微程序属于硬件级,其他四级都是软件级D.直接面向高级语言的机器目前已经实现试题答案:D91、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。该机的MIPS数是()。(单选题)A.100B.200C.400D.600试题答案:C92、一个八路组相联Cache共有64块,主存共有8192块,每块64个字节,那么主存地址的标记x,组号y和块内地址z分别是()。(单选题)A.x=4,y=3,z=6B.x=1,y=6,z=6C.x=10,y=3,z=6D.x=7,y=6,z=6试题答案:C93、冯·诺依曼结构计算机中数据采用二进制编码表示,其主要原因是()。Ⅰ.二进制的运算规则简单Ⅱ.制造两个稳态的物理器件较容易Ⅲ.便于用逻辑门电路实现算术运算(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、ⅢC.仅Ⅱ、ⅢD.Ⅰ、Ⅱ和Ⅲ试题答案:D94、下列度量单位中,用来度量计算机网络数据传输速率(比特率)的是()。(单选题)A.MB/sB.MIPSC.GHzD.Mbps试题答案:D95、CPU中,除了内部总线和必要的寄存器外,主要的两大部件分别是运算器和()。(单选题)A.控制器B.存储器C.CacheD.编辑器试题答案:A96、某指令格式如下所示。其中M为寻址方式,I为变址寄存器编号,D为形式地址。若采用先变址后间址的寻址方式,则操作数的有效地址是()。(单选题)A.I+DB.(I)+DC.((I)+D)D.((I))+D试题答案:C97、计算机的存储器采用分级方式是为了()。(单选题)A.减少主机箱的体积B.解决容量、速度、价格三者之间的矛盾C.存储大量数据方便D.操作方便试题答案:B98、下列关于指令流水线数据通路的叙述中,错误的是()。(单选题)A.包含生成控制信号的控制部件B.包含算术逻辑运算部件(ALU)C.包含通用寄存器组合取指部件D.由组合逻辑电路和时序逻辑电路组合而成试题答案:A99、假设某系统总线在一个总线周期中并行传输4字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是()。(单选题)A.10MB//sB.20MB/sC.40MB/sD.80MB/s试题答案:B100、某指令功能为R[r2]←R[r1]+M[R[r0]],其两个源操作数分别采用寄存器、寄存器间接寻址方式。对于下列给定部件,该指令在取数及执行过程中需要用到的是()。Ⅰ.通用寄存器组(GPRs)Ⅱ.算术逻辑单元(ALU)Ⅲ.存储器(Memory)Ⅳ.指令译码器(ID)(单选题)A.仅Ⅰ、ⅡB.仅Ⅰ、Ⅱ、ⅢC.仅Ⅱ、Ⅲ、ⅣD.仅Ⅰ、Ⅲ、Ⅳ试题答案:B101、在现代的CPU芯片中又集成了高速缓冲存储器(Cache),其作用是()。(单选题)A.扩大内存储器的容量B.解决CPU与RAM之间的速度不匹配问题C.解决CPU与打印机的速度不匹配问题D.保存当前的状态信息试题答案:B102、下列关于RISC的叙述中,错误的是()。(单选题)A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少试题答案:A103、某同步总线的时钟频率为100MHz,宽度为32位,地址/数据线复用,每传输一个地址或数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是()。(单选题)A.20nsB.40nsC.50nsD.80ns试题答案:C104、下列关于RISC的叙述中,错误的是()。(单选题)A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少试题答案:A105、下列关于指令流水线数据通路的叙述中,错误的是()。(单选题)A.包含生成控制信号的控制部件B.包含算术逻辑运算部件(ALU)C.包含通用寄存器组合取指部件D.由组合逻辑电路和时序逻辑电路组合而成试题答案:A106、某总线在一个总线周期中并行传送8个字节的数据,总线时钟频率是66MHz,每个总线周期等于一个总线时钟周期,则总线的带宽为()。(单选题)A.528MB/sB.132MB/sC.264MS/sD.66MB/s试题答案:A107、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用()。(单选题)A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式试题答案:C108、指令系统采用不同寻址方式的目的是()。(单选题)A.实现存储程序和程序控制B.缩短指令长度,扩大寻址空间,提高编程灵活性C.可直接访问外存D.提供扩展操作码的可能并降低指令译码的难度试题答案:B109、用GHz来衡量计算机的性能,它指的是计算机的()。(单选题)A.CPU时钟主频B.存储器容量C.字长D.CPU运算速度试题答案:A110、下列关于冯·诺依曼结构计算机基本思想的叙述中,错误的是()。(单选题)A.程序的功能都通过中央处理器执行指令实现B.指令和数据都用二进制表示,形式上无差别C.指令按地址访问,数据都在指令中直接给出D.程序执行前,指令和数据需预先存放在存储器中试题答案:C111、CPU主要性能指标是()。(单选题)A.字长和时钟主频B.可靠性C.耗电量和效率D.发热量和冷却效率试题答案:A112、下列选项中,不会引起指令流水线阻塞的是()。(单选题)A.数据旁路(转发)B.数据相关C.条件转移D.资源冲突试题答案:A113、下列选项中的英文缩写均为总线标准的是()。(单选题)A.PCI、CRT、USB、EISAB.ISA、CPI、VESA、EISAC.ISA、SCSI、RAM、MIPSD.ISA、EISA、PCI、PCI-Express试题答案:D114、下列各存储器中,存取速度最快的一种是()。(单选题)A.CacheB.动态RAM(DRAM)C.CD-ROMD.硬盘试题答案:A115、下列选项中,不会引起指令流水线阻塞的是()。(单选题)A.数据旁路(转发)B.数据相关C.条件转移D.资源冲突试题答案:A116、某同步总线采用数据线和地址线复用方式。其中地址数据线有8根,总线时钟频率为66MHZ,每个时钟同期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是:()。(单选题)A.132MB/SB.264MB/SC.528MB/SD.1056MB/S试题答案:C117、在现代的CPU芯片中又集成了高速缓冲存储器(Cache),其作用是()。(单选题)A.扩大内存储器的容量B.解决CPU与RAM之间的速度不匹配问题C.解决CPU与打印机的速度不匹配问题D.保存当前的状态信息试题答案:B118、微型计算机存储系统中,PROM是()。(单选题)A.可读/写存储器B.动态随机存储器C.只读存储器D.可编程只读存储器试题答案:D119、下列选项中,描述浮点数操作

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论