




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
计算机组成知到章节测试答案智慧树2023年最新广州大学第一章测试
下列关于冯诺依曼结构计算机基本思想的叙述中,错误的是()。
参考答案:
指令按地址访问,数据都在指令中直接给出
由0、1代码组成,并被计算机硬件能识别的语言,称为()。
参考答案:
机器语言
以下有关对摩尔定律的描述中,错误的是()。
参考答案:
集成电路技术一直会遵循摩尔定律发展下去
若某典型基准测试程序在机器A上运行时需要20s,而在机器B运行时需要25s,那么,下列给出的结论正确的是()。
参考答案:
机器A的速度是机器B的1.25倍
以下有关程序编写和执行方面的叙述中,错误的是()。
参考答案:
汇编语言是一种与机器结构无关的编程语言
第二章测试
计算机中的所有信息都是以二进制方式表示的,主要理由是()。
参考答案:
物理器件特性所致
下列数中最小的数为()。
参考答案:
(2F)16
下列编码中,零的表示形式唯一的是()。
参考答案:
补码
设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-26,寄存器内是()。
参考答案:
E6H
16位补码整数所能表示的范围是()。
参考答案:
-215~+(215-1)
十进制数-1.625采用IEEE754单精度浮点数格式表示,写成十六进制后为()。
参考答案:
BFD00000H
假定计算机采用字节编址,小端方式,某变量x的地址为FFFFC000H,x=AABBCCDDH,则在内存单元FFFFC001H中存放的内容是()。
参考答案:
CCH
用于表示浮点数阶码的编码通常是()。
参考答案:
移码
假定下列字符码中有奇偶校验位,但没有数据错误,那么采用奇校验的字符编码是()。
参考答案:
10110000
假定变量i、f的数据类型分别是int、float。已知i=12345,f=1.2345e3,则在一个32位机器中执行下列表达式时,结果为“假”的是()。
参考答案:
f==(float)(int)f
第三章测试
8位无符号整数10010101右移一位后的值为()。
参考答案:
01001010
ALU的核心部件是()。
参考答案:
多路选择器
某计算机字长为8位,其CPU中有一个8位加法器。已知无符号数x=69,y=38,现要在该加法器中完成x-y的运算,则该加法器的两个输入端信息和输入的低位进位信息分别为()。
参考答案:
01000101、11011001、1
某计算机字长为8位,其CPU中有一个8位加法器。已知[x]补=F5H,[y]补=7EH,则x-y的值及其相应的溢出标志OF分别为()。
参考答案:
119、1
某计算机字长为8位,其CPU中有一个8位加法器。已知[x]补=F5H,[y]补=7EH,则x+y的值及其相应的溢出标志OF分别为()。
参考答案:
115、0
以下关于原码一位乘法算法要点的描述中,错误的是()。
参考答案:
移位时,将进位、部分积、乘积部分一起进行算术右移
假定有两个整数用8位补码表示为r1=F5H,r2=EEH.如果将运算结果存放在一个8位寄存器中,则下列运算中会发生溢出的是()。
参考答案:
r1×r2
IEEE754标准提供了以下四种舍入模式,其中平均误差最小的是()。
参考答案:
负向舍入(即向负无穷方向舍入)
某计算机字长为8位,x和y是两个带符号整数变量。已知[x]补=44H,[y]补=DCH,则x/2+2y的机器数及其相应的溢出标志OF分别为()。
参考答案:
DAH、1
对于IEEE754单精度浮点数加减运算,只要对阶时得到的两个阶码之差的绝对值大于等于(),就无须继续进行后续处理,此时运算结果直接取阶大的那个数。(注:考虑到有附加位)
参考答案:
25
第四章测试
寄存器中的值有时是地址,有时是数据,它们在形式上没有差别,只有通过()才能识别它是数据还是地址。
参考答案:
指令操作码或寻址方式位
下列关于RISC特征的描述中,错误的是()
参考答案:
配置的通用寄存器数目不多
单地址双目运算类指令中,除地址码指明的一个操作数以外,另一个操作数通常采用()。
参考答案:
隐含指定方式
关于标志寄存器(例如:IntelX86的EFLAGS寄存器)的叙述,错误的是()。
参考答案:
可以通过指令直接访问标志寄存器、并修改它的值
假定指令地址码给出的是操作数的存储地址,那么该操作数采用的是()。
参考答案:
直接
下列关于二地址指令的叙述中,正确的是()。
参考答案:
运算结果通常存放在其中一个地址码所指向的位置
假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是()。
参考答案:
4000H
下列选项中不会直接成为影响指令长度的是()。
参考答案:
通用寄存器的位数
通常将在部件之间进行数据传送的指令称为传送指令。以下有关各类传送指令功能的叙述中,错误的是()。
参考答案:
寄存器传送指令(move)完成CPU和寄存器之间的数据传送
若变址寄存器编号为X,形式地址为D,则变址寻址方式的有效地址为()。
参考答案:
R[X]+D
第五章测试
下列有关处理器时钟脉冲信号的叙述中,错误的是()。
参考答案:
处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令
下列寄存器中,汇编语言程序员可见的是()。
参考答案:
程序计数器(PC)
机器主频的倒数(一个节拍)等于()。
参考答案:
CPU时钟周期
cpu控制器的功能是()。
参考答案:
完成指令操作码译码,并产生操作控制信号
相对于微程序控制器,硬布线控制器的特点是()。
参考答案:
指令执行速度快,指令功能的修改和扩展难
下列有关数据通路的叙述中,错误的是()。
参考答案:
通用寄存器属于状态元件,但不包含在数据通路中
多周期CPU中,下列有关指令和微指令之间关系的描述中,正确的是()。
参考答案:
一条指令的功能通过执行一个微程序来实现
下面是有关MIPS架构的R-型指令数据通路设计的叙述正确的是()。
①在R-型指令数据通路中,一定会有一个具有读口和写口的通用寄存器组
②在R-型指令数据通路中,一定有一个ALU用于对寄存器读出数据进行运算
③在R-型指令数据通路中,一定存在一条路径使ALU输出被送到某个寄存器
④执行R-型指令时,通用寄存器堆的“写使能”控制信号一定为“1
参考答案:
全部都对
以下有关于“自陷”(Trap)异常的叙述,错误的是()。
参考答案:
一定是出现某种异常情况才会发生“自陷”
下面是有关MIPS架构的lw/sw指令数据通路设计的叙述正确的是()。
①数据存储器的“写使能”信号在lw指令执行时为“0”,在sw指令执行时为“1”
②寄存器堆的“写使能”信号在lw指令执行时为“1”,在sw指令执行时为“0”
③在lw/sw指令数据通路中,一定有一个符号扩展部件用于偏移量的扩展
④在lw/sw指令数搌通路中,ALU的控制信号一定为“add”(即ALU做加法)
参考答案:
全部都对
第六章测试
某计算机的指令流水线由4个功能段组成,指令流经各功能段的时间(忽略各功能段之间流水段寄存器的缓存时间)分别为50ns、60ns、70ns、40ns,则该计算机的CPU时钟周期至少是()。
参考答案:
70ns
以下关于指令流水线和指令执行效率关系的叙述中,错误的是()。
参考答案:
为了提高指令吞吐率,流水段个数可以无限制地增多
以下有关流水段功能部件的描述中,错误的是()。
参考答案:
同一功能部件可以在不同的流水段中被使用
以下给定的情况中,不会引起指令流水线阻塞的是()。
参考答案:
执行空操作指令
以下给定的情况中,不会引起指令流水线阻塞的是()。
参考答案:
条件转移
以下是关于数据冒险的叙述:①数据冒险是指后面指令用到的数据还未来得及由前面指令产生②在发生数据冒险的指令之间插入空操作指令能避免数据冒险③采用转发(旁路)技术可以解决部分数据冒险④通过编译器调整指令顺序可以解决部分数据冒险以上叙述中正确的是()。
参考答案:
①③④
以下是关于控制冒险的叙述:①条件转移指令执行时有可能会发生控制冒险②直接转移指令(无条件转移指令)不会发生控制冒险③在分支转移指令后加入若干空操作指令可避免控制冒险④采用转发(旁路)技术可以解决部分控制冒险⑤通过编译器调整指令可解决部分的控制冒险。以上叙述中,正确的是()。
参考答案:
①③⑤
以下关于指令流水线设计的叙述中,错误的是()。
参考答案:
五级流水线设计一定是最优的
以下是一段MIPS指令序列,第()条指令产生分支控制冒险。
loop:
1add$t1,$s3,$s3//t1=s3+s3
2add$t1,$t1,$t1//t1=t1+t1
3lw$t0,0($t1)//lw从存储器中读取一个字的数据到寄存器中,从t1中读取一个数给t0
4bne$t0,$s5,exit//条件转移指令,当两个寄存器中内容不等时转移发生,转移到exit中去
5add$s3,$s3,$s4//s3=s3+s4
6jloop//直接跳转指令,跳转到loop
exit:
参考答案:
4
下列关于超标量技术的叙述中,错误的是()。
参考答案:
超标量技术是指在流水线中采用更多的流水段个数
第七章测试
下列各类存储器中,不采用随机存取方式的是()。
参考答案:
CDROM
下列关于闪存(FlashMemory)的叙述中,错误的是()。
参考答案:
信息可读可写,并且读、写速度一样快
下列存储器中,在工作期间需要周期性刷新的是()。
参考答案:
SDRAM
在存储器分层体系结构中,存储器速度从最快到最慢的排列顺序是()。
参考答案:
寄存器cache主存辅存
某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。
参考答案:
8000和8004
某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是()。
参考答案:
4
采用指令Cache与数据Cache分离的主要目的是()。
参考答案:
减少指令流水线资源冲突
下列命中组合情况中,一次访存过程中不可能发生的是()。
参考答案:
TLB命中、Cache命中、Page(页表)未命中
以下关于虚拟存储管理地址转换的叙述中错误的是()。
参考答案:
一般来说,逻辑地址比物理地址的位数少
以下有关页式存储管理的叙述中,错误的是()。
参考答案:
相对于段式存储管理,分页式更利于存储保护
第八章测试
下列关于磁盘存储器的叙述中,错误的是()。
参考答案:
磁盘存储器的最小读写单位为一个字节
下列关于异步总线的叙述中,错误的是()。
参考答案:
需用一个公共的时钟信号进行同步
以下是有关对DMA方式的叙述,错误的是()。
①DMA控制器向CPU请求的是总线使用权
②DMA方式可用于键盘和鼠标器的数据输入
③DMA方式下整个I/O过程完全不需要CPU介入
④DMA方式需要用中断处理进行辅助操作
参考答案:
②、③
假定一个磁盘的转速为7200RPM,磁盘的平均寻道时间为20ms,平均数据传输率为1MB/s,不考虑排队等待时间,那么读一个512字节的扇区的平均时间大约为()。
参考答案:
24.7ms
系统总线中控制线的功能是()。
参考答案:
提供主存、I/O接口设备的控制信号和响应信号
下列关于I/O端口的叙述中,错误的是()。
参考答案:
在
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 非计划性拔管预防措施
- 感恩诚信融入安全教育
- 学校安全教育汇报材料
- 英语-2022年邵阳市小升初英语考试真题模拟卷人教PEP版
- 经济学-上海财经大学经济学真题
- 预案流程图解
- 静脉输液理论知识
- 直播策划与运营实务(第二版)教案 项目三任务一:学习直播营销的价值和推广策略
- (高清版)DB12 046.48-2011 产品单位产量综合能耗计算方法及限额 第48部分:石膏板
- 门店个人年终工作总结
- 2025年质谱分析考试题及答案
- 中国近现代史纲要学习心得体会与民族团结
- 工程建设资料员培训课件
- 劳务派遣劳务外包项目方案投标文件(技术方案)
- 电机控制器设计原理与现代技术应用
- 2025时事政治考试题库和参考答案
- 化工智能制造技术基础知识单选题100道及答案
- 2025山东文旅云智能科技限公司招聘19人易考易错模拟试题(共500题)试卷后附参考答案
- 定额〔2025〕1号文-关于发布2018版电力建设工程概预算定额2024年度价格水平调整的通知
- 2021年烟草营销技能鉴定(高级理论)三级理论历年真题(含答案)
- 医疗器械进院流程
评论
0/150
提交评论