2023学年完整公开课版触发器_第1页
2023学年完整公开课版触发器_第2页
2023学年完整公开课版触发器_第3页
2023学年完整公开课版触发器_第4页
2023学年完整公开课版触发器_第5页
已阅读5页,还剩38页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

时序电路必然具有记忆功能,因而组成时序电路的基本单元是触发器。时序逻辑电路的特点:

在数字电路中,凡是任一时刻的稳定输出不仅决定于该时刻的输入,而且还和电路原来的状态有关者,都叫做时序逻辑电路,简称时序电路。触发器触发器输出有两种可能的状态:0、1;输出状态不只与现时的输入有关,还与原来的输出状态有关;触发器是有记忆功能的逻辑部件。按功能分类:R-S触发器、JK触发器、D触发器、T型等。双稳态触发器有两种稳定的状态“0”和“1”信号触发时,可能“0”变为“1”或“1”变为“0”翻转1R-S触发器&a&b反馈两个输入端两个输出端1.基本R-S触发器电路Q与Q互补&a&b输入RD=0,SD=1时若原状态:11000110输出仍保持:功能:&a&b输入RD=0,SD=1时若原状态:01111010输出变为:输入RD=1,SD=0时若原状态:10101011输出变为:&a&b输入RD=1,SD=0时若原状态:00110101输出保持:&a&b输入RD=1,SD=1时若原状态:10111001输出保持原状态:&a&b输入RD=1,SD=1时若原状态:01110110输出保持原状态:&a&b输入0信号撤走后状态不定输入0信号撤走后状态不定输入RD=0,SD=0时0011输出全是1但当RD=SD=0同时变为1时,翻转快的门输出变为0,另一个不得翻转。&a&b状态表保持原状态01100信号后状态不确定11011000此状态应被禁止!RDSDQ波形图RDSDQQ禁用!状态不定RDSDQ逻辑符号负脉冲触发负脉冲触发1)基本R-S触发器为双稳态触发器,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。2)在输入端加入负脉冲,可以使触发器状态变化。SD端加入负脉冲,使Q=1,SD称为“置位”或“置1”端。RD端加入负脉冲,使Q=0,RD称为“复位”或“清0”端。3)触发器的翻转直接受输入信号的控制。归纳:2.可控RS触发器&c&d&a&bCP时钟信号直接置0电路直接置1&c&d&a&bCPCP=0时011触发器保持原态功能CP=1时1&c&d&a&bCP输出取决于R-S两输入端的状态1100111001100110010011保持状态表CPRSQ0φφ保持100保持1011011001111不确定Q&c&d&a&bCP=111CP脉冲过去后不确定简化的状态表Qn+1---下一状态(CP过后)Qn---原状态正脉冲触发逻辑符号RDSDRSCQ直接置“0”端直接置“1”端画出RS触发器的输出波形。设触发器初始状态为“0”CPRSQ使输出全为1CP撤去后状态不定1)令RD=0,触发器输出“0”;RD为直接置“0”端

SD=0,触发器输出“1”;SD为直接置“1”端正常工作时,“RD”“SD”置12)CP=0,触发器输出状态无变化。保持原态;

CP=1,触发器输出状态取决于R、S的状态。触发器翻转的时刻应该在CP脉冲的上升沿,触发器的输出状态取决于两输入端的状态。3)若CP脉冲过宽,则在CP正脉冲期间,触发器可能产生空翻。边沿触发器可解决此问题。归纳:直接置“0”端1.JK触发器逻辑符号RDSDCQKJ下降沿触发!直接置“1”端2JK触发器与D触发器JK触发器的功能J=K=0时:Qn+1=Qn

保持原态J=K=1时:Qn+1=Qn

来一个脉冲翻转一次J=0,K=1时:Qn+1=0Qn+1=1J=1,K=0时:输出与J的状态一致JK触发器的状态表波形图CPKJQJQ

保持Qn1、RD为直接置“0”端

SD为直接置“1”端正常工作时,“RD”“SD”置12、CP下降沿触发器触发翻转负边沿触发器归纳:2.D触发器电路图CP下降沿触发!CQKJDCP1CQKJDCP1功能10110D=0时D=1时01001CP下降沿触发!状态表逻辑符号CP下降沿时,输出翻转为与D一致RDSDDCQCP上升沿触发!状态表逻辑符号CP上升沿时,输出翻转为与D一致RDSDDCQCPDQ

画出D触发器的输出波形。设Q的初始状态为0。RDSDDCQCP上升沿触发!归纳:1)RD为直接置“0”端

SD为直接置“1”端正常工作时,“RD”“SD”置12)D触发器有负边沿触发器,也有正边沿触发器(看符号)。1.T触发器和T’触发器3触发器逻辑功能的转换状态表T触发器T’触发器:计数型触发器。来一个脉冲翻转一次。2.触发器逻辑功能的转换(1)JK触发器转换为D触发器JK触发器的状态表D触发器的状态表(2)JK触发器转换为T触发器JK触发器的状态表T触发器的状态表(3)各种触发器转换为T’触发器RSCQCP①可控R-S触发器计数脉冲输入端对应于CP的每一个上升沿都翻转一次②J-K触发器计数脉冲输入端对应于CP的每一个下降沿都翻转一次JKCQCP11DCQ③D触发器对应于CP的每一个上升沿都翻转一次计数脉冲输入端四人抢答电路。四人参加比赛,每人一个按钮,其中一人按下按钮后,相应的指示灯亮。并且,其它按钮按下时不起作用。电路的核心是74LS175四D触发器。它的内部包含了四个D触发器,各输入、输出以字头相区别,管脚图见下页。10.1.4触发器应用举例CLRDCPQCLRDCPQCLRDCPQCLRDCPQ1Q1D2Q2DGND4Q4D3Q3D时钟清零USC公用清零公用时钟74LS175管脚图74LS175逻辑状态表输入输出CPDQn+1RD011××01010赛前先清零0输出为零发光管不亮+5VD1D2D3D4

RDCP

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论