版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
精品文档-下载后可编辑基于Multisim的数字钟实验电路的设计与仿真-技术方案在电子技术实验教学中,构建学生的电路设计理念,提高学生的电路设计能力,是教学的根本目的和内容。数字钟电路的设计和仿真,涉及模拟电子技术、数字电子技术等多方面知识,能够体现实验者的理论功底和设计水平,是电子设计和仿真教学的典型。文中采用了555定时器电路、计数电路、译码电路、显示电路和时钟校正电路,来实现该电路。
1系统设计方案
数字钟由振荡器、分频器、计时电路、译码显示电路等组成[1-3].振荡器是数字钟的,提供一定频率的方波信号;分频器的作用是进行频率变换,产生频率为1Hz的秒信号,作为是整个系统的时基信号;计时电路是将时基信号进行计数;译码显示电路的作用是显示时、分、秒时间;校正电路用来对时、分进行校对调整。其总体结构图,如图1所示。
2子系统的实现
2.1振荡器
本系统的振荡器采用由555定时器与RC组成的多谐振荡器来实现,如图2所示即为产生1kHz时钟信号的电路图。此多谐振荡器虽然产生的脉冲误差较大,但设计方案快捷、易于实现、受电源电压和温度变化的影响很小[4].
2.2分频器
由于振荡器产生的频率高,要得到标准的秒信号,就需要对所得到的信号进行分频。在此电路中,分频器的功能主要有两个:1)产生标准脉冲信号;2)提供电路工作需要的信号,比如扩展电路需要的信号。通常实现分频器的电路是计数器电路,选择74LS160十进制计数器来完成上述功能[5].如图3所示,555定时器产生1kHz的信号,经过3次1/10分频后得到1Hz的脉冲信号,为秒个位提供标准秒脉冲信号。
2.3时间计数器
计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其它特定的逻辑功能,如测量、定时控制、数字运算等等。
本部分的设计仍采用74LS160作为时间计数器来实现时间计数单元的计数功能。时间计数器由秒个位和秒十位计数器、分个位和分十位计数器、时个位和时十位计数器构成。数字钟的计数电路的设计可以用反馈清零法,当计数器正常计数时反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。
2.3.1分(秒)计数器
分(秒)计数器均为60进制计数,如图4所示。它们的个位用十进制计数器74LS160构成,无需进制转换,信号输入端CLK与1Hz秒信号相连,进位输出作为十位的计数输入信号。十位采用反馈清零法将十进制计数器74LS160变成六进制计数器,因为清零端为低电平有效、所以将QB、QC与非后连接到清零端,即计数器的输出状态为“0110”时QB、QC输出高电平与非后为低电平实现有效清零并对下进位。两级电路组成一位60进制计数器,其计数规律为00→01→…→58→59→00.当秒计数满60后向分个位提供一个进位信号,同理当分计数满60后向时个位提供一个进位信号。
2.3.2时计数器
时计数器为24进制计数,其计数规律是00→01→…→23→00,即当数字运行到23时59分59秒时,在下一个秒脉冲的作用下,数字钟显示00时00分00秒。计数器的计数状态转换表如表1所示。
由表可知,计数器的状态要发生两次跳跃:一是计数到9,即个位计数器的状态为1001后,在下一计数脉冲的作用下向十位计数器进位;二是计数到23后,在下一个计数脉冲的作用下,整个计数器归零。
用两片74LS160可实现24进制计数器的设计,如图5所示。把时个位的QC与时十位的QB与非后送入到时个位和时十位的计数清零端,当时十位计数器的状态为“0010”时个位计数器的状态“0100”时,时个位的QC与时十位的QB输出高电平,它们与非后为低电平分别对时个位和十位进行清零。
2.4校时电路
校时是数字钟应具备的基本功能,当数字钟接通电源或者计时出现错误时都需要对时间进行校正。一般数字钟都具有时、分、秒等校正功能。为使电路简单,这里只进行分和时的校正。校正电路的要求在校正时位时不影响分和秒的正常计数,在校正分位时不影响秒和时的正常计数。校正电路的方式有快校正和慢校正两种。由于快校正电路复杂,成本高,而慢校正更经济一些,所以设计采用慢校正对时钟进行校正,如图6所示。慢校正是用手动产生单脉冲做校正脉冲。电路由74LS08及电阻、电容、开关等组成,其中J为校分开关,H为校时开关。
2.5显示部分
显示部分采用74LS48来进行译码,用于驱动LED-7段共阴极数码管。由74LS48和LED-7段共阴极数码管组成数码显示电路,如图7所示。
译码驱动电路是将“秒”、“分”、“时”计数器输出的8421BCD码进行编译,转换为数码管需要的逻辑状态,驱动LED-7段数码管显示,并且为保证数码管正常工作提供足够的工作电流。若将秒、分、时计数器的每位输出分别与相应七段译码器的输出端连接,在脉冲的作用下,便可进行不同的数字显示。由于使用的译码器74LS48输出端高电平有效,所以选择共阴极的数码管来与之搭配。
3数字钟电路仿真
在电子设计中,EDA设计和仿真是一个重要的设计环节。在众多的EDA设计和仿真中,Multisim10以其强大的仿真设计应用功能,在电子电路的仿真和设计中得到了广泛应用[6].
在完成总体电路设计的基础上,用ultisim10电子电路仿真软件完成电路的仿真设计。首先对电路的各功能模块进行仿真设计,并对其实现的功能进行调试与仿真,所有的子系统都能够正常运行时,把所有功能模块整合在一起,进行仿真和调试,终完成整体电路的仿真设计。
值得注意的是,在数字钟电路设计过程中,一定要注意检测触发器电路时钟的触发模式,确定是上升沿触发还是下降沿触发,避免在设计过程中出现计数故障;在振荡器设计的过程中,为使振荡器产生、稳定的频率,要选择精度较高的电阻器和电容器。
4
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 域名及其管理
- 肩关节离断术后护理
- 肘外翻病人的护理
- 2024年幼儿园家长工作总结报告
- 2024年放射科年终工作总结
- EHS管理知识培训
- 2024年度软件开发与维护合同(2024版)
- 氢气安全知识培训
- 玉林师范学院《电子商务概论》2021-2022学年第一学期期末试卷
- 2024年度企业间广告位租赁合同
- 全域一体一网统管平台解决方案
- 新办烟草专卖零售许可证申请审批表
- 2023-2024学年小升初数学试卷附答案
- 国家OTC药品目录(全部品种)
- 社会主义发展简史智慧树知到课后章节答案2023年下北方工业大学
- 护理类专业知识考试标准
- 译林版英语五年级上册 Project2 教案
- 大件设备装卸方案
- 2023中国储备粮管理集团限公司招聘700人上岸笔试历年难、易错点考题附带参考答案与详解
- 2023年秋季新改版青岛版(六三制)六年级上册科学教学计划
- 物业费催费技巧课件
评论
0/150
提交评论