哈工大2022年数电期末试题-答案资料-2023修改整理_第1页
哈工大2022年数电期末试题-答案资料-2023修改整理_第2页
哈工大2022年数电期末试题-答案资料-2023修改整理_第3页
哈工大2022年数电期末试题-答案资料-2023修改整理_第4页
哈工大2022年数电期末试题-答案资料-2023修改整理_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

千里之行,始于足下让知识带有温度。第第2页/共2页精品文档推荐哈工大2022年数电期末试题-答案资料一、填空与挑选(17分)

1.按照对偶规章,若FABCDADBC=+++??,则F'=。

2.推断下述说法是否正确,正确者在其后()内打√,反之打×。a.所有最大项之积恒等于“0”。()

b.基本RS触发器可以构成移位寄存器。()

c.已知ABAB⊕=e,因而ABCABC⊕⊕=ee。()

3.在下列门电路中,能实现“线与”规律功能;能用于总线结构的数据传输;能实现模拟信号的双向传输。A.异或门;B.OC门;C.三态门;D.传输门。

4.已知某组合规律电路的工作波形如图1-1所示,A、B是输入信号,F是输出信号,则由波形可知F的规律表达式为。

BA

F

1JQQ

C11K1JQQ

C11KCPQ0

Q1

FF0

FF1

"1"

"1"

"1""1"

图1-1图1-2

5.图1-2所示电路的规律功能为异步进制法计数器。

6.图1-3所示电路为型计数器,具有个有效状态。

图1-3

7.已知函数YACAB=+,可能存在态冒险。

8.由TTL门组成的电路如图1-4所示,设规律门的输出UOH=3.6V,UOL=0.3V,电压表内阻为20kΩ/V。当输入ABC=001,用万用表测出U1=,U2=;当输入ABC=100,测得U1=,U2=。

图1-4

二、简答题:(8分)

1.电路如图2-1(a)所示,设各触发器的初态为“0”。已知电路的输入波形如图2-1(b)所示,试画出Q1、Q2端的波形。

CP1

2

Q0CP01234567Q1

Q2

CP1

8

(a)(b)

图2-1

2.已知某时序规律电路的状态转换如图2-2(a)所示,设以Q3为最高位,Q1为最低位。将Q3Q2Q1衔接到如图2-2(b)所示的ROM的地址输入端,请在ROM矩阵中实现特定的规律电路,

使得电路输出07~YY上获得挨次脉冲(在07~YY上依次产生一个低电平脉冲信号,每个低电平信号占一个时钟周期)。

Q3nQ2nQ1n

0W1W2W3W4W5W6W7

W地址译码器

Q3时

序规律电路

CP

Q2Q1

BIN/OCT

Y0Y1

Y2

Y3

Y4

Y5

Y6

Y7

B1

E3

E2E1

B2

B0

"1"

74LS138Y0Y1Y2Y3

Y4Y5Y6Y7

(a)(b)

图2-2

三、已知电路如图3所示。试求:(7分)

1.指出虚线框内为何种规律电路的图形符号?

2.写出虚线框内输出S

0和C0的规律函数表达式;3.写出在G1G0的不同取值状况下,电路的输出F=?

3/8

图3

四、请利用如图4所示的集成异步计数器74LS90构成具有牢靠清零功能的41进制计数器,允许添加适当的门电路。(6分)

CP

QA74LS90

QBQCQDR0(2)

CPA

CPB

R0(1)

QA74LS90

QBQCQDR0(2)

CPA

CPB

R

0(1)S9(2)S9(1)S9(2)S9(1)

图4

五、用下降沿触发的

JK触发器和门电路实现图5(a)所示的状态转换图,X为输入信号,Z为电路的输出信号。试求:(10分)1.说明当X=1时电路的规律功能;

2.请画出该电路的次态卡诺图和输出函数Z的卡诺图;

3.写出电路的驱动方程和输出方程,并在图5(b)中画出电路图。

图5(a)

1J

1K

C1Q1

FF11J

1K

C1Q0

FF0

图5(b)

5/8

六、某AD转换电路如图6所示,已知时钟脉冲CP的频率为100kHz,C=1μF,-VREF=-5V。请分析电路的工作原理,回答下列问题。(6分)1.写出电路的数字量输出D与uI的关系表达式。

2.若已知计数器n为8位,R1=10kΩ,R2=10kΩ。当输入uI=2.5V时,则完成转换后输出的数字量D是多少?完成转换所需要的时光是多少?

3.假如被转换的输入信号uI的最大值是10V,且电路能够完成正确的AD转换,那么要求R1与R2满足何种关系?

-VuI

Q0Q1n-1

D

图6

七、由555定时器构成的电路如图7(a)所示,设输出高电平为5V,输出低电平为0V。试问:(10分)

1.写出虚线框I内555定时器所构成电路的功能;

2.分析虚线框II内电路构成几进制计数器,并画出其完整状态转换图(要求以

Qd为高位);

3.计算Qa和Qb的频率;

4.设电路输出uo2的初始状态为0,请在图7(b)中画出Qa、Qb和uo2的波形。

uo2

+5V

图7(a)

5

Qat/s

5

Qb5

uo2t/s

t/s

图7(b)

八、按照下面VerilogHDL语言的描述,回答下列问题:(6分)

1.题8-1中硬件描述语言实现的电路规律功能是什么?该电路能否自启动,如

果不能,请修改(a),(b),(c),(d)中的某一条语句,使其能够自启动。

题8-1

提醒:VerilogHDL语言中位运算操作符为“与运算(&)”、“或运算(|

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论